CN102566656A - 计算机主板 - Google Patents
计算机主板 Download PDFInfo
- Publication number
- CN102566656A CN102566656A CN2010105962067A CN201010596206A CN102566656A CN 102566656 A CN102566656 A CN 102566656A CN 2010105962067 A CN2010105962067 A CN 2010105962067A CN 201010596206 A CN201010596206 A CN 201010596206A CN 102566656 A CN102566656 A CN 102566656A
- Authority
- CN
- China
- Prior art keywords
- resistor
- chip
- output
- south bridge
- bridge chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Sources (AREA)
- Electronic Switches (AREA)
Abstract
一种计算机主板,包括一接有电源的输入输出芯片及一与所述输入输出芯片相连的南桥芯片,所述输入输出芯片输出信号通知所述南桥芯片计算机主板的备份电压是否为高电平,所述计算机主板还包括一连接于所述输入输出芯片及所述南桥芯片之间的延时电路,所述延时电路将所述输入输出芯片输出的信号延时后输出至所述南桥芯片。本发明计算机主板利用信号延时电路防止计算机主板上电时序出错。
Description
技术领域
本发明涉及一种计算机主板,尤指一种具有信号延时电路的计算机主板。
背景技术
请参阅图1,一种传统的计算机主板包括I/O(Input/Output,输入输出)芯片、南桥芯片、北桥芯片及CPU(Central Processing Unit,中央处理器)等。所述I/O芯片负责提供串行、并行接口及软盘驱动器控制接口且其内部集成有开机控制电路;所述南桥芯片负责I/O总线之间的通信,如PCI(peripheral component interconnect,周边元件互联)总线、USB(universal serialbus,通用串行总线)、LAN(Local Area Network,局域网)、ATA(AdvancedTechnology Attachment,高级技术附件,一种基于行业标准的硬件驱动器接口)、音频控制器、键盘控制器、实时时钟控制器、高级电源管理等;所述北桥芯片主要负责与CPU的联系并并控制内存、AGP(Accelerated Graphics Port,加速图形端口)、PCI数据在北桥内部传输;所述CPU是计算机的运算核心和控制核心,其负责读取指令、对指令译码并执行指令。在计算机主板开机的过程中,先使计算机主板的电源插头(20或24个针脚)连接至一电源供应器,再使电源供应器接通交流电源,当电源供应器提供的各备份电压上升至相应的高电平时,所述I/O芯片即输出高电平的RSMRST#信号至南桥芯片,通知南桥芯片备份电压为高电平,南桥芯片方可进行下一步的开机动作,当计算机主板上的电源插头的各电压输出针脚(如±3V、±5V、±12V等针脚)的电压达到相应的高电平后,即输出高电平的PWRGD(Power Good,电源良好)信号通知南桥芯片上电良好。然而,在对计算机主板进行非正常的开关机时(即未拔交流电源插头,直接插拔计算机主板上电源插头时),所述RSMRST#信号在插拔计算机主板上电源接头的瞬间易受到干扰,过早的突变为高电平,导致计算机主板上电时序出错。
发明内容
鉴于以上内容,有必要提供一种具有延时电路以防计算机主板上电时序出错的计算机主板。
一种计算机主板,包括一接有电源的输入输出芯片及一与所述输入输出芯片相连的南桥芯片,所述输入输出芯片输出信号通知所述南桥芯片计算机主板的备份电压是否为高电平,所述计算机主板还包括一连接于所述输入输出芯片及所述南桥芯片之间的延时电路,所述延时电路将所述输入输出芯片输出的信号延时后输出至所述南桥芯片。
相较于现有技术,本发明计算机主板利用延时电路使所述输入输出芯片输出的信号延时后输出至所述南桥芯片,以防所述输入输出芯片输出的信号受干扰过早的突变导致计算上电时序出错。
附图说明
图1是一传统的计算机主板的组成图。
图2是本发明较佳实施方式计算机主板的组成图。
图3是图2中延时电路的具体电路图。
主要元件符号说明
计算机主板 100
电源插头 10
I/O芯片 20
延时电路 30
南桥芯片 40
北桥芯片 50
中央处理器 60
第一电阻 R1
第二电阻 R2
第三电阻 R3
电容 C
具体实施方式
请参阅图2,本发明较佳实施方式计算机主板100包括一用于连接电源供应器(图未示)的电源插头(20或24针脚)10、一与所述电源插头10相连的I/O芯片20、一延时电路30、一南桥芯片40、一北桥芯片50及一中央处理器60。所述I/O芯片20与所述电源插头10相连,所述延时电路30连接于所述I/O芯片20及所述南桥芯片40之间,可将所述I/O芯片20输出的RSMRST#信号延时后传送给所述南桥芯片40,所述南桥芯片40与所述北桥芯片50通信连接,所述北桥芯片50与所述中央处理器60通信连接。
请参阅图3,所述延时电路30包括一第一电阻R1、一第二电阻R2、一第三电阻R3及一电容C。所述第一电阻R1的一端接一3.3VSB的备份电压,另一端与一节点M相连;所述第二电阻R2的一端与所述节点M相连,另一端接地;所述第三电阻R3的一端接所述3.3VSB的备份电压,另一端与一节点N相连;所述电容C为一极性电容,其正极与所述节点N相连,负极接地。所述节点M与所述I/O芯片20的RSMRST#引脚相连,所述节点N与所述南桥芯片40的RSMRST#引脚相连。所述延时电路30可将所述I/O芯片20输出的RSMRST#信号延时后传送给所述南桥芯片40,延时时间因而调整所述第一电阻R1、第三电阻R3的阻值及/或调整所述电容C的容量即可控制延时时间的长短。在本发明一较佳实施方式中,所述第一电阻R1、第二电阻R2及第三电阻R3的阻值比为10∶470∶1,例如当所述第一电阻R1的阻值为1千欧时,所述第二电阻R2的阻值为47千欧,所述第三电阻R3的阻值为100欧。在本发明较佳实施方式中,所述电容C的容量为300微法,根据公式可计算出延时时间为30毫秒。
在所述计算机主板100正常上电时,先将所述电源插头10连接至一电源供应器(图未示),在将所述电源供应器接通交流电源,当电源供应器提供的各备份电压上升至相应的高电平时,所述I/O芯片20即输出高电平的RSMRST#信号至所述延时电路30,所述延时电路30将RSMRST#信号延时后发送给南桥芯片40,通知南桥芯片40备份电压为高电平,南桥芯片40方可进行下一步的开机动作,在所述计算机主板100正常上电过程中,RSMRST#信号稍有延时,不影响计算机主板100正常开机。
所述计算机主板100非正常上电时,即先使一电源供应器(图未示)接通交流电源,再将所述电源插头10连接至所述电源供应器,在插接的电源插头10的瞬间,所述I/O芯片20的RSMRST#引脚的信号突变为高电平,此时备份电压可能尚未上升至高电平,而该RSMRST#信号经所述延时电路30延时后方可传送给南桥芯片40,延时后RSMRST#信号不再受插接电源插头10的影响恢复正常,因而南桥芯片40收到高电平的RSMRST#信号时,备份电压已上升为高电平,因而上电时序不会受非正常上电的而出错。
以上仅为本发明的较佳实施方式,本技术领域人员根据本发明的原理所作的等效变化,均应涵盖在本发明的保护范围内。
Claims (7)
1.一种计算机主板,包括一接有电源的输入输出芯片及一与所述输入输出芯片相连的南桥芯片,所述输入输出芯片输出信号通知所述南桥芯片计算机主板的备份电压是否为高电平,其特征在于:所述计算机主板还包括一连接于所述输入输出芯片及所述南桥芯片之间的延时电路,所述延时电路将所述输入输出芯片输出的信号延时后输出至所述南桥芯片。
2.如权利要求1所述的计算机主板,其特征在于:所述延时电路包括一第一电阻、一第二电阻及一电容;所述第一电阻的一端接有电源,另一端与所述第二电阻的一端相连,所述第二电阻的另一端接地;所述电容的一端与所述第一电阻及第二电阻的连接端相连,另一端接地。
3.如权利要求2所述的计算机主板,其特征在于:所述延时电路还包括一第三电阻,所述第三电阻与所述第一电阻并联。
4.如权利要求3所述的计算机主板,其特征在于:所述第一电阻大于所述第三电阻的阻值,小于所述第二电阻的阻值。
5.如权利要求4所述的计算机主板,其特征在于:所述第一电阻、第二电阻及第三电阻的阻值比为10∶470∶1。
6.如权利要求2所述的计算机主板,其特征在于:所述电容为极性电容,所述极性电容的正极与所述第一电阻及第二电阻的公共端相连,负极接地。
7.如权利要求1所述的计算机主板,其特征在于:所述计算机主板还包括一与所述南桥芯片相连的北桥芯片及一与所述北桥芯片相连的中央处理器。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN2010105962067A CN102566656A (zh) | 2010-12-20 | 2010-12-20 | 计算机主板 |
| US13/169,765 US8635482B2 (en) | 2010-12-20 | 2011-06-27 | Motherboard with delay circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN2010105962067A CN102566656A (zh) | 2010-12-20 | 2010-12-20 | 计算机主板 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN102566656A true CN102566656A (zh) | 2012-07-11 |
Family
ID=46235938
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN2010105962067A Pending CN102566656A (zh) | 2010-12-20 | 2010-12-20 | 计算机主板 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8635482B2 (zh) |
| CN (1) | CN102566656A (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105095039A (zh) * | 2015-09-22 | 2015-11-25 | 株洲南车时代电气股份有限公司 | I/o插件的上电自检方法和装置 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4078644B2 (ja) * | 2003-01-08 | 2008-04-23 | ソニー株式会社 | 情報処理装置および方法、並びにプログラム |
| US7196561B2 (en) * | 2004-08-25 | 2007-03-27 | Agere Systems Inc. | Programmable reset signal that is independent of supply voltage ramp rate |
| TWI261202B (en) * | 2004-09-07 | 2006-09-01 | Via Tech Inc | Apparatus and related method of coordinating north bridge and south bridge for controlling power saving states transition of a central processing unit |
| US7616031B2 (en) * | 2008-01-03 | 2009-11-10 | Universal Scientific Industrial Co., Ltd. | Hard reset and manual reset circuit assembly |
| CN101807105B (zh) * | 2009-02-17 | 2014-12-10 | 国家电网公司 | 时序控制电路 |
| US8132032B2 (en) * | 2009-04-10 | 2012-03-06 | MSI Computer (Shenzhen) Co. Ltd. | Electronic device for reducing power consumption during sleep mode of computer motherboard and motherboard thereof |
| CN101872232A (zh) * | 2009-04-27 | 2010-10-27 | 联想(北京)有限公司 | 一种控制装置、主板、计算机 |
| CN101930270A (zh) * | 2009-06-22 | 2010-12-29 | 鸿富锦精密工业(深圳)有限公司 | 时序改善电路 |
-
2010
- 2010-12-20 CN CN2010105962067A patent/CN102566656A/zh active Pending
-
2011
- 2011-06-27 US US13/169,765 patent/US8635482B2/en not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105095039A (zh) * | 2015-09-22 | 2015-11-25 | 株洲南车时代电气股份有限公司 | I/o插件的上电自检方法和装置 |
| CN105095039B (zh) * | 2015-09-22 | 2018-11-02 | 湖南中车时代通信信号有限公司 | I/o插件的上电自检方法和装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US8635482B2 (en) | 2014-01-21 |
| US20120159033A1 (en) | 2012-06-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN112074996B (zh) | 用于通用串行总线c型(usb-c)连接器系统的过电压保护 | |
| CN112005457B (zh) | 通用串行总线c型(usb-c)连接器系统的过电流保护 | |
| CN107430420B (zh) | 具有高空闲噪声和dc电平抑制的低功率type-c接收器 | |
| JP6813392B2 (ja) | USB電力供給且つType−C SoC用の設定可能な及び電力最適化された集積化ゲートドライバ | |
| US12040578B2 (en) | Reverse overcurrent protection for Universal Serial Bus Type-C (USB-C) connector systems | |
| CN108027780B (zh) | 一种存储器内容保护电路 | |
| CN101907914A (zh) | 电脑电源开启信号控制电路 | |
| CN113568855B (zh) | 一种低成本的pcie热拔插多模式兼容装置 | |
| CN106940587A (zh) | 一种基于OpenPower平台的内存板上电方法及结构 | |
| US9287669B2 (en) | SATA express connector | |
| CN201877592U (zh) | Usb接口结构及具有该usb接口结构的电脑机箱 | |
| CN102707782A (zh) | 一种基于多核cpu计算机主板复位系统及方法 | |
| CN102566656A (zh) | 计算机主板 | |
| TWI444817B (zh) | 計算機裝置 | |
| CN103207850B (zh) | 异质设备的传输系统 | |
| WO2022057372A1 (zh) | 一种基于pca9511芯片的iic挂死的链路恢复电路及方法 | |
| CN108572936B (zh) | Usb接口控制电路 | |
| CN102981588B (zh) | 可经由通用序列总线装置开机的系统及其方法 | |
| CN103513176B (zh) | 测试主板的屏蔽电路及其屏蔽方法 | |
| CN102147635A (zh) | 时序控制电路 | |
| CN103901959B (zh) | 主机板及其电源管理方法 | |
| CN102955545A (zh) | 计算机 | |
| CN101840384B (zh) | 计算机装置 | |
| CN207251191U (zh) | 一种移动终端保护结构 | |
| TW202210997A (zh) | 電腦裝置及電源閘控電路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
| WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20120711 |