[go: up one dir, main page]

CN102222896A - 电子装置 - Google Patents

电子装置 Download PDF

Info

Publication number
CN102222896A
CN102222896A CN2010101508889A CN201010150888A CN102222896A CN 102222896 A CN102222896 A CN 102222896A CN 2010101508889 A CN2010101508889 A CN 2010101508889A CN 201010150888 A CN201010150888 A CN 201010150888A CN 102222896 A CN102222896 A CN 102222896A
Authority
CN
China
Prior art keywords
circuit
control signal
voltage
obstruct
internal circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2010101508889A
Other languages
English (en)
Inventor
林志强
林林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dongguan Wanshida LCD Co Ltd
Wintek Corp
Original Assignee
Dongguan Wanshida LCD Co Ltd
Wintek Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dongguan Wanshida LCD Co Ltd, Wintek Corp filed Critical Dongguan Wanshida LCD Co Ltd
Priority to CN2010101508889A priority Critical patent/CN102222896A/zh
Publication of CN102222896A publication Critical patent/CN102222896A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供了一种电子装置,其包括一静电放电防护电路、一异常电压侦测电路、一内部电路以及一阻隔电路。静电放电防护电路接收多数个输入信号,用以降低在传送输入信号的路径上因静电放电现象而产生的异常高电压,并对应输出多数个降压后输入信号。输入信号包括一控制信号组以及一数据信号组。异常电压侦测电路连接静电放电防护电路。异常电压侦测电路接收降压后输入信号,并依据降压后输入信号的电压电平来产生一阻隔控制信号。阻隔电路串接在异常电压侦测电路以及内部电路之间,用以接收阻隔控制信号并依据阻隔控制信号以阻隔控制信号组传输至内部电路。

Description

电子装置
技术领域
本发明涉及一种电子装置,且特别是涉及一种电子装置的静电放电防护装置。
背景技术
电子产品于实际使用环境中往往可能会遭受静电放电(electrostaticdischarge,ESD)的冲击。一般而言,静电放电电压较一般所提供的电源电压大出甚多,大致上依静电放电产生的电压程度不同可分为人体放电模式(Human-Body Model,HBM)、机械放电模式(Machine Model,MM)以及充电元件模式(Charge-Device Model,CDM)。然而,无论是何种静电放电模式,静电放电发生时都很有可能会将元件烧毁,因此必须在电路中作一些静电放电防护措施以有效隔离静电放电电流,避免元件损毁。
发明内容
本发明提供一种电子装置,用以在发生静电放电现象时,有效阻隔异常的数据写入电子装置的内部电路中,避免电子装置产生误动作。
本发明提出一种电子装置,其包括一静电放电防护电路、一异常电压侦测电路、一内部电路以及一阻隔电路。静电放电防护电路接收多数个输入信号,用以降低在传送输入信号的路径上因静电放电现象而产生的异常高电压,并对应输出多数个降压后输入信号。输入信号包括一控制信号组以及一数据信号组。异常电压侦测电路连接静电放电防护电路。异常电压侦测电路接收降压后输入信号,并依据降压后输入信号的电压电平来产生一阻隔控制信号。阻隔电路串接在异常电压侦测电路以及内部电路之间,用以接收阻隔控制信号并依据阻隔控制信号以阻隔控制信号组传输至内部电路。
在本发明的一实施例中,上述的异常电压侦测电路针对降压后输入信号的电压电平与临界电压进行比较,并以此产生阻隔控制信号。
在本发明的一实施例中,当上述的异常电压侦测电路比较出降压后输入信号的至少其中之一的电压电平大于临界电压时,致能阻隔控制信号。在一实施例中,上述的阻隔电路在当阻隔控制信号致能时阻隔控制信号组传输至内部电路。
在本发明的一实施例中,当异常电压侦测电路比较出所有的降压后输入信号的电压电平均小于或等于临界电压时,禁能阻隔控制信号。在一实施例中,上述的阻隔电路在当阻隔控制信号禁能时传输控制信号组至内部电路。
在本发明的一实施例中,上述的阻隔电路包括至少一个开关。开关串接在异常电压侦测电路对应传输控制信号组的端点与内部电路间,用以依据阻隔控制信号进行关闭以阻隔控制信号组传输至内部电路。
在本发明的一实施例中,上述的控制信号组用以控制数据信号组写入内部电路中。
在本发明的一实施例中,上述的静电放电防护电路包括多数个静电放电防护单元以及电压箝制电路(power clamp circuit)。其中各静电放电防护单元包括第一二极管以及第二二极管。第一二极管的阳极连接系统电压,而其阴极接收输入信号的其中之一。第二二极管的阳极连接第一二极管的阴极,而其阴极连接接地电压。电压箝制电路则串接在系统电压及接地电压间。
在本发明的一实施例中,上述的内部电路包括寄存器组以及存储器的至少其中之一。
在本发明的一实施例中,上述的静电放电防护电路、异常电压侦测电路、阻隔电路以及内部电路都建构在同一芯片上。
在本发明的一实施例中,上述的静电放电防护电路、异常电压侦测电路以及阻隔电路建构在第一芯片上。而内部电路建构在第一芯片外的一第二芯片上。
基于上述,本发明通过在现有的静电放电防护电路后,还增加异常电压侦测电路来侦测经由静电放电防护电路降压后的降压后输入信号的电压电平是否异常,并依据侦测的结果来阻隔或放行输入信号传输入内部电路中。有效的防止了输入信号因为静电放电现象而对内部电路写入不正确的数据,进而确保电子装置不会发生误动作,提升电子装置的整体表现度。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1为本发明的一实施例的电子装置的方块示意图;
图2为本发明的一实施例的静电放电防护电路的方块示意图。
附图中主要元件符号说明:
100-电子装置;            110-静电放电防护电路;
112-静电放电防护单元;    114-电压箝制电路;
120-异常电压侦测电路;    130-阻隔电路;
140-内部电路;            142-寄存器组;
144-存储器;
CS、WR、DATA1、DATA2、DATA3-输入信号;
CSlow、WRlow、DATA1low、DATA2low、DATA3low-降压后输入信号;
D1、D2-二极管;           SIGcontrol-控制信号组;
SIGdata-数据信号组;      SIGblock-阻隔控制信号;
SW-开关;                 V1-系统电压;
V2-接地电压。
具体实施方式
图1为本发明的一实施例的电子装置的方块示意图。请参照图1,本实施例的电子装置100包括一静电放电防护电路110、一异常电压侦测电路120、一阻隔电路130以及一内部电路140。异常电压侦测电路120连接静电放电防护电路110,且阻隔电路130串接在异常电压侦测电路120以及内部电路140之间。实际上,内部电路140可由一寄存器组142以及一存储器144两者的至少其中之一所构成。
本实施例的静电放电防护电路110接收多数个输入信号CS、WR、DATA1、DATA2、DATA3、...,其中这些输入信号CS、WR、DATA1、DATA2、DATA3、...可划分为一控制信号组SIGcontrol以及一数据信号组SIGdata两种信号组。在本实施例中,控制信号组SIGcontrol由输入信号CS、WR所构成,而数据信号组SIGdata由输入信号DATA1、DATA2、DATA3、...所构成,其中控制信号组SIGcontrol可用来控制数据信号组SIGdata写入内部电路140中。
在本实施例中,在接收输入信号CS、WR、DATA1、DATA2、DATA3、...之后,可对应输出多数个降压后输入信号CSlow、WRlow、DATA1low、DATA2low、DATA3low、...。如此,静电放电防护电路110可用来降低在传送输入信号CS、WR、DATA1、DATA2、DATA3、...的路径上因静电放电(electrostatic discharge,ESD)现象而产生的异常高电压。
值得一提的是,本实施例的静电放电防护电路110可以由多数个静电放电防护单元112以及一电压箝制电路114所构成,图2为本发明的一实施例的静电放电防护电路的方块示意图,如图2所示,但本发明不以此为限。电压箝制电路114串接在一系统电压V1以及一接地电压V2之间,而每一个静电放电防护单元112包括一二极管D1以及一二极管D2。二极管D1的阳极连接系统电压V1,阴极接收输入信号CS、WR、DATA1、DATA2、DATA3、...的其中之一。二极管D2的阳极连接二极管D1的阴极,而阴极连接接地电压V2。
在本实施例中,异常电压侦测电路120接收降压后输入信号CSlow、WRlow、DATA1low、DATA2low、DATA3low、...,会依据这些降压后输入信号CSlow、WRlow、DATA1low、DATA2low、DATA3low、...的电压电平来产生一阻隔控制信号SIGblock。举例来说,本实施例的异常电压侦测电路120可通过降压后输入信号CSlow、WRlow、DATA1low、DATA2low、DATA3low、...的电压电平与一临界电压进行比较,以进一步产生阻隔控制信号SIGblock
在本实施例中,阻隔电路130用以接收阻隔控制信号SIGblock,且阻隔电路130可依据阻隔控制信号SIGblock来阻隔控制信号组SIGcontrol传输至内部电路140。实际上,阻隔电路130可由至少一开关SW所构成,其中开关SW串接在异常电压侦测电路120对应传输控制信号组SIGcontrol的端点与内部电路140之间。
基于上述,当异常电压侦测电路120比较出降压后输入信号CSlow、WRlow、DATA1low、DATA2low、DATA3low、...的至少其中之一的电压电平大于临界电压时,则致能阻隔控制信号SIGblock。在本实施例中,阻隔电路130在当阻隔控制信号SIGblock致能时,开关SW进行关闭以阻隔控制信号组SIGcontrol传输至内部电路140。
反之,当异常电压侦测电路120比较出所有的降压后输入信号CSlow、WRlow、DATA1low、DATA2low、DATA3low、...的电压电平均小于或等于临界电压时,则禁能阻隔控制信号SIGblock。在本实施例中,阻隔电路130在阻隔控制信号SIGblock禁能时,对开关SW进行开启以传输控制信号组SIGcontrol至内部电路140。
由上述可清楚得知,本实施例通过异常电压侦测电路120的设置,可侦测静电放电防护电路110所输出的降压后输入信号CSlow、WRlow、DATA1low、DATA2low、DATA3low、...的电压电平,并进一步依据侦测的结果来阻隔或放行输入信号CS、WR、DATA1、DATA2、DATA3、...传输入内部电路中,如此可有效避免输入信号因为静电放电现象而对内部电路140写入不正确的数据。
最后一提的是,在实际产品的应用上,可将静电放电防护电路110、异常电压侦测电路120以及阻隔电路130建构在一芯片上,而将内部电路140建构在另一芯片上;例如,内部电路140设置于显示面板(未示出)上的某一芯片上,而静电放电防护电路110、异常电压侦测电路120以及阻隔电路130设置于显示面板之外。或者,将静电放电防护电路110、异常电压侦测电路120、阻隔电路130以及内部电路140都建构在同一芯片上,例如静电放电防护电路110、异常电压侦测电路120、阻隔电路130以及内部电路140都一同设置于显示面板上的某一芯片上。
综上所述,本发明的电子装置中增设异常电压侦测电路,来侦测经由静电放电防护电路降压后的降压后输入信号的电压电平是否异常。不仅如此,异常电压侦测电路还可据侦测的结果来阻隔或放行输入信号传输入内部电路中,此举可使输入信号因静电放电现象而对内部电路写入不正确数据的问题获得解决。如此一来,本发明的电子装置因静电放电现象而产生的误动作便可避免,因而整体品质随之提升。
虽然本发明已以实施例揭示如上,然而其并非用以限定本发明,任何所属技术领域中的普通技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视所附的权利要求所界定者为准。

Claims (10)

1.一种电子装置,包括:
一静电放电防护电路,接收多数个输入信号,用以降低在传送所述输入信号的路径上因静电放电现象而产生的异常高电压,并对应输出多数个降压后输入信号,所述输入信号包括一控制信号组以及一数据信号组;
一异常电压侦测电路,连接该静电放电防护电路,接收所述降压后输入信号,并依据所述降压后输入信号的电压电平来产生一阻隔控制信号;
一内部电路;以及
一阻隔电路,串接在该异常电压侦测电路以及该内部电路之间,用以接收该阻隔控制信号,并依据该阻隔控制信号以阻隔该控制信号组传输至该内部电路。
2.根据权利要求1所述的电子装置,其中该异常电压侦测电路针对所述降压后输入信号的电压电平与一临界电压进行比较,并以此产生该阻隔控制信号。
3.根据权利要求2所述的电子装置,其中当该异常电压侦测电路比较出所述降压后输入信号的至少其中之一的电压电平大于该临界电压时,致能该阻隔控制信号,该阻隔电路在当该阻隔控制信号致能时阻隔该控制信号组传输至该内部电路。
4.根据权利要求2所述的电子装置,其中当该异常电压侦测电路比较出所有的所述降压后输入信号的电压电平均小于或等于该临界电压时,禁能该阻隔控制信号,该阻隔电路在当该阻隔控制信号禁能时传输该控制信号组至该内部电路。
5.根据权利要求1所述的电子装置,其中该阻隔电路包括:
至少一开关,串接在该异常电压侦测电路对应传输该控制信号组的端点与该内部电路间,用以依据该阻隔控制信号进行关闭以阻隔该控制信号组传输至该内部电路。
6.根据权利要求1所述的电子装置,其中该控制信号组用以控制该数据信号组写入该内部电路中。
7.根据权利要求1所述的电子装置,其中该静电放电防护电路包括:
多数个静电放电防护单元,各该静电放电防护单元包括:
一第一二极管,其阳极连接一系统电压,其阴极接收所述输入信号的其中之一;以及
一第二二极管,其阳极连接该第一二极管的阴极,其阴极连接一接地电压;以及
一电压箝制电路,串接在该系统电压及该接地电压间。
8.根据权利要求1所述的电子装置,其中该内部电路包括一寄存器组以及一存储器的至少其中之一。
9.根据权利要求1所述的电子装置,其中该静电放电防护电路、该异常电压侦测电路、该阻隔电路以及该内部电路都建构在同一芯片上。
10.根据权利要求1所述的电子装置,其中该静电放电防护电路、该异常电压侦测电路以及该阻隔电路建构在一第一芯片上,而该内部电路建构在该第一芯片外的一第二芯片上。
CN2010101508889A 2010-04-13 2010-04-13 电子装置 Pending CN102222896A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010101508889A CN102222896A (zh) 2010-04-13 2010-04-13 电子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010101508889A CN102222896A (zh) 2010-04-13 2010-04-13 电子装置

Publications (1)

Publication Number Publication Date
CN102222896A true CN102222896A (zh) 2011-10-19

Family

ID=44779357

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010101508889A Pending CN102222896A (zh) 2010-04-13 2010-04-13 电子装置

Country Status (1)

Country Link
CN (1) CN102222896A (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1998120A (zh) * 2004-06-08 2007-07-11 沙诺夫公司 用于提供电流控制的静电放电保护的方法和装置
US20090109587A1 (en) * 2007-10-26 2009-04-30 Caterpillar Inc. Over voltage protection for reduced level electrical signal interfaces
US20090303646A1 (en) * 2008-06-06 2009-12-10 Raydium Semiconductor Corporation Controlling appratus and controlling method for signal outputing circuit and video system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1998120A (zh) * 2004-06-08 2007-07-11 沙诺夫公司 用于提供电流控制的静电放电保护的方法和装置
US20090109587A1 (en) * 2007-10-26 2009-04-30 Caterpillar Inc. Over voltage protection for reduced level electrical signal interfaces
US20090303646A1 (en) * 2008-06-06 2009-12-10 Raydium Semiconductor Corporation Controlling appratus and controlling method for signal outputing circuit and video system

Similar Documents

Publication Publication Date Title
CN102693978B (zh) 静电放电保护电路
US9917461B2 (en) Battery unit, overcurrent control method, and computer program for the same
CN101588062B (zh) 半导体集成电路的保护电路、其驱动方法及系统
JP6072279B2 (ja) バッテリアセンブリの保護装置及び保護システム
US20170193886A1 (en) Electro-static Discharge Protection Unit, Array Substrate, Display Panel and Display Device
CN105788556A (zh) 一种过压保护电路及方法、液晶驱动电路
CN106451385A (zh) 静电放电保护电路与集成电路
CN101667727A (zh) 接口静电保护电路
US8243404B2 (en) ESD protection circuit with merged triggering mechanism
JP6003681B2 (ja) サージ保護回路、及び、通信装置
CN111739458B (zh) 驱动电路和显示驱动芯片
TWI416703B (zh) 電子裝置
CN102222896A (zh) 电子装置
CN114498596A (zh) 静电保护电路、静电保护方法及集成电路
CN101730349B (zh) 背光模块的短路检测电路
EP3739709B1 (en) Over current and electrostatic discharge protection system having high operational endurance
US6615146B1 (en) Failure detection of an isolation device with PFA signal generation in a redundant power supply system
CN109599851B (zh) 保护电路、显示面板
CN104597823B (zh) 航空总线系统及其保护电路
TWI709300B (zh) 過電壓保護電路及其方法
CN210742306U (zh) 一种防短路拼版测试装置
WO2023284360A1 (zh) 芯片的静电保护电路
KR20120068212A (ko) 전기적 오버스트레스 보호 회로 및 그를 포함하는 반도체 집적회로
CN201682278U (zh) 一种esd保护电路及具有所述电路的电视机
WO2017163991A1 (ja) 監視装置、監視システムおよび監視方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20111019