CN101507106B - 放大电路及具有该放大电路的显示装置 - Google Patents
放大电路及具有该放大电路的显示装置 Download PDFInfo
- Publication number
- CN101507106B CN101507106B CN2007800310913A CN200780031091A CN101507106B CN 101507106 B CN101507106 B CN 101507106B CN 2007800310913 A CN2007800310913 A CN 2007800310913A CN 200780031091 A CN200780031091 A CN 200780031091A CN 101507106 B CN101507106 B CN 101507106B
- Authority
- CN
- China
- Prior art keywords
- transistor
- circuit
- terminal
- input
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Amplifiers (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明在初始设定期间,开关21~23、71导通,信号线SL的电压变得与电源电压VSS相等,反相器11~13的输入电压变得与逻辑阈值电压相等。在写入期间,开关51、61导通,反相器11~13起到作为放大器的功能。末级反相器13由P型Tr14、及电流驱动能力小于P型Tr14的N型Tr15构成。在写入期间最初,由于信号线SL的电压根据通过P型Tr14的电流来变化,因此即使减小N型Tr15的电流驱动能力,信号线SL的电压的变化速度也不变。另一方面,由于减小N型Tr15的电流驱动能力时,反相器13的输出电阻变大,因此放大电路1的频率特性中相位裕度增大,从而减少放大电路1的功耗。
Description
技术领域
本发明涉及放大模拟输入信号的、并使用放大信号来驱动信号线的放大电路;及使用放大电路来驱动数据信号线的显示装置。
背景技术
液晶显示装置中,驱动数据信号线(也称为源极线)时使用如下方法,即,使用D/A(直流/交流)转换器将数字视频信号转换成模拟视频信号,使用设置在D/A转换器后级的放大电路(也称为放大器、输出电路、模拟缓冲器等)来放大模拟视频信号,并使用放大信号来驱动数据信号线。使用该方法的理由如下,由于数据信号线具有较大的电容分量,因此只是使用D/A转换器的输出信号来驱动数据信号线的话,无法使数据信号线的电压以足够的速度变化。
对驱动数据信号线的放大电路,要求稳定性和低功耗性。另外,为了用负反馈型的放大电路进行高精度的放大,要求高放大倍数。因此,在用1个放大器无法实现所要的放大倍数时,使用级联连接多个放大器的方法。然而,具有多个放大器的放大电路中,由于在各级的放大器发生相位延迟,因此为了防止施加负反馈时的振荡,需要进行相位补偿。
关于具有多个放大器的放大电路中的相位补偿,以往已知有如下技术。专利文献1中记载了在级联连接3个反相器而构成的放大电路中,在第2级的反相器设置电阻元件及电容元件。另外,专利文献2中记载了在具有输入放大级和输出放大级的放大电路中,在输出放大级的输出端子和信号输出端子之间插入电阻电路。
专利文献1:日本国特开2003-255916号公报
专利文献2:日本国特开平11-150427号公报
发明内容
然而,专利文献1所记载的放大电路中存在如下问题,即由于在第2级的反相器设置电阻元件及电容元件,因此电路量增多,且末级反相器的功耗大。另外,专利文献2所记载的放大电路中存在如下问题,即由于在输出放大级的输出端子设置电阻电路,因此信号线的电压的变化速度(以下称为压摆率)变慢。
因此,本发明的目的在于提供既维持压摆率又提高稳定性和低功耗性的放大电路、及具有该放大电路的显示装置。
本发明的第1方面,是放大模拟输入信号、并使用放大信号驱动信号线的放大电路,其中,
具有:
包含级联连接的多个放大器的、将末级放大器的输出信号负反馈至初级放大器的输入的放大部;
切换是否向所述信号线提供所述放大部的输出信号的分离开关;及
切换是否向所述信号线提供第1电源电压的初始设定开关,
所述放大部中包含的末级放大器具有第1导电型的第1晶体管和第2导电型的第2晶体管,向第1导电型的第1晶体管的源极端子提供所述第1电源电压,并向第1导电型的第1晶体管的栅极端子提供前级放大器的输出信号,向第2导电型的第2晶体管的源极端子提供第2电源电压,并向第2导电型的第2晶体管的栅极端子也提供前级放大器的输出信号,
所述第1晶体管的电流驱动能力小于所述第2晶体管的电流驱动能力。
本发明的第2方面是在本发明的第1方面中,
所述第1晶体管的沟道宽度与沟道长度的比值小于所述第2晶体管的沟道宽度与沟道长度的比值。
本发明的第3方面是在本发明的第1方面中,
所述放大部具有:
级联连接的、分别起到作为放大器的功能的奇数个非门电路;
对应于所述各非门电路而设置的、切换是否将各非门电路的输入端子和输出端子短路的阈值设定开关;
切换是否将末级非门电路的输出信号反馈至初级的非门电路的输入的反馈控制开关;
在所述模拟输入信号的输入端子和初级非门电路的输入端子之间设置的初级电容元件;及
在初级以外的非门电路的输入端子和其前级的非门电路的输出端子之间设置的级间电容元件。
本发明的第4方面是在本发明的第3方面中,
所述放大部还包含输入电容元件,该输入电容元件的一侧电极与初级非门电路的输入端子连接,并向该输入电容元件的另一侧电极提供固定电压,
所述输入电容元件具有下述电容值:该电容值使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
本发明的第5方面是在本发明的第3方面中,
所述放大部中包含的初级非门电路具有下述逻辑阈值电压:该逻辑阈值电压使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
本发明的第6方面是在本发明的第1方面中,
所述放大部具有:
级联连接的、分别起到作为放大器的功能的奇数个非门电路;
对应于末级以外的各非门电路而设置的、切换是否将各非门电路的输入端子和输出端子短路的阈值设定开关;
切换是否将末级非门电路的输出信号反馈至初级的非门电路的输入的反馈控制开关;
在所述模拟输入信号的输入端子和初级非门电路的输入端子之间设置的初级电容元件;及
在初级及末级以外的非门电路的输入端子和其前级的非门电路的输出端子之间设置的级间电容元件。
本发明的第7方面是在本发明的第6方面中,
所述放大部中包含的倒数第2级的非门电路具有第1导电型的第3晶体管和第2导电型的第4晶体管,向第1导电型的第3晶体管的源极端子提供所述第1电源电压,并向第1导电型的第3晶体管的栅极端子提供前级放大器的输出信号,向第2导电型的第4晶体管的源极端子提供所述第2电源电压,并向第2导电型的第4晶体管的栅极端子也提供前级放大器的输出信号,
所述第3晶体管的电流驱动能力小于所述第4晶体管的电流驱动能力。
本发明的第8方面是在本发明的第6方面中,
所述分离开关由1个晶体管构成,该晶体管的一侧导通端子与所述第1晶体管的漏极端子连接,该晶体管的另一侧导通端子与所述第2晶体管的漏极端子连接。
本发明的第9方面是在本发明的第6方面中,
所述分离开关由1个晶体管构成,向该晶体管的一侧导通端子提供所述第2电源电压,该晶体管的另一侧导通端子与所述第2晶体管的漏极端子连接。
本发明的第10方面是在本发明的第6方面中,
所述放大部还包含输入电容元件,该输入电容元件的一侧电极与初级非门电路的输入端子连接,并向该输入电容元件的另一侧电极提供固定电压,
所述输入电容元件具有下述电容值:该电容值使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
本发明的第11方面是在本发明的第6方面中,
所述放大部中包含的初级非门电路具有下述逻辑阈值电压:该逻辑阈值电压使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
本发明的第12方面是在本发明的第1方面中,
所述放大部具有:
作为末级放大器的非门电路;
切换是否将所述非门电路的输入端子和输出端子短路的阈值设定开关;
将所述模拟输入信号与所述非门电路的输出信号之差进行反相放大的差分放大器;
切换是否向所述差分放大器提供所述非门电路的输出信号的反馈控制开关;及
在所述差分放大器的反相输出端子和所述非门电路的输出端子之间设置的级间电容元件。
本发明的第13方面是在本发明的第12方面中,
所述放大部还具有:
初级电容元件,该初级电容元件的一侧电极与所述差分放大器的负侧输入端子连接;
切换是否将所述差分放大器的负侧输入端子与同相输出端子短路的放大器控制开关;及
切换是否向所述初级电容元件的另一侧电极提供所述模拟输入信号的输入控制开关。
本发明的第14方面是在本发明的第12方面中,
所述放大部还具有:
初级电容元件,该初级电容元件的一侧电极与所述差分放大器的正侧输入端子连接,向该初级电容元件的另一侧电极提供所述模拟输入信号;
切换是否将所述差分放大器的正侧输入端子与反相输出端子短路的放大器控制开关;及
切换是否向所述差分放大器的负侧输入端子提供所述模拟输入信号的输入控制开关。
本发明的第15方面是矩阵型的显示装置,其中,具有:
配置成2维状的多个像素电路;
与配置在同一列的像素电路公共连接的多个数据信号线;及
包含本发明的第1~第14方面的任一方面所涉及的放大电路的、并使用所述放大电路来驱动所述数据信号线的数据信号线驱动电路。
根据本发明的第1方面,使初始设定开关和分离开关交替导通时,分离开关导通后不久,信号线的电压根据通过末级放大器中包含的第2晶体管的电流来变化。因而,即使减小第1晶体管的电流驱动能力,信号线的电压的变化速度也不变。另一方面,由于减小第1晶体管的电流驱动能力时,末级放大器的输出电阻变大,因此放大电路的频率特性中相位裕度增大,从而减少放大电路的功耗。这样,既能够维持压摆率,又能够提高放大电路的稳定性和低功耗性。
根据本发明的第2方面,能够构成包含第2晶体管及电流驱动能力小于第2晶体管的第1晶体管的、末级放大器。
根据本发明的第3方面,使用n个(n为奇数)非门电路、n个阈值设定开关、n个电容元件(初级电容元件及级间电容元件)、及反馈控制开关来构成放大部,既能够维持压摆率,又能够使级联连接n个非门电路而构成的放大电路的稳定性和低功耗性提高。
根据本发明的第4或第5方面,分离开关并且反馈控制开关导通时,对应于初级非门电路的阈值设定开关导通,能够防止在放大时产生误差。
根据本发明的第6方面,使用n个(n为奇数)非门电路、(n-1)个阈值设定开关、(n-1)个电容元件(初级电容元件及级间电容元件)、及反馈控制开关来构成放大部,既能够维持压摆率,又能够使级联连接n个非门电路而构成的放大电路的稳定性和低功耗性提高。另外,由于没有对应于末级非门电路的阈值设定开关和级间电容元件,因此能够减少相应的电路量。
根据本发明的第7方面,通过调整倒数第2级的非门电路的逻辑阈值电压,能够防止末级非门电路的放大倍数下降过多。
根据本发明的第8或第9方面,通过使用由1个晶体管构成的分离开关,能够减少放大电路的电路量。
根据本发明的第10或第11方面,分离开关并且反馈控制开关导通时,对应于初级非门电路的阈值设定开关导通,能够防止在放大时产生误差。
根据本发明的第12方面,使用非门电路和差分放大器来构成放大部,既能够维持压摆率,又能够使级联连接差分放大器和非门电路而构成的放大电路的稳定性和低功耗性提高。
根据本发明的第13或第14方面,通过适当控制放大器控制开关和输入控制开关,能够在差分放大器中反相放大模拟输入信号与非门电路的输出信号之差。
根据本发明的第15方面,由于使用既维持压摆率又提高稳定性和低功耗性的放大电路来驱动数据信号线,因此既能够维持显示速度,又能够提高显示装置的画质和低功耗性。
附图说明
图1是本发明的第1实施方式所涉及的放大电路的电路图。
图2是表示本发明的第1实施方式所涉及的液晶显示装置的构成方框图。
图3是表示图2所示的液晶显示装置中包含的数据信号线驱动电路的构成方框图。
图4是图3所示的数据信号线驱动电路的时序图。
图5是向图3所示的数据信号线驱动电路的放大电路提供的控制信号的时序图。
图6是表示反相器的输入输出特性图。
图7是表示1个反相器的等效电路图。
图8是表示具有多个反相器的放大电路的频率特性图。
图9是表示图1所示的放大电路的频率特性图。
图10是本发明的第2实施方式所涉及的放大电路的电路图。
图11是本发明的第2实施方式的变形例所涉及的放大电路的电路图。
图12是本发明的第3实施方式所涉及的放大电路的电路图。
图13是本发明的第3实施方式的变形例所涉及的放大电路的电路图。
图14是本发明的第4实施方式所涉及的放大电路的电路图。
图15是本发明的第4实施方式的变形例所涉及的放大电路的电路图。
图16是表示本发明的第5实施方式所涉及的液晶显示装置中的、放大电路的使用形式的电路图。
图17是表示本发明的第5实施方式所涉及的液晶显示装置中包含的数 据信号线驱动电路的构成方框图。
图18是图17所示的数据信号线驱动电路的时序图。
图19是向图17所示的数据信号线驱动电路的放大电路和选择开关提供的控制信号的时序图。
图20是表示本发明的放大电路的其它使用形式的方框图。
标号说明
1、2、3、4、5、6、7、240…放大电路
11、12、13、16、17…反相器
14…P型晶体管
15…N型晶体管
18…差分放大器
21、22、23、24、25…开关
31、32、33、34、35…电容
41、42、43…停止控制开关
51…反馈控制开关
61、62…分离开关
71…初始设定开关
100、200…液晶面板
110…像素阵列
111…像素电路
112…数据信号线
113…扫描信号线
120…数据信号线驱动电路
121、221…移位寄存器
122、124…锁存器
123、230…D/A转换器
125…数据选择部
126…选择开关
220…数据信号线驱动电路的一部分
222…模拟开关
具体实施方式
(第1实施方式)
图1是本发明的第1实施方式所涉及的放大电路的电路图。图1所示的放大电路1中,使用级联连接的多个放大器(反相器)来放大模拟输入信号AIN,使用放大信号来驱动信号线SL(详细情况会在后面阐述)。放大电路1例如在驱动液晶显示装置的数据信号线时等使用。
图2是表示具有放大电路1的液晶显示装置的构成方框图。图2所示的液晶显示装置中,在液晶面板100上,将像素阵列110、数据信号线驱动电路120、及扫描信号线驱动电路(未图示)形成为一体。像素阵列110包含排列成2维状而配置的多个像素电路111、多个数据信号线112、及多个扫描信号线113。数据信号线112与配置在同一列的像素电路111公共连接,扫描信号线113与配置在同一行的像素电路111公共连接。
扫描信号线驱动电路通过依次有选择地激活扫描信号线113,从而依次选择1行中的像素电路111。数据信号线驱动电路120根据数字视频信号DIN,以行顺序方式来驱动数据信号线112。以下,设像素阵列110包含m根(m为2以上的整数)数据信号线112,数字视频信号DIN是k位(bit)的信号。另外,将数字视频信号DIN变化的周期称为“周期”。
图3是表示数据信号线驱动电路120的详细构成的方框图。数据信号线驱动电路120如图3所示,具有m级移位寄存器121、2m个锁存器122(被分成m个输入侧锁存器122a和m个输出侧锁存器122b)、m个D/A转换器123、及m个放大电路1。移位寄存器121由级联连接的m个触发器构成。对应于移位寄存器121的各级,设置k位的输入侧锁存器122a、k位的输出侧锁存器122b、D/A转换器123、及放大电路1。以下将对应于移位寄存器的第i级(i为1以上、m以下的整数)而设置的电路称为“第i个电路”。
图4是数据信号线驱动电路120的时序图。如图4所示,向数据信号线驱动电路120提供每隔1个周期变化的数字视频信号DIN。源极起始脉冲SSP(图4中省略)在1行时间只有1个周期成为预定电平(以下设为高电 平)。移位寄存器121将源极起始脉冲SSP每隔1个周期各移位1级。因而,移位寄存器121的输出信号SS1~SSm以SS1、SS2、…、SSm的顺序每隔1个周期变为高电平。当移位寄存器121的输出信号SSi从高电平变成低电平时,第i个输入侧锁存器122a存储此时的数字视频信号DIN。
输入m个数字视频信号DIN后,闩锁脉冲LP只在1个周期成为预定电平(以下设为高电平)。当闩锁脉冲LP从低电平变成高电平时,第i个输出侧锁存器122b将存储在第i个输入侧锁存器122a的数字视频信号进行存储。由此,将存储在m个输入侧锁存器122a的m个数字视频信号一起传输至m个输出侧锁存器122b。
第i个D/A转换器123将存储在第i个输出侧锁存器122b的数字视频信号转换成模拟视频信号。数据信号线SLi与第i个放大电路1的输出端子连接。第i个放大电路1将从第i个D/A转换器123输出的模拟输入信号进行放大,并使用放大信号来驱动数据信号线SLi。
以下,再次参照图1,详细说明放大电路1。放大电路1如图1所示,具有作为非门电路的反相器11~13、开关21~23、电容31~33、停止控制开关41~43、反馈控制开关51、分离开关61、及初始设定开关71。其中,开关21~23、反馈控制开关51、及分离开关61使用将P型晶体管和N型晶体管并联连接的模拟开关。
反相器11~13进行级联连接,如后述那样,各自起到作为放大器的功能。反相器13包含P型晶体管14和N型晶体管15。向P型晶体管14的源极端子提供高电平电源电压VDD,向N型晶体管15的源极端子通过停止控制开关43提供低电平电源电压VSS。P型晶体管14的栅极端子和N型晶体管15的栅极端子都通过电容33与反相器12的输出端子连接。由此,向P型晶体管14和N型晶体管15的栅极端子提供反相器12的输出信号。另外,P型晶体管14的漏极端子和N型晶体管15的漏极端子与公共的结点连接,该结点成为反相器13的输出端子。此外,附图中虽已省略,但反相器11、12也具有相同的构成。
开关21~23分别设置在反相器11~13的输入端子和输出端子之间,起到作为切换是否将反相器11~13的输入端子和输出端子短路的阈值设定 开关的功能。电容31的一侧电极与模拟输入信号AIN的输入端子连接,另一侧电极与反相器11的输入端子连接。电容31起到作为设置在模拟输入信号AIN的输入端子与初级反相器11的输入端子之间的初级电容元件的功能。电容32的一侧电极与反相器11的输出端子连接,另一侧电极与反相器12的输入端子连接。电容33的一侧电极与反相器12的输出端子连接,另一侧电极与反相器13的输入端子连接。电容32、33分别起到作为设置在初级以外的反相器12、13的输入端子与其前级的反相器11、12的输出端子之间的级间电容元件的功能。
停止控制开关41~43分别设置在反相器11~13中包含的N型晶体管的源极端子与低电平电源电压VSS之间。使用公共的控制信号,来控制停止控制开关41~43,使得放大电路1在动作中为导通状态,放大电路1在停止中为断开状态。反馈控制开关51设置在反相器13的输出端子与电容31的一侧电极(与模拟输入信号AIN的输入端子连接的电极。以下,称为输入侧电极)之间,来切换是否将末级反相器13的输出信号反馈至初级反相器11的输入。
反相器11~13、开关21~23、电容31~33、及反馈控制开关51构成放大部,该放大部包含级联连接的多个放大器(反相器11~13),并将末级放大器(反相器13)的输出信号负反馈至初级放大器(反相器11)的输入。
分离开关61设置在反相器13的输出端子与信号线SL之间,来切换是否向信号线SL提供放大部的输出信号(末级反相器13的输出信号)。初始设定开关71设置在信号线SL与低电平电源电压VSS之间,来切换是否向信号线SL提供低电平电源电压VSS。
使用公共的控制信号(以下称为开关控制信号SC1)来控制开关21~23。使用与开关控制信号SC1不同的公共的控制信号(以下称为开关控制信号SC2)来控制反馈控制开关51和分离开关61。使用开关控制信号SC2的逻辑非(以下称为SC2B)来控制初始设定开关71。在向控制端子提供的信号为高电平时,这些开关成为导通状态。
图5是向放大电路1提供的控制信号的时序图。以下,设停止控制开关41~43为导通状态,参照图5说明放大电路1的动作。与数据信号线驱 动电路120进行行顺序驱动相对应,放大电路1在1行时间驱动1次信号线SL。因此,开关控制信号SC1、SC2如图5所示,在1行时间内各成为1次高电平。更详细而言,在1行时间内,首先开关控制信号SC1仅在预定时间t1成为高电平,在开关控制信号SC1变成低电平以后,开关控制信号SC2仅在预定时间t2成为高电平。此外,图5中,开关控制信号SC1是在开关控制信号SC2变成低电平之前变成高电平,但也可在开关控制信号SC2变成低电平之后变成高电平。
以下,将开关控制信号SC1为高电平、开关控制信号SC2为低电平的期间称为“初始设定期间”,将开关控制信号SC1为低电平、开关控制信号SC2为高电平的期间称为“写入期间”。对于放大电路1,在1行时间内初始设定期间和写入期间各出现1次。
在初始设定期间,开关21~23和初始设定开关71成为导通状态,反馈控制开关51和分离开关61成为断开状态。因此在初始设定期间,信号线SL通过初始设定开关71与低电平电源电压VSS连接,信号线SL的电压变得与低电平电源电压VSS相等。另外,反相器11~13的输入端子和输出端子短路。
设反相器的输入电压为VIN、输出电压为VOUT时,两者之间具有图6所示的关系。若将具有图6所示的特性的反相器的输入端子和输出端子短路,则输入电压VIN和输出电压VOUT变成相同电压(以下称为逻辑阈值电压)。此外,图6中,表示特性的曲线和直线VIN=VOUT的交点坐标为逻辑阈值电压Vth。
在初始设定期间,由于反相器11~13的输入端子和输出端子短路,因此反相器11~13的输入电压和输出电压都成为各反相器的逻辑阈值电压。理想状态下优选使各反相器的逻辑阈值电压一致,但由于实际生产中产生偏差,因此各反相器的逻辑阈值电压不完全一致。所以,电容32中保持反相器11、12的逻辑阈值电压差,电容33中保持反相器12、13的逻辑阈值电压差。另外,由于向电容31的输入侧电极提供模拟输入信号AIN,因此电容31中保持模拟输入信号AIN的电压(以下称为输入电压Va)与反相器11的逻辑阈值电压之差。
这样在初始设定期间,信号线SL的电压变得与低电平电源电压VSS相等,反相器11~13的输入电压变得与各反相器的逻辑阈值电压相等。此后,开始写入期间。
在写入期间,开关21~23和初始设定开关71成为断开状态,反馈控制开关51和分离开关61成为导通状态。因此,在写入期间,信号线SL通过分离开关61与反相器13的输出端子连接,反相器13的输出端子通过反馈控制开关51与电容31的输入侧电极连接。
反馈控制开关51为导通状态期间,向电容31的输入侧电极提供反相器13的输出电压。因此,反相器13的输出电压低于输入电压Va时,电容31的输入侧电极的电压相比之前变低。由于电容31~33保持预定电位差,且反相器11~13具有图6所示的特性,因此若电容31的输入侧电极的电压变低,则反相器11的输入电压变低,反相器11的输出电压和反相器12的输入电压变高,反相器12的输出电压和反相器13的输入电压变低,反相器13的输出电压变高。
另一方面,反相器13的输出电压高于输入电压Va时,电容31的输入侧电极的电压相比之前变高。与此相对应,反相器11的输入电压变高,反相器11的输出电压和反相器12的输入电压变低,反相器12的输出电压和反相器13的输入电压变高,反相器13的输出电压变低。这样由于反相器13的输出电压在低于输入电压Va时变高,在高于输入电压Va时变低,因此最终变得与输入电压Va相等。
另外,如图6所示,反相器的输入电压VIN接近逻辑阈值电压Vth时(在范围P内时),即使输入电压VIN只有微小的变化,但输出电压VOUT也有很大的变化。因而,输入电压VIN接近逻辑阈值电压Vth时,反相器起到作为放大器的功能。
放大电路1中,在初始设定期间,将反相器11~13的输入电压设定成逻辑阈值电压。因此,在写入期间,反相器11~13都起到作为放大器的功能,若反相器11的输入电压变化,则反相器13的输出电压有很大的变化。这样通过将起到作为放大器的功能的反相器11~13级联连接,能够以较高的放大倍数来放大模拟输入信号AIN。
放大电路1中包含的末级反相器13具有以下特征。一般的反相器由具有相同电流驱动能力的P型晶体管和N型晶体管构成,但末级反相器13由具有不同电流驱动能力的P型晶体管14和N型晶体管15构成。更详细而言,与将初始设定开关71设置在信号线SL与低电平电源电压VSS之间相对应,对N型晶体管15,使用电流驱动能力小于P型晶体管14的晶体管,其中,向N型晶体管15的源极端子提供低电平电源电压VSS。因此,作为N型晶体管15,只要使用尺寸小于P型晶体管14的晶体管即可。具体而言,只要使N型晶体管15的沟道宽度Wn与沟道长度Ln的比值(Wn/Ln)小于P型晶体管14的沟道宽度Wp与沟道长度Lp的比值(Wp/Lp)即可。
以下,说明本实施方式所涉及的放大电路1的效果。放大电路1中,分离开关61和初始设定开关71交替成为导通状态,信号线SL的电压在初始设定期间变得与低电平电源电压VSS相等,在写入期间变得与输入电压Va相等。在写入期间最初,由于反相器13的输出电压低于输入电压Va,因此反相器13的输出电压(即信号线SL的电压)相比之前变高。此时信号线SL的电压变高,是由于电流从高电平电源电压VDD经由P型晶体管14流向信号线SL的缘故。
这样在写入期间最初使信号线SL的电压变化的是末级反相器13中包含的P型晶体管14,而不是N型晶体管15。因而,与一般的反相器不同,即使使N型晶体管15的电流驱动能力相比P型晶体管14的电流驱动能力足够地小,但在写入期间最初,信号线SL的电压的变化速度(压摆率)也不变。
另一方面,如果减小N型晶体管15的电流驱动能力,则从输出侧来看的电阻值变大,从而提高放大电路1的动作的稳定性。以下,参照图7~图9说明该理由。1个反相器可用图7所示的等效电路来表示。图7中,A表示反相器的对于直流分量的放大倍数,R表示反相器的电阻值,C表示反相器的输出级的电容值。将反相器11~13的对于直流分量的放大倍数、电阻值及输出级的电容值分别设为A1~A3、R1~R3及C1~C3时,包含反相器11~13的放大部的开环增益Ao由下式(1)给出。此处,下式(1)中,ω是信号的频率。
Ao=A1/(1+jωR1C1)×A2/(1+jωR2C2)
×A3/(1+jωR3C3)…(1)
在级联连接多个反相器来构成放大部时,放大部的频率特性如图8所示。即放大倍数由在极点频率(图8中为pA和pB)弯折的折线来表示,相位差以极点频率为中心变化90°。此时,1/R1C1、1/R2C2、1/R3C3中的最小值为第1极点频率pA,第2小的值为第2极点频率pB。为防止在具有图8所示的特性的放大部中施加负反馈时产生的振荡,放大倍数为1(0dB)的频率u的相位差φ需为约60°以上。
在驱动液晶显示装置的数据信号线时使用放大电路1的情况下,由于数据信号线的电容值相比放大电路1内的布线的电容值要足够大,因此末级反相器13的输出级的电容值C3相比其它反相器11、12的输出级的电容值C1、C2变得足够大。因而,1/R1C1、1/R2C2及1/R3C3中,1/R3C3最小,该值成为第1极点频率pA。
如上所述,末级反相器13中,不同于一般的反相器,其N型晶体管15的电流驱动能力小于P型晶体管14的电流驱动能力。因此,反相器13的电阻值R3大于一般的反相器。因而,放大部中使用反相器13时,与使用一般的反相器的情况相比,第1极点频率pA变小。
图9是表示放大电路1的频率特性图。图9中,用实线表示放大电路1的频率特性,用虚线表示使用一般的反相器的放大电路的频率特性。放大电路1中,由于第1极点频率更小(pA’<pA),因此表示放大倍数的折线朝频率变低的方向移动。与此相对应,放大倍数为1的频率从u变低为u’,放大倍数为1的频率的相位差从φ变大为φ’。若该相位差变大,则放大电路1的动作的稳定性提高。
另外,如果减小N型晶体管15的电流驱动能力,则由于从输出侧来看的电阻值变大,因此反相器13中所消耗的功率减少,作为整个放大电路1的功耗也减少。
此外,减小N型晶体管15的电流驱动能力时,若可以使放大电路1的动作的稳定性保持在同一水平,则也可减小倒数第2级的反相器12中包含的2个晶体管的尺寸,增大反相器12的电阻值,从而减小第2极点频率。 由此,也能够又使放大电路1的动作的稳定性保持在同一水平,又减少反相器12的功耗。
如上所述,根据本实施方式所涉及的放大电路1,使初始设定开关71和分离开关61交替导通时,分离开关61导通后不久,信号线SL的电压根据通过末级反相器13中包含的P型晶体管14的电流来变化。因而,即使减小N型晶体管51的电流驱动能力,但信号线SL的电压的变化速度也不变。另一方面,由于减小N型晶体管15的电流驱动能力时,末级反相器13的输出电阻变大,因此放大电路1的频率特性中相位裕度增大,并减少放大电路1的功耗。这样,既能够维持压摆率,又能够提高放大电路的稳定性和低功耗性。
(第2实施方式)
图10是本发明的第2实施方式所涉及的放大电路的电路图。图10所示的放大电路2是在第1实施方式所涉及的放大电路1(图1)中,将反相器13置换成反相器16(包含分离开关62),并除去分离开关61和电容33。放大电路2与放大电路1相同,能够在驱动液晶显示装置的数据信号线时使用(参照图2及图3)。本实施方式的构成要素中,对于与第1实施方式相同的要素,附加相同的参照标号并省略说明。
放大电路2中,对应于末级以外的各反相器11、12,设置起到作为阈值设定开关的功能的开关21、22。另外,在初级及末级以外的反相器12的输入端子与其前级的反相器11的输出端子之间,设置起到作为级间电容元件的功能的电容32。
放大电路2在2个反相器11、12大体上能够实现所要放大倍数的情况下使用。此时,末级反相器16的放大倍数无需很高。因此,即使不在反相器12、16之间设置电容,而在初始设定期间直接向反相器16的输入端子提供反相器12的逻辑阈值电压,反相器16也能够将输入信号放大到所需程度。这样,在2个反相器11、12大体上能够实现所要放大倍数的情况下,通过不设置对应于末级反相器16的、阈值设定开关和级间电容元件,能够减少相应的放大电路2的电路量。
另外,分离开关62用1个晶体管构成,设置在反相器16的内部。具 体而言,分离开关62由1个P型晶体管构成,该P型晶体管的源极端子与反相器16中包含的P型晶体管14的漏极端子连接,该P型晶体管的漏极端子与反相器16中包含的N型晶体管15的漏极端子连接。向分离开关62的栅极端子提供开关控制信号SC2的逻辑非(SC2B)。
在初始设定期间,由于开关控制信号SC2成为低电平,因此分离开关62成为断开状态。此时,由于初始设定开关71处在导通状态,因此无论反相器16中包含的N型晶体管15是导通状态还是断开状态,信号线SL的电压都变得与低电平电源电压VSS相等。在写入期间,由于开关控制信号SC2成为高电平,因此分离开关62成为导通状态。所以,与第1实施方式相同,在写入期间最初,电流从高电平电源电压VDD经由P型晶体管14流向信号线SL,从而信号线SL的电压变高。
即使这样使用分离开关62来代替分离开关61,也能够切换是否向信号线SL提供放大部的输出信号。另外,通过使用由1个晶体管构成的分离开关62,能够减少放大电路2的电路量。
另外,放大电路2中,对于倒数第2级的反相器12中包含的P型晶体管和N型晶体管,也可使用与末级反相器16相同的方法,使N型晶体管的电流驱动能力小于P型晶体管的电流驱动能力。由此,能够提高反相器12的逻辑阈值电压,从而防止反相器16的放大倍数下降过多。
此外,对于本实施方式所涉及的放大电路2,可构成如下的变形例。图11所示的放大电路3中,是对放大电路2实施更改,使得反相器17的内部的P型晶体管14和分离开关62以相反顺序连接。分离开关62用1个P型晶体管构成,向该P型晶体管的源极端子提供高电平电源电压VDD,该P型晶体管的漏极端子与P型晶体管14的源极端子连接。向分离开关62的栅极端子提供开关控制信号SC2的逻辑非(SC2B)。这样构成的放大电路3与放大电路2同样地进行动作,起到与放大电路2同样的效果。
(第3实施方式)
图12是本发明第3实施方式所涉及的放大电路的电路图。图12所示的放大电路4,是对第2实施方式所涉及的放大电路2(图10)追加电容34而得到的。放大电路4与放大电路1相同,能够在驱动液晶显示装置的数 据信号线时使用(参照图2及图3)。本实施方式的构成要素中,对于与第1或第2实施方式相同的要素,附加相同的参照标号并省略说明。
电容34的一侧电极与反相器11的输入端子连接,并向电容34的另一侧电极提供低电平电源电压VSS。电容34起到作为输入电容元件的功能,该输入电容元件的一侧电极与初级反相器11的输入端子连接,并向该输入电容元件的另一侧电极提供固定电压。电容34具有这样的电容值,该电容值使得当输入电压Va在预定范围内(最小值与最大值之间)、且反馈控制开关51导通时,开关21不导通。
在不具有电容34的第2实施方式所涉及的放大电路2中,变成写入状态时,反相器11的输入电压有时会从逻辑阈值电压以最大变低量(输入电压Va的最大值-低电平电源电压VSS)变低。因此,有时开关21成为导通状态,储存在电容31的电荷经由开关21流出,会在放大时产生误差。
因此,在可能产生这样的放大误差的情况下,只要如放大电路4那样,在初级反相器11的输入端子设置具有预定电容值的电容34即可。若设置该电容34,则即使电容31的输入侧电极的电压变化最大量,但反相器11的输入电压最多也只会变成开关21不导通的程度。因而,根据本实施方式所涉及的放大电路4,能够防止在写入状态中开关21成为导通状态,从而防止在放大时产生误差。
此外,为了防止上述放大误差,也可提高初级反相器11的逻辑阈值电压。具体而言,反相器11只要具有这样的逻辑阈值电压,该逻辑阈值电压使得当输入电压Va在预定范围内、且反馈控制开关51导通时,开关21不导通即可。使用这样的反相器11,也能够防止放大误差。
另外,对于本实施方式所涉及的放大电路4,也可构成与第2实施方式相同的变形例(参照图13)。图13所示的放大电路5与放大电路4同样地进行动作,起到与放大电路4同样的效果。
(第4实施方式)
图14是本发明的第4实施方式所涉及的放大电路的电路图。图14所示的放大电路6是在第1实施方式所涉及的放大电路1(图1)中,将反相器11、12;开关21、22;及电容31、32置换成差分放大器18;开关24、25; 及电容35,并除去停止控制开关42。放大电路6与放大电路1相同,能够在驱动液晶显示装置的数据信号线时使用(参照图2及图3)。本实施方式的构成要素中,对于与第1实施方式相同的要素,附加相同的参照标号并省略说明。
如图14所示,差分放大器18的正侧输入端子与模拟输入信号AIN的输入端子连接。差分放大器18的负侧输入端子通过电容35及开关25与模拟输入信号AIN的输入端子连接。差分放大器18的反相输出端子与电容33的一侧电极连接。差分放大器18的同相输出端子通过开关24与差分放大器18的负侧输入端子连接。停止控制开关41设置在差分放大器18中包含的N型晶体管的源极端子与低电平电源电压VSS之间。
电容35起到作为初级电容元件的功能,该初级电容元件的一侧电极与差分放大器18的负侧输入端子连接。开关24起到作为放大器控制开关的功能,该放大器控制开关切换是否将差分放大器18的负侧输入端子与同相输出端子短路。开关25起到作为输入控制开关的功能,该输入控制开关切换是否向电容35的一侧电极(通过开关25与模拟输入信号AIN的输入端子连接的电极。以下称为输入侧电极)提供模拟输入信号AIN。
差分放大器18将输入电压Va与反相器13的输出电压之差进行反相放大。向电容33的一侧电极提供从差分放大器18的反相输出端子输出的信号。反相器13、差分放大器18、开关23~25、电容33、35、及反馈控制开关51构成放大部,该放大部包含级联连接的多个放大器(差分放大器18和反相器13),并将末级放大器(反相器13)的输出信号负反馈至初级放大器(差分放大器18)的输入。
使用开关控制信号SC1来控制开关23~25。使用开关控制信号SC2来控制反馈控制开关51和分离开关61。使用开关控制信号SC2的逻辑非SC2B来控制初始设定开关71。向控制端子提供的信号为高电平时,这些开关成为导通状态。开关控制信号SC1、SC2与第1实施方式同样变化(参照图5)。
在初始设定期间(开关控制信号SC1为高电平,开关控制信号SC2为低电平时),开关23~25与初始设定开关71成为导通状态,反馈控制开关51 和分离开关61成为断开状态。因此在初始设定期间,信号线SL通过初始设定开关71与低电平电源电压VSS连接,信号线SL的电压变得与低电平电源电压VSS相等。
另外,在初始设定期间,由于反相器13的输入端子和输出端子通过开关23短路,因此反相器13的输入电压和输出电压都变得与反相器13的逻辑阈值电压相等。另外,由于差分放大器18的同相输出端子和负侧输入端子通过开关24短路,因此差分放大器18的同相输出电压和负侧输入电压变得相等(以下,称该电压为初始电压Vi。初始电压Vi与输入电压Va大致相等)。进一步由于电容35的输入侧电极通过开关25与模拟输入信号AIN的输入端子连接,因此向电容35的输入侧电极施加输入电压Va。其结果,电容33中保持差分放大器18的反相输出电压与反相器13的逻辑阈值电压之差,此时向该差分放大器18的正侧输入端子提供输入电压Va,并向该差分放大器18的负侧输入端子提供初始电压Vi,电容35中保持输入电压Va与初始电压Vi之差。
在写入期间(开关控制信号SC1为低电平、开关控制信号SC2为高电平时),反馈控制开关51和分离开关61成为导通状态,开关23~25和初始设定开关71成为断开状态。因此,在写入期间,根据差分放大器18的输出电压,信号线SL通过P型晶体管14和分离开关61与高电平电源电压VDD连接,或者通过N型晶体管15和分离开关61与低电平电源电压VSS连接。
在反相器13的输出电压低于输入电压Va时,由于差分放大器18的负侧输入电压相比初始电压Vi变低,因此差分放大器18的反相输出电压相比之前变低,反相器13的输出电压变高。另一方面,在反相器13的输出电压高于输入电压Va时,由于差分放大器18的负侧输入电压相比初始电压Vi变高,因此差分放大器18的反相输出电压相比之前变高,反相器13的输出电压变低。这样,由于反相器13的输出电压在低于输入电压Va时变高,在高于输入电压Va时变低,因此最终变得与输入电压Va相等。这样,级联连接差分放大器18和反相器13的放大部与级联连接3个反相器的放大部同样地进行动作。
因而,根据本实施方式所涉及的放大电路6,与第1实施方式所涉及的放大电路1相同,既能够维持压摆率,又能够提高放大电路的稳定性和低功耗性。
此外,对于本实施方式所涉及的放大电路6,可构成如下变形例。图15所示的放大电路7中,在与放大电路6不同的位置设置开关24和电容35。以下说明放大电路7和放大电路6的区别。
放大电路7中,差分放大器18的正侧输入端子通过电容35与模拟输入信号AIN的输入端子连接。差分放大器18的负侧输入端子通过开关25与模拟输入信号AIN的输入端子连接。差分放大器18的反相输出端子与电容33的一侧电极连接,并且通过开关24与差分放大器18的正侧输入端子连接。
电容35起到作为初级电容元件的功能,该初级电容元件的一侧电极与差分放大器18的正侧输入端子连接,向该初级电容元件的另一侧电极提供模拟输入信号AIN。开关24起到作为放大器控制开关的功能,该放大器控制开关切换是否将差分放大器18的正侧输入端子与反相输出端子短路。开关25起到作为输入控制开关的功能,该输入控制开关切换是否向差分放大器18的负侧输入端子提供模拟输入信号AIN。
在初始设定期间,由于差分放大器18的反相输出端子和正侧输入端子通过开关24短路,因此差分放大器18的反相输出电压和正侧输入电压变成与输入电压Va大致相等的初始电压Vi。另外,向电容35的输入侧电极(与模拟输入信号AIN的输入端子连接的电极)施加输入电压Va。其结果,电容33中保持差分放大器18的反相输出电压与反相器13的逻辑阈值电压之差,此时向该差分放大器18的正侧输入端子提供初始电压Vi,并向该差分放大器18的负侧输入端子提供输入电压Va,电容35中保持输入电压Va与初始电压Vi之差。
在写入期间,反相器13的输出电压低于输入电压Va时,由于差分放大器18的负侧输入电压相比之前变低,因此差分放大器18的反相输出电压相比之前变低,反相器13的输出电压变高。另一方面,反相器13的输出电压高于输入电压Va时,由于差分放大器18的负侧输入电压相比之前变高,因此差分放大器18的反相输出电压相比之前变高,反相器13的输出电压变低。这样,由于反相器13的输出电压在低于输入电压Va时变高,在高于输入电压Va时变低,因此最终变得与输入电压Va相等。
因而,根据放大电路7,与放大电路6相同,既能够维持压摆率,又能够提高放大电路的稳定性和低功耗性。
(第5实施方式)
第5实施方式中,说明各实施方式所涉及的放大电路的其它的使用形式。以下,作为例子,对使用第1实施方式所涉及的放大电路1并以分时方式来驱动3根数据信号线SR、SG、SB的情况进行说明。为了以分时方式来驱动3根数据信号线SR、SG、SB,只要如图16所示,在放大电路1与数据信号线SR、SG、SB之间设置选择开关126r、126g、126b,有选择地控制其中1个成为导通状态即可。
图17是表示本实施方式所涉及的数据信号线驱动电路的详细构成的方框图。在图17所示的数据信号线驱动电路中,对应于移位寄存器121的各级,设置k位的输入侧锁存器124a和输出侧锁存器124b各3个、数据选择部125、D/A转换器123、放大电路1、及选择开关126。
图18是本实施方式所涉及的数据信号线驱动电路的时序图。如图18所示,向数据信号线驱动电路并联提供每隔1个周期发生变化的3个数字视频信号DIN_R、DIN_G、DIN_B。当移位寄存器121的输出信号SSi从高电平变成低电平时,第i个的3个输入侧锁存器124a存储此时的数字视频信号DIN_R、DIN_G、DIN_B。输入3m个数字视频信号后,闩锁脉冲LP只在1个周期成为高电平,将存储在3m个输入侧锁存器124a的3m个数字视频信号一起传输至3m个输出侧锁存器124b。
向第i个数据选择部125输入从第i个的3个输出侧锁存器124b输出的3个数字视频信号(全部共3k位)、及选择控制信号SSD_R、SSD_G、SSD_B。选择控制信号SSD_R、SSD_G、SSD_B在1行时间内只在预定时间各成为1次高电平,第i个数据选择部125根据选择控制信号SSD_R、SSD_G、SSD_B,从3个数字视频信号中选择并输出1个数字视频信号(k位)。因而,在1行时间内从第i个数据选择部125依次有选择地输出3个 数字视频信号。
第i个D/A转换器123将从第i个数据选择部125输出的数字视频信号转换成模拟视频信号。3根数据信号线SRi、SGi、SBi通过选择开关126与第i个放大电路1的输出端子连接。第i个放大电路1将从第i个D/A转换器123输出的模拟输入信号进行放大,并使用放大信号来驱动数据信号线SRi、SGi、SBi的某一个。
图19是向放大电路1和选择开关126提供的控制信号的时序图。选择开关126r、126g、126b分别在取样控制信号SMP_R、SMP_G、SMP_B为高电平时成为导通状态。取样控制信号SMP_R、SMP_G、SMP_B与选择控制信号SSD_R、SSD_G、SSD_B相同,在1行时间内只在预定时间各成为1次高电平。由此,在1行时间内依次有选择地各驱动1次数据信号线SRi、SGi、SBi
如上所述,以分时方式来驱动多个数据信号线的液晶显示装置中,也可使用第1实施方式所涉及的放大电路1。即使使用第2~第4实施方式所涉及的放大电路2~7,也可构成同样的液晶显示装置。
此外,对于本发明的放大电路及显示装置,可构成如下所述的各种变形例。在第1~第4实施方式所涉及的放大电路中,是将初始设定开关71设置在信号线SL与低电平电源电压VSS之间,来切换是否向信号线SL提供低电平电源电压VSS,但作为替代,也可将初始设定开关71设置在信号线SL和高电平电源电压VDD之间,来切换是否向信号线SL提供高电平电源电压VDD。此时,与第1~第4实施方式不同,对P型晶体管14,使用电流驱动能力小于N型晶体管15的晶体管,其中,向P型晶体管14的源极端子提供高电平电源电压VDD。
另外,第1~第3实施方式所涉及的放大电路具有级联连接3个反相器的放大部,但放大部中包含的反相器的个数如果为奇数个,则可为任意个数。另外,说明了在第3实施方式中,对于第2实施方式所涉及的放大电路2,设置具有预定电容值的电容34(或者,使用具有预定逻辑阈值电压的反相器作为初级反相器11)的情况,但对于第1实施方式所涉及的放大电路1,也可采用同样的方法。
另外,可在驱动图20所示的液晶显示装置的数据信号线时使用本发明的各实施方式所涉及的放大电路。图20所示的液晶显示装置中,在液晶面板200上,将像素阵列110、构成数据信号线驱动电路的一部分220的移位寄存器221及模拟开关222、以及扫描信号线驱动电路(未图示)形成为一体。构成数据信号线驱动电路的剩余部分的D/A转换器230及放大电路240设置在液晶面板200的外部。这样,也可将本发明的各实施方式所涉及的放大电路设置在液晶面板的外部。另外,也可使用本发明的各实施方式所涉及的放大电路,以点顺序方式来驱动数据信号线。另外,也可在驱动液晶显示装置以外的显示装置(例如,有机电致发光显示装置)的数据信号线时,使用本发明的各实施方式所涉及的放大电路。
工业上的实用性
由于本发明的放大电路具有既维持压摆率又以低功耗稳定地进行动作的特征,因此能够广泛地使用于放大模拟输入信号来驱动信号线的电路(例如液晶显示装置的数据信号线驱动电路等)。
Claims (15)
1.一种放大电路,放大模拟输入信号,并使用放大信号驱动信号线,其特征在于,
具有:
包含级联连接的多个放大器的、将末级放大器的输出信号负反馈至初级放大器的输入的放大部;
切换是否向所述信号线提供所述放大部的输出信号的分离开关;及
切换是否向所述信号线提供第1电源电压的初始设定开关,
所述放大部中包含的末级放大器具有第1导电型的第1晶体管和第2导电型的第2晶体管,向第1导电型的第1晶体管的源极端子提供所述第1电源电压,并向第1导电型的第1晶体管的栅极端子提供前级放大器的输出信号,向第2导电型的第2晶体管的源极端子提供第2电源电压,并向第2导电型的第2晶体管的栅极端子也提供相同的前级放大器的输出信号,
所述第1晶体管的电流驱动能力小于所述第2晶体管的电流驱动能力。
2.如权利要求1所述的放大电路,其特征在于,所述第1晶体管的沟道宽度与沟道长度的比值小于所述第2晶体管的沟道宽度与沟道长度的比值。
3.如权利要求1所述的放大电路,其特征在于,所述放大部具有:
级联连接的、分别起到作为放大器的功能的奇数个非门电路;
对应于所述各非门电路而设置的、切换是否将各非门电路的输入端子和输出端子短路的阈值设定开关;
切换是否将末级非门电路的输出信号反馈至初级的非门电路的输入的反馈控制开关;
在所述模拟输入信号的输入端子和初级非门电路的输入端子之间设置的初级电容元件;及
在初级以外的非门电路的输入端子和其前级的非门电路的输出端子之间设置的级间电容元件。
4.如权利要求3所述的放大电路,其特征在于,所述放大部还包含输入电容元件,该输入电容元件的一侧电极与初级非门电路的输入端子连接,并向该输入电容元件的另一侧电极提供固定电压,
所述输入电容元件具有下述电容值:该电容值使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
5.如权利要求3所述的放大电路,其特征在于,所述放大部中包含的初级非门电路具有下述逻辑阈值电压:该逻辑阈值电压使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
6.如权利要求1所述的放大电路,其特征在于,所述放大部具有:
级联连接的、分别起到作为放大器功能的奇数个非门电路;
对应于末级以外的各非门电路而设置的、切换是否将各非门电路的输入端子和输出端子短路的阈值设定开关;
切换是否将末级非门电路的输出信号反馈至初级的非门电路的输入的反馈控制开关;
在所述模拟输入信号的输入端子和初级非门电路的输入端子之间设置的初级电容元件;及
在初级及末级以外的非门电路的输入端子和其前级的非门电路的输出端子之间设置的级间电容元件。
7.如权利要求6所述的放大电路,其特征在于,所述放大部中包含的倒数第2级的非门电路具有第1导电型的第3晶体管和第2导电型的第4晶体管,向第1导电型的第3晶体管的源极端子提供所述第1电源电压,并向第1导电型的第3晶体管的栅极端子提供前级放大器的输出信号,向第2导电型的第4晶体管的源极端子提供所述第2电源电压,并向第2导电型的第4晶体管的栅极端子也提供前级放大器的输出信号,
所述第3晶体管的电流驱动能力小于所述第4晶体管的电流驱动能力。
8.如权利要求6所述的放大电路,其特征在于,所述分离开关由1个晶体管构成,该晶体管的一侧导通端子与所述第1晶体管的漏极端子连接,该晶体管的另一侧导通端子与所述第2晶体管的漏极端子连接。
9.如权利要求6所述的放大电路,其特征在于,所述分离开关由1个晶体管构成,向该晶体管的一侧导通端子提供所述第2电源电压,该晶体管的另一侧导通端子与所述第2晶体管的漏极端子连接。
10.如权利要求6所述的放大电路,其特征在于,所述放大部还包含输入电容元件,该输入电容元件的一侧电极与初级非门电路的输入端子连接,并向该输入电容元件的另一侧电极提供固定电压,
所述输入电容元件具有下述电容值:该电容值使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
11.如权利要求6所述的放大电路,其特征在于,所述放大部中包含的初级非门电路具有下述逻辑阈值电压:该逻辑阈值电压使得当所述模拟输入信号的电平在预定范围内、且所述反馈控制开关导通时,对应于初级非门电路的阈值设定开关不导通。
12.如权利要求1所述的放大电路,其特征在于,所述放大部具有:
作为末级放大器的非门电路;
切换是否将所述非门电路的输入端子和输出端子短路的阈值设定开关;
将所述模拟输入信号与所述非门电路的输出信号之差进行反相放大的差分放大器;
切换是否向所述差分放大器提供所述非门电路的输出信号的反馈控制开关;及
在所述差分放大器的反相输出端子和所述非门电路的输出端子之间设置的级间电容元件。
13.如权利要求12所述的放大电路,其特征在于,所述放大部还具有:
初级电容元件,该初级电容元件的一侧电极与所述差分放大器的负侧输入端子连接;
切换是否将所述差分放大器的负侧输入端子与同相输出端子短路的放大器控制开关;及
切换是否向所述初级电容元件的另一侧电极提供所述模拟输入信号的输入控制开关。
14.如权利要求12所述的放大电路,其特征在于,所述放大部还具有:
初级电容元件,该初级电容元件的一侧电极与所述差分放大器的正侧输入端子连接,向该初级电容元件的另一侧电极提供所述模拟输入信号;
切换是否将所述差分放大器的正侧输入端子与反相输出端子短路的放大器控制开关;及
切换是否向所述差分放大器的负侧输入端子提供所述模拟输入信号的输入控制开关。
15.一种显示装置,是矩阵型,其特征在于,具有:
配置成2维状的多个像素电路;
与配置在同一列的像素电路公共连接的多个数据信号线;及
包含权利要求1至14的任一项所述的放大电路的、并使用所述放大电路来驱动所述数据信号线的数据信号线驱动电路。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP229035/2006 | 2006-08-25 | ||
| JP2006229035 | 2006-08-25 | ||
| PCT/JP2007/056291 WO2008023473A1 (en) | 2006-08-25 | 2007-03-27 | Amplifier circuit and display apparatus having the same |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN101507106A CN101507106A (zh) | 2009-08-12 |
| CN101507106B true CN101507106B (zh) | 2012-05-02 |
Family
ID=39106567
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN2007800310913A Expired - Fee Related CN101507106B (zh) | 2006-08-25 | 2007-03-27 | 放大电路及具有该放大电路的显示装置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US8384641B2 (zh) |
| EP (1) | EP2056450B1 (zh) |
| JP (1) | JP5008670B2 (zh) |
| CN (1) | CN101507106B (zh) |
| WO (1) | WO2008023473A1 (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100893392B1 (ko) * | 2007-10-18 | 2009-04-17 | (주)엠씨테크놀로지 | 전압 증폭 출력 회로 및 이를 이용하는 액정 표시 장치의구동 장치 |
| US7847603B2 (en) | 2008-02-13 | 2010-12-07 | Himax Technologies Limited | Driving circuits in electronic device |
| US8279156B2 (en) * | 2009-10-13 | 2012-10-02 | Himax Technologies Limited | Output amplifier of source driver with high impedance and inverted high impedance control signals |
| CN112564650B (zh) * | 2020-12-21 | 2023-06-16 | 深圳市纽瑞芯科技有限公司 | 一种用于流水线逐次逼近型adc的残差放大器电路 |
| CN114677977B (zh) * | 2022-03-10 | 2024-04-09 | 广东奥素液芯微纳科技有限公司 | 一种基于反相器的微流控像素电路及芯片 |
| CN120823790A (zh) * | 2024-04-11 | 2025-10-21 | 京东方科技集团股份有限公司 | 门电路、驱动方法、发光组件和显示基板 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1121232A (zh) * | 1994-05-31 | 1996-04-24 | 夏普株式会社 | 抽样电路、信号放大器和图像显示装置 |
| CN1388514A (zh) * | 2001-04-27 | 2003-01-01 | 株式会社东芝 | 显示装置、数字模拟变换电路和数字模拟变换方法 |
| CN1777029A (zh) * | 2004-11-16 | 2006-05-24 | 矽成积体电路股份有限公司 | 用于稳定逻辑转换点的输入缓冲器电路 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5374966A (en) * | 1993-04-15 | 1994-12-20 | Westinghouse Electric Corporation | Low noise impedance-matched video amplifier |
| JP3529212B2 (ja) * | 1995-12-12 | 2004-05-24 | シャープ株式会社 | 反転増幅回路 |
| KR100326878B1 (ko) | 1997-08-05 | 2002-05-09 | 니시무로 타이죠 | 증폭회로 |
| JP4095174B2 (ja) | 1997-08-05 | 2008-06-04 | 株式会社東芝 | 液晶ディスプレイ装置 |
| JP2000267136A (ja) * | 1999-03-18 | 2000-09-29 | Toshiba Corp | 液晶表示装置 |
| US6137741A (en) * | 1999-09-16 | 2000-10-24 | Winbond Electronics Corporation | Sense amplifier with cascode output |
| TW507098B (en) * | 1999-10-29 | 2002-10-21 | Toshiba Corp | Load drive circuit and liquid crystal display device |
| JP2002064150A (ja) * | 2000-06-05 | 2002-02-28 | Mitsubishi Electric Corp | 半導体装置 |
| US7136058B2 (en) | 2001-04-27 | 2006-11-14 | Kabushiki Kaisha Toshiba | Display apparatus, digital-to-analog conversion circuit and digital-to-analog conversion method |
| JP4183436B2 (ja) | 2001-04-27 | 2008-11-19 | 東芝松下ディスプレイテクノロジー株式会社 | 表示装置 |
| JP2003068083A (ja) * | 2001-08-28 | 2003-03-07 | Hitachi Ltd | 半導体集積回路 |
| US6870895B2 (en) | 2002-12-19 | 2005-03-22 | Semiconductor Energy Laboratory Co., Ltd. | Shift register and driving method thereof |
| JP4043371B2 (ja) | 2003-01-16 | 2008-02-06 | 三菱電機株式会社 | 液晶表示装置 |
| KR100637060B1 (ko) * | 2003-07-08 | 2006-10-20 | 엘지.필립스 엘시디 주식회사 | 아날로그 버퍼 및 그 구동 방법과, 그를 이용한 액정 표시장치 및 그 구동 방법 |
| JP4573544B2 (ja) | 2004-03-09 | 2010-11-04 | 三菱電機株式会社 | 表示装置 |
| KR100604067B1 (ko) * | 2004-12-24 | 2006-07-24 | 삼성에스디아이 주식회사 | 버퍼 및 이를 이용한 데이터 집적회로와 발광 표시장치 |
| JP2007171225A (ja) * | 2005-12-19 | 2007-07-05 | Sony Corp | 増幅回路、液晶表示装置用駆動回路及び液晶表示装置 |
-
2007
- 2007-03-27 JP JP2008530815A patent/JP5008670B2/ja not_active Expired - Fee Related
- 2007-03-27 WO PCT/JP2007/056291 patent/WO2008023473A1/ja not_active Ceased
- 2007-03-27 US US12/310,028 patent/US8384641B2/en not_active Expired - Fee Related
- 2007-03-27 CN CN2007800310913A patent/CN101507106B/zh not_active Expired - Fee Related
- 2007-03-27 EP EP07739729A patent/EP2056450B1/en not_active Not-in-force
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1121232A (zh) * | 1994-05-31 | 1996-04-24 | 夏普株式会社 | 抽样电路、信号放大器和图像显示装置 |
| CN1388514A (zh) * | 2001-04-27 | 2003-01-01 | 株式会社东芝 | 显示装置、数字模拟变换电路和数字模拟变换方法 |
| CN1777029A (zh) * | 2004-11-16 | 2006-05-24 | 矽成积体电路股份有限公司 | 用于稳定逻辑转换点的输入缓冲器电路 |
Non-Patent Citations (1)
| Title |
|---|
| JP特开2003-68083A 2003.03.07 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP2056450B1 (en) | 2013-01-23 |
| WO2008023473A1 (en) | 2008-02-28 |
| JP5008670B2 (ja) | 2012-08-22 |
| EP2056450A1 (en) | 2009-05-06 |
| EP2056450A4 (en) | 2011-11-02 |
| CN101507106A (zh) | 2009-08-12 |
| JPWO2008023473A1 (ja) | 2010-01-07 |
| US20090295780A1 (en) | 2009-12-03 |
| US8384641B2 (en) | 2013-02-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN101174397B (zh) | 数据驱动器及显示装置 | |
| CN101507106B (zh) | 放大电路及具有该放大电路的显示装置 | |
| CN100468961C (zh) | 差分放大器、输出电路、显示装置及其数据驱动器 | |
| US20110316901A1 (en) | Data driver device and display device for reducing power consumption in a charge-share operation | |
| CN100530961C (zh) | 移位寄存器及其驱动方法 | |
| CN209357443U (zh) | 源极驱动器及包括源极驱动器的显示设备 | |
| CN101013882B (zh) | 差动放大器及数模转换器 | |
| CN101013562B (zh) | 输出电路以及使用了该输出电路的显示装置 | |
| TW200405256A (en) | Display device driving circuit and display device | |
| CN102881251A (zh) | 电流驱动电路 | |
| KR20190001563A (ko) | 디스플레이 장치, 소스 구동 회로 및 그 제어 방법 | |
| CN103299546A (zh) | 移位寄存器 | |
| JP5581263B2 (ja) | バッファ回路 | |
| CN100527624C (zh) | 电平变换电路 | |
| CN103299547A (zh) | 电平移位器、反相器电路以及移位寄存器 | |
| JP2006318381A5 (zh) | ||
| JPWO2010018706A1 (ja) | 容量負荷駆動回路およびこれを備えた表示装置 | |
| KR102554201B1 (ko) | 디스플레이 드라이버 ic 및 이를 포함하는 디스플레이 장치 | |
| JP2007281876A (ja) | 比較回路及びその増幅回路 | |
| CN1716785B (zh) | D/a转换器以及使用d/a转换器的驱动电路 | |
| CN106251808B (zh) | 一种用于amoled列驱动电路的输出缓冲器 | |
| CN109741703B (zh) | 时钟控制电路及其控制方法、显示面板及测试装置 | |
| CN111599299A (zh) | 电平转换电路、显示面板 | |
| CN101594052A (zh) | 升压电路 | |
| US10673397B2 (en) | Operational amplifier |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120502 Termination date: 20200327 |