[go: up one dir, main page]

CN101167248A - 连续时间均衡器 - Google Patents

连续时间均衡器 Download PDF

Info

Publication number
CN101167248A
CN101167248A CNA2006800139681A CN200680013968A CN101167248A CN 101167248 A CN101167248 A CN 101167248A CN A2006800139681 A CNA2006800139681 A CN A2006800139681A CN 200680013968 A CN200680013968 A CN 200680013968A CN 101167248 A CN101167248 A CN 101167248A
Authority
CN
China
Prior art keywords
equalizer
signal
transconductance
transistors
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006800139681A
Other languages
English (en)
Other versions
CN101167248B (zh
Inventor
A·马丁
P·哈诺卢
R·穆尼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN101167248A publication Critical patent/CN101167248A/zh
Application granted granted Critical
Publication of CN101167248B publication Critical patent/CN101167248B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/04Control of transmission; Equalising
    • H04B3/14Control of transmission; Equalising characterised by the equalising network used
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/04Control of transmission; Equalising
    • H04B3/14Control of transmission; Equalising characterised by the equalising network used
    • H04B3/143Control of transmission; Equalising characterised by the equalising network used using amplitude-frequency equalisers
    • H04B3/145Control of transmission; Equalising characterised by the equalising network used using amplitude-frequency equalisers variable equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

一种连续时间均衡器包括设置链路中的放大信号的增益的第一跨导电路以及设置所述均衡器的传递函数中的零频率的第二跨导电路。零频率根据第一跨导电路设置的增益来控制链路中放大信号的频率范围。

Description

连续时间均衡器
技术领域
一般来说,本发明在一个或多个实施例中涉及用于抑制干扰和/或其它形式的噪声的信号处理电路。
背景技术
有限带宽是高速数字系统中的一个主要限制,因为它导致使性能降低的信号损失。所述损失主要通过沿信号线路发生的趋肤效应或频率相关衰减而引起。这种衰减产生符号间干扰(ISI)形式的失真,它消极地影响发射信号中的电压和时间余量。这些影响在其中产生反射、介电损失和其它性能降低的线路的铜互连上变得更加明显。
已经开发各种技术来弥补那些损失,包括发射器上的预加重以及接收器上的离散时间均衡。预加重通过在传送之前预先处理信号、例如通过产生超驱动信号以提升更高频率,来补偿损失。离散时间均衡包括在接收器上对信号进行取样然后再处理。两种方法已经证明有所不足,例如预加重受到有限发射器功率限制,以及离散时间均衡要求以精确的高速来发送信号,并且在接收器上要求附加硬件(例如时钟和取样电路),这增加了复杂度和功耗。
发明内容
根据本发明的第一方面,提供了一种连续时间均衡器,包括:
第一跨导电路,设置链路中的放大信号的增益;以及
第二跨导电路,设置所述均衡器的传递函数中的零频率,其中,所述零频率根据所述第一跨导电路设置的增益来控制所述链路中放大信号的频率范围。
根据本发明的第二方面,提供了一种连续时间均衡器,包括:
第一跨导电路,设置所述均衡器的增益;以及
第二跨导电路,设置所述均衡器的传递函数中的零频率,其中,所述零频率被调整以根据所述第一跨导电路设置的增益来有选择地放大源同步时钟系统中的时钟信道信号,同时抑制所述信道中的抖动放大。
根据本发明的第三方面,提供了一种用于均衡传输线路中的信号的方法,包括:
设置第一跨导电路的增益,以放大所述线路中的信号;以及
设置第二跨导电路的至少一个参数,以控制均衡传递函数中的零频率,所述零频率通过所述至少一个参数来控制,以根据所述第一跨导电路中设置的所述增益来选择用于放大的所述线路中的所述信号的频率。
根据本发明的第四方面,提供了一种系统,包括:
第一电路;以及
连续时间均衡器,连接到所述第一电路,并且包括:
(a)第一跨导电路,设置从链路接收的信号的增益,
(b)第二跨导电路,设置所述均衡器的传递函数中的零频率,其中,所述零频率根据所述第一跨导电路设置的增益来控制所述链路中放大的信号的频率范围。
附图说明
图1是示出根据本发明的一个实施例的有源可调连续时间均衡电路的简图。
图2是示出可包含在图1的均衡电路中的一种类型的线性放大器的简图。
图3是示出在一组示例条件下由图2的线性放大器所产生的频率响应的图表。
图4(a)和图4(b)是示出在服务器信道中采用和没有采用具有图3所示的频率响应的接收器均衡电路所产生的可见图形的图表。
图5是示出根据本发明的另一个实施例的有源可调连续时间均衡电路的简图。
图6是示出在一组示例条件下所产生的图5的均衡电路的频率响应的图表。
图7A是示出根据本发明的一个实施例用于执行信号线路中的均衡的方法所包括的功能框的简图,图7B和图7C示出可分别对应于图7A中的框B110和B120的功能框。
图8是示出放大抖动可通过芯片到芯片链路在源同步时钟系统中形成的一种方式的简图。
图9(a)和图9(b)是示出在一组示例条件下、当应用于源同步时钟系统时图2和图5的均衡电路的任何一个能够产生的性能结果的图表。
图10(a)和图10(b)是示出比较数据速率与抖动放大的附加性能结果的图表。
图11是可包括或连接到本发明的均衡电路实施例的任何一个的系统的简图。
具体实施方式
图1示出根据本发明一个实施例的有源可调连续时间均衡电路1。均衡电路可连接到示范传输线路特性的链路2的接收端。例如,链路可能是两个芯片之间的有损互连,例如服务器信道、总线,或者是印刷电路板上的铜迹线以及其它类型的信号接口,例如包括但不限于同轴电缆和双绞线电缆。
均衡电路用作具有差分输入和输出的线性放大器。端子3和4是倒相和非倒相输入端子,它们接收来自信号线路的发射端7的差分信号Vin和Vip。端子5和6是倒相和非倒相输入端子,它们将来自放大器的差分信号Von和Vop输出给例如信号线接收器8。(下标“n”和“p”分别表示负和正或者等效的倒相和非倒相)。作为连续时间电路,均衡器可能在发射信号到达接收器之前不对它取样。而是可将信号直接从链路传送给均衡器,由此避免使用在其它体系结构中易于增加功率和复杂度的时钟/取样电路。
参照图2,线性放大器由连接在电压电源干线(VDD)30与参考线40、如地之间的两个跨导电路10和20形成。第一电路10包括晶体管21和22的差分对以及连接在它们的漏极之间的电容器23。电容器可具有等于0.5CD的值,其中的CD表示晶体管的漏极之间的电容。0.5的值用来简化下面所述的等式,使得这些等式没有数值而只有变量。在其它实施例中,0.5的值可省略或者由另一个值替代。
第二电路20包括具有公共源极或漏极的晶体管31和32的差分对。晶体管22和32的栅通过从信号线的倒相输入端子所接收的差分信号Vin来控制,以及晶体管21和31的栅通过从信号线的非倒相端子所接收的差分信号Vip来控制。
跨导电路通过电阻器50和60连接到电源干线。根据该实施例,晶体管21和31的源极通过电阻器50连接到电源干线,以及晶体管22和32的源极通过电阻器60连接到电源干线。电阻器50和60可具有相同的电阻值RL,因为这种公共负载证明对于某些高速应用是有利的。在备选实施例中,电阻器50和60可具有不同的值。线性放大器的输出端子可连接到节点70和80,例如Von来源于节点70,以及Vop来自节点80。
两种跨导电路可选地包括用于偏置晶体管的操作电压的电路。这些电路可由具有共同连接到从控制电路(未示出)所产生的偏置电压Vbn的栅的晶体管41-44来形成。偏置电压可设置成满足信号线应用的要求。线性放大器还可包括设置在差分输出端子Von和Vop与参考干线之间的一对电容器81和82(CL)。这些电容器是在其电容值方面可能匹配的下一级的负载电容器。在许多应用中,应当使CL为最小,以使均衡器的带宽扩展为最大。
在操作中,跨导电路20确定放大器输出的DC增益,以及
跨导元件M1确定根据增益放大的信号的频率范围。DC增益可按下式确定:
                    DC Gain=gm2·RL
                    (1)
式中,gm2表示晶体管31和32的差分对的跨导,以及RL表示公共负载电阻。从式(1)中清楚地看到,放大器的增益可通过选择公共负载电阻器RL的值或者通过缩放电路20的跨导gm2来调节。通过修改这些参数的一个或两个,可获得均衡增益的宽调谐范围。例如,增益可根据特定应用的信道、过程和/或信噪比目标来设置。
通过在均衡电路的传递函数中加入零值来确定根据增益放大的信号的频率范围。在跨导电路10中,建立该零值(或峰化效应)使均衡器的增益在特定频率上增加,该特定频率例如可对应于发射信号的频率或者与链路相关的另外某种频率。零频率ωz由下式给出:
ω z = f f + 1 ω p - - - ( 2 )
虽然在该实施例的传递函数中仅建立了一个零值,但是,例如,其它实施例可加入其它零值,以满足特定应用的要求。
从式(2)中清楚地看到,零频率是ωp和f的函数,其中,ωp表示在频率响应中出现极点的频率,以及f表示电路10和20的跨导的比率。设置传递函数中的零值的相同电容器CD还设置极点。这些参数可定义如下:
ω p = g m 1 C D - - - ( 3 )
f = g m 2 g m 1 - - - ( 4 )
式中,gm1是电路10的跨导,gm2是电路20的跨导,以及CD是连接在电路10的晶体管21和22的漏极之间的电容器的值。
因此,等式(2)-(4)表明,在均衡电路的传递函数中建立的零值基于电容器CD的值,以及调节该电容器的值将在整个预定操作范围上调整线性放大器的频率响应,因而调整线性放大器所执行的均衡。该范围可通过放大器的一个或多个参数来确定。放大器尝试均衡的芯片到芯片互连的带宽是一个这样的参数,但是也可采用其它参数。
此外,传递函数对该比率的相关性产生于从电路10和20进入公共负载电阻RL的节点70和80的信号的总和。因此,对于电路的每个,结合线路电容CL所取的电阻RL的值确定ωp_amp
ω p _ nmp = 1 R L C L - - - ( 5 )
从式(5)中清楚地看到,调节RL和CL的一个或两个将实现ωp_amp的成比例变化,由此调整均衡电路。
因此,跨导电路10和20形成连接到公共负载电阻的双路结构。这种结构均衡信号线中的频率相关衰减或损失,由此产生比其它方法更平坦的整体频率响应。因此,通过芯片到芯片互连上的符号间干扰所产生的信号失真在信号链路的有限带宽中明显减小。此外,双路结构不受有限发射器功率限制,并且不需要时钟,这是限制其它跨导电路的性能的两个缺点。
图3示出在一组示例条件下由图2的线性放大器所产生的频率响应,例如,其中,RL=160Ω,CL=0.1pF,CD=0.2pF,跨导gm1=25mA/V,跨导gm2=6mA/V,VDD=1.8V,以及功率=10mW。在这些条件下,零频率(ωz)在1GHz上建立,在6GHz上建立第一极点频率(ωp1),在8GHz建立某个频率(ωamp)。该图表还通过曲线A表明,放大器可提供10dB以上的均衡(即ISI抑制),它可证明对于均衡服务器应用中使用的信道的目的是极为有利的,例如,FR4绝缘的20英寸信号线形成两个连接器之间的芯片到芯片链路。曲线B对应于在晶体管级执行的Spice仿真。该曲线具有比曲线A更小的带宽,因为它包括晶体管寄生电容。箭头X表明曲线B具有比曲线A的频率响应更少的峰化,由此产生更小的带宽。
图4(a)示出通过以8Gbps的数据速率传送信号的服务器信道、采用在发射器上实现的5抽头预加重所产生的可见图形,以及图4(b)示出通过以相同数据速率传送信号的服务器信道、采用1抽头预加重以及图3的线性放大器执行的接收器均衡所产生的可见图形。这些图表的比较结果表明,与产生于线性放大器所提供的ISI抑制的图4(a)相比,图4(b)具有更宽、更高且更完善的眼。图4(b)还具有时间维(x轴)中的更少扩展,它表明改进的定时不确定性以及提高的性能。
图5示出根据本发明的另一个实施例的有源可调连续时间均衡电路100。除了电感器110和120连接在负载电阻器RL和电源干线之间之外,该电路与图2的线性放大器相同。电感器使放大器执行电感/并联峰化功能,与图2的电路相比,此功能在频率响应中增加更多峰化。当电路与信道串联设置时,这又增加信道的带宽,并且增加的带宽产生芯片到芯片数据和时钟信道的改进性能。
图6是示出在一组示例条件下所产生的图5的均衡电路的频率响应的图表,例如,其中,RL=160Ω,CL=0.1pF,L=2nH,CD=0.2pF,跨导gm1=25mA/V,跨导gm2=6mA/V,VDD=1.8V,以及功率=10mW。在这些条件下,零频率(ωz)在大约1GHz上建立,在6GHz上建立第一极点频率(ωp1),以及在8GHz建立某个频率(ωamp)。该图表还通过曲线C表明,放大器可提供10dB以上的均衡(即ISI抑制),它可证明对于均衡服务器应用中使用的信道的目的是极为有利的,例如,FR4绝缘的20英寸信号线形成两个连接器之间的芯片到芯片链路。与图2的电路相比,至少对于某些应用,该放大器还可更好地克服寄生现象。
图7A示出根据本发明的一个实施例用于执行信号线中的均衡的方法所包括的功能框。最初,链路信号连接到与接收端或者链路上的其它任何位置连接的均衡器的差分输入(B100)。均衡器可能是应用于抑制包括下面更详细描述的抖动放大在内的ISI或其它形式的噪声的图2和图5所示电路的任一个。链路可能是芯片到芯片互连或者先前所述的其它类型的链路的任一个。
一旦接收到信号,均衡器则通过设置均衡器的传递函数的零频率来选择包括链路信号(例如数据信号或时钟信道信号)的频率范围(b110)。该操作可根据前面的等式来执行,例如设置形成均衡器的CD的电容以及第一和第二跨导电路的跨导值。(见图7B中的B140和B150)。
一旦已经选择包括链路信号的频率范围,则例如通过设置连接到第一和第二跨导电路的负载电阻(图7C中的B160)来放大该信号(B120)。这种放大也可基于均衡器中的跨导电路的一个或两个的跨导值(图7C中的B170)。根据这种频率选择和放大,信号从抑制符号间干扰或抖动放大或者其它某些受关注参数的均衡器中出现。(B130)。受影响的参数取决于所选零频率,例如所选零频率确定链路中的哪些频率将被放大。因此,可选择零频率以放大数据或时钟信道信号,同时抑制抖动放大和ISI噪声。
除了降低符号间干扰之外,均衡电路还可实现为减轻源同步时钟系统中的抖动放大。在存在于许多计算机平台的IO总线的这些系统中,独立的信道通过链路发送时钟信号。接收器则采用该信号来自动同步发射数据。
随着数据速率和频率相关衰减(信道损失)增加,时钟信号可能遇到明显衰减。为了补偿这种影响,可在接收器上采用限幅放大器来放大时钟。但是,这些放大器随动时钟信号一起放大抖动,由此使链路性能降低。这种情况如图8所示,它表明,链路的发射侧上的抖动(J1)通过链路的接收端上的时钟缓冲器(CB)中的限幅放大器得到增强(J2)。
因为抖动放大主要由有限信道带宽引起,所以根据本发明的实施例的任一个的连续时间均衡器可实现为提升时钟信道中的高频损失,由此放大时钟信号,同时减小抖动放大。这可通过将图2和图5中的线性放大器之一调整到在包括时钟信号的高频范围上具有增益峰化来实现。
更具体地说,均衡器平整了信道的整体频率响应,使得进入信道的时钟抖动在通过均衡器之后不会被放大。抖动放大效应是互连的有限带宽的结果。通过采用均衡器来扩展互连的带宽,抖动的放大即使没有完全消除,但也被减小。(当时钟频率高于滤波器的带宽时,通过低通滤波器的抖动在输出上被放大。当时钟通过有损信道时,发生同样的情况。该均衡器使信道减少损耗,或者换句话说是扩展带宽。)
通过在其传递函数中设置零值,使得零频率ωz对应于时钟信号频率,可将放大器调整成执行该选择放大功能。这又可通过将电容器CD设置为适当的值、由此在包括时钟信道的时钟信号频率的高频率上建立增益峰化来实现。通过这种方式来调整的均衡器可设置在信道开始使时钟衰减的链路上的任何位置,而不仅是设置在接收端。
图9(a)和图9(b)示出当线性均衡器设置在以10Gbps、采用5K周期来传送时钟信号的二十英寸长信道中时可得到的性能的一个实例。如图9(a)所示,均衡时钟信号(X)的振幅大于原始时钟信号(Y)。同时,该信道中的发射器时钟抖动减小到2ps rms白噪声以及12ps峰值对峰值。
图10(a)和图10(b)示出当均衡器设置在数据信道中时可得到的性能的一个实例。在通过这种方式实现时,电容器CD可调节成建立对应于数据信号频率的传递函数中的零值,同时抑制抖动放大。在图10(a)中,均衡器降低了在RMS抖动(ps)对单位为Gbps的数据速率中所测量的抖动对数据速率比。在图10(b)中,均衡器降低了在峰值对峰值抖动(ps)对单位为Gbps的数据速率中所测量的该比率。对于两种图表,发射器时钟抖动等于2ps rms白噪声以及12ps峰值对峰值。
图11示出一种系统,它包括处理器200、电源210以及例如可能是随机存取存储器的存储器220。处理器包括算术逻辑单元202和内部高速缓存204。该系统还可包括图形界面230、芯片组240、高速缓存250、网络接口260以及可能结合在网络接口中的无线通信单元270。作为替代或补充,通信单元280可连接到处理器,以及在存储器220与处理器之间也可存在直接连接。
在该系统中,连接到根据上述实施例的任一个的连续时间均衡器的接收器可包括在除了电源之外的块的任一个中,用于抑制通过诸如芯片到芯片链路、服务器信道、时钟信道或者其它任何信号传输线路或接口之类的信号线所接收的信号中的符号间干扰和/或抖动放大。虽然均衡器表示为存在于芯片上,但是,均衡器或者可芯片外设置在接收器之前。
处理器可能是微处理器或者其它任何类型的处理器,并且可包括在具有其余特征的全部或者任何组合的芯片晶圆上,或者其余特征的一个或多个可通过已知的连接和接口电气连接到微处理器晶圆。另外,所示的连接只是说明性的,因为所示元件之间的其它连接也可存在,取决于例如芯片平台、功能性或应用要求。
本说明书中提到“一个实施例”表示结合该实施例所述的具体特征、结构或特性包含在本发明的至少一个实施例中。这类词组在本说明书的各个位置中的出现不一定都表示同一个实施例。此外,在结合任何实施例来描述某个具体特征、结构或特性时,认为结合实施例的其它特征、结构或特性来实现这种特征、结构或特性处于本领域的技术人员的知识范围之内。
此外,对于为了便于理解,某些功能块可能描述为独立块;但是,这些单独描述的块应当不一定理解为按照对它们进行论述或者本文提供的顺序。例如,某些块可能能够以交替顺序、同时等方式来执行。
虽然参照许多解释性实施例描述了本发明,但是应当理解,本领域的技术人员可设计落入本发明的原理的精神和范围内的其它许多修改和实施例。更具体地说,在不背离本发明的精神的前提下,在上述公开、附图和所附权利要求书的范围内,可对主题结合配置的组成部分和/或安排进行适当变更和修改。除了对组成部分和/或安排进行变更和修改之外,备选使用对本领域的技术人员来说也是显而易见的。

Claims (30)

1.一种连续时间均衡器,包括:
第一跨导电路,设置链路中的放大信号的增益;以及
第二跨导电路,设置所述均衡器的传递函数中的零频率,其中,所述零频率根据所述第一跨导电路设置的增益来控制所述链路中放大信号的频率范围。
2.如权利要求1所述的均衡器,其特征在于,所述增益和频率范围均衡所述链路中的频率相关衰减,以降低符号间干扰。
3.如权利要求1所述的均衡器,其特征在于,还包括:
电阻电路,连接到所述第一和第二跨导电路,
其中,所述电阻电路的电阻控制所述放大信号的增益。
4.如权利要求3所述的均衡器,其特征在于,所述电阻电路包括连接在所述第一和第二跨导元件与电源电势之间的公共负载电阻器。
5.如权利要求1所述的均衡器,其特征在于,所述第一跨导元件包括具有控制所述放大信号的增益的跨导的晶体管的差分对。
6.如权利要求5所述的均衡器,其特征在于,所述晶体管对具有公共源极。
7.如权利要求1所述的均衡器,其特征在于,所述均衡器的传递函数的零频率基于所述传递函数的极点频率。
8.如权利要求1所述的均衡器,其特征在于,所述均衡器的传递函数的零频率基于所述第二跨导电路的跨导值。
9.如权利要求1所述的均衡器,其特征在于,所述均衡器的传递函数的零频率基于所述第一和第二跨导电路的跨导值的比率。
10.如权利要求1所述的均衡器,其特征在于,所述第二跨导元件包括:
差分晶体管的差分对;以及
电容器,连接在所述差分晶体管之间,其中,所述均衡器的传递函数的零频率基于所述电容器的电容值。
11.如权利要求1所述的均衡器,其特征在于,所述第一跨导电路包括具有公共端子的第一和第二晶体管,所述第二跨导电路包括通过电容器连接的第三和第四晶体管,所述第一和第三晶体管的栅接收第一信号,所述第二和第四晶体管的栅接收第二信号,其中所述第一和第二信号形成通过所述链路传送的差分信号。
12.如权利要求11所述的均衡器,其特征在于,还包括:
负载电阻,连接在所述第一、第二、第三和第四晶体管与电源电势之间,其中,所述负载电阻确定所述第一跨导电路设置的增益,以及所述电容器确定所述第二跨导电路设置的频率范围。
13.如权利要求12所述的均衡器,其特征在于,还包括:
第一节点,连接在所述负载电阻与所述第一和第三晶体管之间;以及
第二节点,连接在所述负载电阻与所述第二和第四晶体管之间,所述第一和第二节点输出所述放大信号作为所述均衡器的差分输出信号。
14.如权利要求13所述的均衡器,其特征在于,所述增益和频率范围均衡所述链路中的频率相关衰减,以降低所述差分输出信号中的符号间干扰。
15.如权利要求1所述的均衡器,其特征在于,所述链路是芯片到芯片互连。
16.一种连续时间均衡器,包括:
第一跨导电路,设置所述均衡器的增益;以及
第二跨导电路,设置所述均衡器的传递函数中的零频率,其中,所述零频率被调整以根据所述第一跨导电路设置的增益来有选择地放大源同步时钟系统中的时钟信道信号,同时抑制所述信道中的抖动放大。
17.如权利要求16所述的均衡器,其特征在于,所述第一跨导电路包括具有公共端子的第一和第二晶体管,所述第二跨导电路包括通过电容器连接的第三和第四晶体管,所述第一和第三晶体管的栅接收第一信号,所述第二和第四晶体管的栅接收第二信号,其中所述第一和第二信号对应于差分形式的时钟信道信号。
18.如权利要求17所述的均衡器,其特征在于,还包括:
负载电阻,连接在所述第一、第二、第三和第四晶体管与电源电势之间,其中,所述负载电阻确定所述第一跨导电路设置的增益,所述电容器将所述第二跨导电路调整成根据所述第一跨导电路的增益来选择用于放大的所述时钟信道信号的频率。
19.如权利要求18所述的均衡器,其特征在于,还包括:
第一节点,连接在所述负载电阻与所述第一和第三晶体管之间;以及
第二节点,连接在所述负载电阻与所述第二和第四晶体管之间,所述第一和第二节点输出根据所述增益放大的所述差分时钟信道信号。
20.一种用于均衡传输线路中的信号的方法,包括:
设置第一跨导电路的增益,以放大所述线路中的信号;以及
设置第二跨导电路的至少一个参数,以控制均衡传递函数中的零频率,所述零频率通过所述至少一个参数来控制,以根据所述第一跨导电路中设置的所述增益来选择用于放大的所述线路中的所述信号的频率。
21.如权利要求20所述的方法,其特征在于,设置所述增益和频率来均衡所述线路中的频率相关衰减,以降低符号间干扰。
22.如权利要求20所述的方法,其特征在于,所述第一跨导电路包括具有公共端子的第一和第二晶体管,所述第二跨导电路包括通过电容器连接的第三和第四晶体管,所述第一和第三晶体管的栅接收第一信号,所述第二和第四晶体管的栅接收第二信号,其中所述第一和第二信号形成差分形式的放大信号。
23.如权利要求22所述的方法,还包括:
设置连接在所述第一、第二、第三和第四晶体管与电源电势之间的负载电阻的值,其中,负载电阻值确定所述第一跨导电路设置的增益,所述电容器将所述第二跨导电路调整到所述线路中的所述信号的频率。
24.如权利要求20所述的方法,其特征在于,所述线路中的所述信号是源同步时钟系统中的时钟信道信号,所述至少一个参数设置所述零频率,以根据所述第一跨导电路设置的增益来有选择地放大所述时钟信道信号,同时抑制所述信道中的抖动放大。
25.如权利要求20所述的方法,其特征在于,所述至少一个参数是连接所述第一跨导电路中的晶体管的差分对的电容器的值。
26.一种系统,包括:
第一电路;以及
连续时间均衡器,连接到所述第一电路,并且包括:
(a)第一跨导电路,设置从链路接收的信号的增益,
(b)第二跨导电路,设置所述均衡器的传递函数中的零频率,其中,所述零频率根据所述第一跨导电路设置的增益来控制所述链路中放大的信号的频率范围。
27.如权利要求26所述的系统,其特征在于,所述第一电路从包括处理器、电源、存储器、芯片组、图形界面、网络接口、无线通信单元和高速缓存的组中选取。
28.如权利要求26所述的系统,其特征在于,所述增益和频率范围均衡所述链路中的频率相关衰减,以降低符号间干扰。
29.如权利要求26所述的系统,其特征在于,所述信号是源同步时钟系统中的时钟信道信号,以及根据所述增益和频率范围来有选择地放大所述时钟信道信号,同时抑制所述线路中的抖动放大。
30.如权利要求20所述的系统,其特征在于,所述均衡器的传递函数的零频率根据连接所述第一跨导电路中的晶体管的差分对的电容器的值来设置。
CN2006800139681A 2005-04-28 2006-04-25 连续时间均衡器、用于均衡传输线路中的信号的方法和系统 Expired - Fee Related CN101167248B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/116,401 US20060245485A1 (en) 2005-04-28 2005-04-28 Continuous-time equalizer
US11/116,401 2005-04-28
PCT/US2006/015849 WO2006116523A1 (en) 2005-04-28 2006-04-25 Continuous-time equalizer

Publications (2)

Publication Number Publication Date
CN101167248A true CN101167248A (zh) 2008-04-23
CN101167248B CN101167248B (zh) 2010-09-08

Family

ID=36809105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800139681A Expired - Fee Related CN101167248B (zh) 2005-04-28 2006-04-25 连续时间均衡器、用于均衡传输线路中的信号的方法和系统

Country Status (7)

Country Link
US (1) US20060245485A1 (zh)
KR (1) KR20080005233A (zh)
CN (1) CN101167248B (zh)
DE (1) DE112006001042T5 (zh)
GB (1) GB2441241A (zh)
TW (1) TW200709588A (zh)
WO (1) WO2006116523A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103346778A (zh) * 2013-07-04 2013-10-09 北京大学 一种宽带线性均衡电路
CN103379063A (zh) * 2012-04-28 2013-10-30 上海华虹Nec电子有限公司 线性均衡器
CN106559060A (zh) * 2015-09-30 2017-04-05 辛纳普蒂克斯公司 工艺‑电压‑温度(pvt)不变连续时间均衡器
CN109379307A (zh) * 2018-11-15 2019-02-22 常州工学院 一种高速串行通信的连续时间均衡器电路

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7778718B2 (en) * 2005-05-24 2010-08-17 Rockford Corporation Frequency normalization of audio signals
US8031763B2 (en) * 2006-12-28 2011-10-04 Intel Corporation Automatic tuning circuit for a continuous-time equalizer
US8917783B2 (en) 2008-12-03 2014-12-23 Rambus Inc. Resonance mitigation for high-speed signaling
US8761237B2 (en) 2011-11-03 2014-06-24 Lsi Corporation Low nonlinear distortion variable gain amplifier
JP2017220822A (ja) * 2016-06-08 2017-12-14 富士通株式会社 イコライザ回路および光モジュール
US10033524B1 (en) * 2017-05-16 2018-07-24 Western Digital Technologies, Inc. Differential signal mismatch compensation
US10667384B2 (en) * 2018-07-17 2020-05-26 Quanta Computer Inc. Low frequency reduced passive equalizer
KR102539631B1 (ko) * 2020-07-24 2023-06-05 엘지전자 주식회사 신호 수신 장치 및 신호 수신 장치의 신호 처리 방법
US11411781B2 (en) 2020-07-24 2022-08-09 Lg Electronics Inc. Signal receiving apparatus and signal processing method thereof
KR102557685B1 (ko) 2021-10-15 2023-07-19 고려대학교 산학협력단 액티브 인덕터 연속 시간 선형 등화기와 기준 전압 선택 등화기를 포함하는 단일 신호법 수신기 및 그 동작방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701099A (en) * 1995-11-27 1997-12-23 Level One Communications, Inc. Transconductor-C filter element with coarse and fine adjustment
US6489838B1 (en) * 1998-04-17 2002-12-03 Advanced Micro Devices, Inc. Apparatus and method for equalizing received network signals using a single zero high-pass filter having selectable impedance
US6531931B1 (en) * 1998-06-01 2003-03-11 Agere Systems Inc. Circuit and method for equalization of signals received over a communication system transmission line
EP1277304B1 (en) * 2000-04-28 2009-07-01 Broadcom Corporation High-speed serial data transceiver systems and related methods
EP1154586B1 (en) * 2000-05-12 2006-01-18 STMicroelectronics S.r.l. Equaliser
GB0014963D0 (en) * 2000-06-20 2000-08-09 Koninkl Philips Electronics Nv A bulk acoustic wave device
US6469574B1 (en) * 2001-01-26 2002-10-22 Applied Micro Circuits Corporation Selectable equalization system and method
US7047556B2 (en) * 2001-06-08 2006-05-16 Rgb Systems, Inc. Method and apparatus for equalizing video transmitted over twisted pair cable
US6836185B1 (en) * 2002-05-17 2004-12-28 Inphi Corp. High-speed electro-optical modulator drivers and method
US8064508B1 (en) * 2002-09-19 2011-11-22 Silicon Image, Inc. Equalizer with controllably weighted parallel high pass and low pass filters and receiver including such an equalizer
US7164711B2 (en) * 2003-01-22 2007-01-16 Agere Systems Inc. Programmable receive-side channel equalizer
US7282994B2 (en) * 2004-10-14 2007-10-16 Broadcom Corporation Active load with adjustable common-mode level

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103379063A (zh) * 2012-04-28 2013-10-30 上海华虹Nec电子有限公司 线性均衡器
CN103379063B (zh) * 2012-04-28 2016-04-13 上海华虹宏力半导体制造有限公司 线性均衡器
CN103346778A (zh) * 2013-07-04 2013-10-09 北京大学 一种宽带线性均衡电路
CN106559060A (zh) * 2015-09-30 2017-04-05 辛纳普蒂克斯公司 工艺‑电压‑温度(pvt)不变连续时间均衡器
CN106559060B (zh) * 2015-09-30 2019-05-28 辛纳普蒂克斯公司 工艺-电压-温度(pvt)不变连续时间均衡器
CN109379307A (zh) * 2018-11-15 2019-02-22 常州工学院 一种高速串行通信的连续时间均衡器电路
CN109379307B (zh) * 2018-11-15 2021-08-31 常州工学院 一种高速串行通信的连续时间均衡器电路

Also Published As

Publication number Publication date
WO2006116523A1 (en) 2006-11-02
TW200709588A (en) 2007-03-01
DE112006001042T5 (de) 2008-04-03
GB0719677D0 (en) 2007-11-14
GB2441241A (en) 2008-02-27
KR20080005233A (ko) 2008-01-10
CN101167248B (zh) 2010-09-08
US20060245485A1 (en) 2006-11-02

Similar Documents

Publication Publication Date Title
US9397623B1 (en) Dual path double zero continuous time linear equalizer
CN101167248B (zh) 连续时间均衡器、用于均衡传输线路中的信号的方法和系统
Momtaz et al. An 80 mW 40 Gb/s 7-tap T/2-spaced feed-forward equalizer in 65 nm CMOS
Schrader et al. Pulse-width modulation pre-emphasis applied in a wireline transmitter, achieving 33 dB loss compensation at 5-Gb/s in 0.13-/spl mu/m CMOS
EP2456070B1 (en) Differential equalizers with source degeneration and feedback circuits
TWI332750B (en) Current-controlled cmos (c3mos) fully differential integrated wideband amplifier/equalizer with adjustable gain and frequency response without additional power or loading
Kudoh et al. A 0.13-μm CMOS 5-Gb/s 10-m 28AWG cable transceiver with no-feedback-loop continuous-time post-equalizer
JP4850706B2 (ja) 組込型等化を有するアナログフロントエンドおよびその適用
US8810319B1 (en) Dual-stage continuous-time linear equalizer
JP2005504446A (ja) データ通信のためのプリエンファシス
CN106209709A (zh) 一种适用于高速串行接口的线性均衡器
JP2010516104A (ja) 等化送信機および動作方法
US10944602B1 (en) Passive linear equalizer for serial wireline receivers
CN103346778A (zh) 一种宽带线性均衡电路
GB2415339A (en) A negative impedance receiver equaliser
Terzopoulos et al. A 5‐Gbps USB3. 0 transmitter and receiver linear equalizer
US7411422B2 (en) Driver/equalizer with compensation for equalization non-idealities
JP2010288007A (ja) 可変ゲイン回路
US10778478B2 (en) Fast-settling voltage reference generator for SERDES applications
CN115021714B (zh) 一种均衡器和电子设备
Rao et al. Current-mode full-duplex (CMFD) signaling for high-speed chip-to-chip interconnect
Min et al. 10 Gb/s adaptive receive-side merged near-end and far-end crosstalk cancellation circuitry in 65 nm CMOS
Rao et al. Active‐terminated transmitter and receiver circuits for high‐speed low‐swing duobinary signaling
EP1445902A1 (en) Low voltage differential signaling (LVDS) receiver
Fick et al. A 25 Gb/s 470 μW active inductor equalizer for ground referenced signaling receivers

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100908

Termination date: 20150425

EXPY Termination of patent right or utility model