CN101102086B - 切换驱动电路 - Google Patents
切换驱动电路 Download PDFInfo
- Publication number
- CN101102086B CN101102086B CN200710146168.3A CN200710146168A CN101102086B CN 101102086 B CN101102086 B CN 101102086B CN 200710146168 A CN200710146168 A CN 200710146168A CN 101102086 B CN101102086 B CN 101102086B
- Authority
- CN
- China
- Prior art keywords
- signal
- delay
- circuit
- switching
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000004913 activation Effects 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 16
- 239000003990 capacitor Substances 0.000 description 13
- 238000004804 winding Methods 0.000 description 5
- 230000003071 parasitic effect Effects 0.000 description 4
- 230000001105 regulatory effect Effects 0.000 description 4
- 230000003111 delayed effect Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000006698 induction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/38—Means for preventing simultaneous conduction of switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
- H03K17/163—Soft switching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/28—Modifications for introducing a time delay before switching
- H03K17/284—Modifications for introducing a time delay before switching in field effect transistor switches
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0048—Circuits or arrangements for reducing losses
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Electronic Switches (AREA)
Abstract
本发明是关于一种柔性切换的切换驱动电路,其包含一输入电路,以接收一输入讯号;一第一延迟电路,依据输入讯号的致能产生一第一延迟时间;一第二延迟电路,依据输入讯号的禁能产生一第二延迟时间;一切换讯号产生器,用以产生切换讯号,其所产生的高压侧切换讯号的脉波宽度与输入讯号的脉波宽度成比例。一旦输入讯号致能时,高压侧切换讯号会经第一延迟时间后而致能。切换讯号产生器所产生的低压侧切换讯号依据输入讯号的致能而禁能,一旦高压侧切换讯号禁能时,低压侧切换讯号会经第二延迟时间后而致能。
Description
技术领域:
本发明有关于一种切换式电源电路,特别是指一种用于电源转换器或逆变器的切换驱动电路。
背景技术:
一般而言,切换式电源电路包含切换装置,以驱动感应装置及/或一变压器。切换装置连接变压器,以控制能量从变压器的一次侧绕组转换到变压器的二次侧绕组。切换式电源电路运作于高频时,可能减少尺寸与重量,然而,此种运作方式会存在有切换损耗、组件应力以及电磁干扰(EMI)的问题。为了降低切换损耗,现今推崇运用柔性切换的相位偏移方式于高频电源转换,其中全桥准谐振(full bridge quasi-resonant)零电压切换(ZeroVoltage Switching,ZVS)技术被揭露于以下前案之中:如Christopher,P.Henze,Ned Mohan以及John G.Hayes所提出的美国专利第US 4,855,888号的「Constant frequencyresonant power converter with zero voltage switching」,以及Guichao C.Hua以及Fred C.Lee所提出的美国专利第US5,442,540号的「Soft-switching PWM converters」。
现今常用于顺向零电压切换(ZVS)功率转换器的技术揭露于如F.Don Tan所提出的美国专利第US 5,973,939号的「Doubleforward converter with soft-PWM switching」;于半桥式拓扑,一种非对称式方案已发展应用于零电压切换,如Rui Liu所提出的美国专利第US 6,069,798号的「Asymmetrical power convertand method of operation thereof」。在多种零电压切换转换器中,变压器的寄生漏电感或额外的磁性元件被使用作为一共振电感或开关,用于产生循环电流,以达到零电压转换与切换的目的。
请参阅图1,其为习知全桥相位偏移切换式电源电路的电路图。如图所示,该电路包含多个开关10、20、30与40,其形成为一全桥式电路,其中开关10、30是耦接至一输入电压VIN,开关20、40是耦接至接地端,通过控制开关10、20的导通时间或控制开关30、40的导通时间将可调整传送至一负载50的电源串联负载50的一电感55将会产生一循环电流,以达到柔性切换。一高压侧驱动讯号VA控制开关10的导通/截止,一高压侧切换讯号SA经由一高压侧驱动器12产生高压侧驱动讯号VA。一电容15与一二极管17形成一充电泵电路,以提供电源至高压侧驱动器12,二极管17耦接至一输出端VCC以接收经调整后的电源,电容15耦接二极管17与高压侧驱动器12。
此外,另一高压侧驱动讯号VC控制开关30,一高压侧切换讯号SC经由一高压侧驱动器32产生高压侧驱动讯号VC。一电容35与一二极管37形成另一充电泵电路,以提供电源至高压侧驱动器32,二极管37耦接输出端VCC,以接收经调整后的电源,电容35耦接二极管37与高压侧驱动器32。一低压侧驱动讯号VB控制开关20,一低压侧切换讯号SB经由一低压侧驱动器22产生低压侧驱动讯号VB,一低压侧驱动讯号VD控制开关40,一低压侧切换讯号SD经由一低压侧驱动器42产生低压侧驱动讯号VD,低压侧驱动器22、42耦接输出端VCC与接地端。
本发明的目的是提供一种简单且经济的解决方案,以达成柔性切换,本发明发展一切换驱动积体电路,其依据一输入讯号,例如一脉波宽度调变(PWM)讯号,以产生驱动讯号VA、VB、VC、VD。一通用与低成本的脉波宽度调变控制器,例如3842,可用于产生脉波宽度调变讯号。
发明内容:
本发明的目的,在于提供一种切换驱动电路,其依据输入讯号产生高压侧与低压侧切换讯号,而达到柔性切换,进而达到简单且低成本的目的。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的一种切换驱动电路,其用于全桥式切换电路,该切换驱动电路包含:一输入电路,接收一输入讯号;一除法电路,耦接该输入电路,依据该输入讯号产生一除法讯号;一第一延迟电路,耦接该输入电路,依据该输入讯号的致能产生具一第一延迟时间的一第一延迟讯号;一第二延迟电路,耦接该输入电路,依据该输入讯号的禁能产生具一第二延迟时间的一第二延迟讯号;以及一切换讯号产生器,耦接该输入电路、该除法电路、该第一延迟电路与该第二延迟电路,依据该输入讯号、该第一延迟讯号、该第二延迟讯号与该除法讯号产生一第一切换讯号、一第二切换讯号、一第三切换讯号与一第四切换讯号;其中,该第一切换讯号与该第三切换讯号的脉波宽度与该输入讯号的脉波宽度成比例,该除法讯号致能时,一旦该输入讯号致能,该第一切换讯号会经该第一延迟时间后致能,且该第四切换讯号依据该输入讯号的致能而禁能,一旦该第一切换讯号禁能,该第四切换讯号会经该第二延迟时间后致能;该除法讯号禁能时,一旦该输入讯号致能,该第三切换讯号会经该第一延迟时间后致能,且该第二切换讯号依据该输入讯号的致能而禁能,一旦该第三切换讯号禁能,该第二切换讯号会经该第二延迟时间后致能。
本发明的目的及解决其技术问题还采用以下技术措施来进一步实现。
前所述的切换驱动电路,其中更包含:一延迟端,其耦接该第一延迟电路并规划该第一延迟时间的数值。
前所述的切换驱动电路,其中更包含:一电阻,耦接该延迟端,决定该第一延迟时间的数值。
前所述的切换驱动电路,其中更包含:一延迟端,其耦接该第二延迟电路以规划该第二延迟时间的数值。
前所述的切换驱动电路,其中更包含:一电阻,耦接该延迟端,决定该第二延迟时间的数值。
前所述的切换驱动电路,其中更包含:一输出端,提供一经调整后的电源,该经调整后的电源由该全桥式切换电路的多个充电泵电路所传输。
前所述的切换驱动电路,其中该输出端耦接一调整器,用以提供该经调整后的电源。
前所述的切换驱动电路,其中该输入讯号为一脉波宽度调变讯号。
本发明的目的及解决其技术问题还采用以下技术措施来进一步实现的。本发明提出的一种切换驱动电路,其用于切换电路,其特征在于,该切换驱动电路包含:至少一延迟端,其规划该第一延迟时间的数值或该第二延迟时间的数值;一输入电路,接收一输入讯号;一第一延迟电路,耦接该输入电路,依据该输入讯号的致能产生具一第一延迟时间的一第一延迟讯号;一第二延迟电路,耦接该输入电路,依据该输入讯号的禁能产生具一第二延迟时间的一第二延迟讯号;以及一切换讯号产生器,耦接该输入电路、该第一延迟电路与该第二延迟电路,并产生一高压侧切换讯号与一低压侧切换讯号;其中,该高压侧切换讯号的脉波宽度与该输入讯号的脉波宽度成比例,一旦该输入讯号致能,该高压侧切换讯号会经该第一延迟时间后致能,且该低压侧切换讯号依据该输入讯号的致能而禁能,一旦该高压侧切换讯号禁能时,该低压侧切换讯号会经该第二延迟时间后致能。
前所述的切换驱动电路,其中更包含:一延迟端,其耦接该第一延迟电路并规划该第一延迟时间的数值。
前所述的切换驱动电路,其中更包含:一电阻,耦接该延迟端,决定该第一延迟时间的数值。
前所述的切换驱动电路,其中更包含:一延迟端,其耦接该第二延迟电路并规划该第二延迟时间的数值。
前所述的切换驱动电路,其中更包含:一电阻,耦接该延迟端,决定该第二延迟时间的数值。
前所述的切换驱动电路,其中该输入讯号为一脉波宽度调变讯号。
本发明的目的及解决其技术问题还采用以下技术措施来进一步实现的。本发明提出的一种切换驱动电路,其特征在于,其包含:至少一延迟端,其规划该第一延迟时间的数值或该第二延迟时间的数值;一输入端,接收一输入讯号;一高压侧驱动端,依据该输入讯号产生一高压侧驱动讯号;以及一低压侧驱动端,依据该输入讯号产生一低压侧驱动讯号;其中,该高压侧驱动讯号的脉波宽度与该输入讯号的脉波宽度成比例,一旦该输入讯号致能,该高压侧驱动讯号会经一第一延迟时间后致能,且该低压侧驱动讯号依据该输入讯号的致能而禁能,一旦该高压侧驱动讯号禁能时,该低压侧驱动讯号会经一第二延迟时间后致能。
前所述的切换驱动电路,其中更包含:一延迟端,其规划该第一延迟时间的数值。
前所述的切换驱动电路,其中更包含:一电阻,耦接该延迟端,决定该第一延迟时间的数值。
前所述的切换驱动电路,其中更包含:一延迟端,其规划该第二延迟时间的数值。
前所述的切换驱动电路,其中更包含:一电阻,耦接该延迟端,决定该第二延迟时间的数值。
前所述的切换驱动电路,其中该输入讯号为一脉波宽度调变讯号。
本发明的有益效果是:提供一种简单且经济的柔性切换驱动电路解决方案,可以降低成本。
附图说明:
图1为习知全桥相位偏移式切换式电源电路的电路图;
图2A至图2E为本发明的切换式电源电路的切换运作阶段的电路图;
图3为本发明的切换式电源电路的切换讯号的波形图;
图4为本发明的切换驱动积体电路的示意图;
图5为本发明的切换驱动积体电路的一实施例的电路图;
图6为本发明的延迟电路的一实施例的电路图。
图号说明:
10 开关 11 二极管
12 高压侧驱动器 15 电容
17 二极管 20 开关
21 二极管 22 低压侧驱动器
30 开关 31 二极管
32 高压侧驱动器 35 电容
37 二极管 40 开关
41 二极管 42 低压侧驱动器
50 负载 55 电感
70 第一电组 80 第二电阻
90 切换驱动积体电路 100 切换驱动电路
110 输入电路 115 反相器
120 正反器 130 及闸
140 及闸 150 及闸
160 或闸 165 反相器
170 及闸 180 或闸
185 反相器 190 调整器
200 切换讯号产生器 210 运算放大器
220 电晶体 230 电晶体
240 电晶体 250 电容
255 电晶体 260 电流源
270 反相器 275 反相器
280 反或闸 300 第一延迟电路
350 第二延迟电路 A 第一高压侧驱动端
B 第一低压侧驱动端 C 第二高压侧驱动端
CLN-1 电源端 CLN-2 电源端
D 第二低压侧驱动端 DT1 第一延迟端
DT2 第二延迟端 GND 接地端
I1C 第一充电电流 I2C 第二充电电流
ID 放电电流 IP 切换电流
IR 参考电流 NP 一次侧绕组
NS 二次侧绕组 NA 辅助绕组
VA 高压侧驱动讯号 VB 低压侧驱动讯号
VC 高压侧驱动讯号 VCC 电源
VD 低压侧驱动讯号 VDD 电源
VIN 输入电压 VREF 参考电压
VCC 输出端 VDD 输入电源端
VH1 电源端 VH2 电源端
VG 输出端 VS 电流感测端
SA 高压侧切换讯号 SB 低压侧切换讯号
SC 高压侧切换讯号 SD 低压侧切换讯号
SDIY 除法讯号 SIN 输入讯号
SW 缓冲讯号 T1 第一延迟时间
T2 第二延迟时间 W1 第一运作阶段
W2 第二运作阶段 W3 第三运作阶段
W4 第四运作阶段 W5 第五运作阶段
具体实施方式:
为对本发明之结构特征及所达成之功效有更进一步的了解与认识,谨佐以较佳的实施例及配合详细的说明,说明如后:
请参阅图2A至图2E,其为本发明的切换式电源电路的切换运作阶段的电路图。如图所示,本发明的切换式电源电路包含多个开关10、20、30与40。开关10与30的第一端耦接一输入电压VIN,开关10与30的第二端分别耦接至相串联的一电感55与一负载50,开关20与40的第一端皆耦接至接地端,开关20与40的第二端分别耦接负载50与电感55,因此控制开关10、20的导通时间或控制开关30、40的导通时间将会调整传送至负载50的电源,本发明通过一高压侧驱动讯号VA、一低压侧驱动讯号VB、一高压侧驱动讯号VC与一低压侧驱动讯号VD分别控制开关10、20、30与40,且依据高压侧切换讯号SA、SC与低压侧切换讯号SB、SD(如图5所示)分别产生高压侧驱动讯号VA、VC与低压侧驱动讯号VB、VD。二极管11、21、31与41分别为开关10、20、30与40的寄生装置。
如图2A所示,其为本发明的切换式电源电路的第一运作阶段的电路图。如图所示,本发明的切换式电源电路于第一运作阶段W1中,开关10与20切换为导通,以经由电感55从输入电压VIN转换为能量至负载50。如图2B所示,本发明的切换式电源电路于第二运作阶段W2中,开关10切换至截止,电感55的磁性能量将产生一循环电流,其驱使二极管41于一准谐振延迟TQ-LOW-SIDE之后导通,同时,如图2C所示,开关40将导通,以让开关40达到柔性切换,其中图2C为本发明的切换式电源电路的第三运作阶段W3的电路图。如图2D所示,其为本发明的切换式电源电路的第四运作阶段W4的电路图,在开关30导通之前,开关20会先切换至截止,一旦开关20截止时,电感55的能量会循环至开关30,而二极管31将于另一准谐振延迟TQ-HIGH-SIDE之后导通,同时如图2E所示,开关30立即导通以达到柔性切换,其中图2E为本发明的切换式电源电路的第五运作阶段W5的电路图。为了导通二极管31与41以达到柔性切换开关30与40,开关的寄生电容必须先完全放电。
达到传输的标准为:
L55×Ip2>Cj×VIN 2
其中,L55为电感55的电感值,Ip为通过电感55的切换电流值,Cj为寄生电容的电容值,VIN为输入电压。
共振频率为fr时,该fr为:
达到用于柔性切换的相位偏移的延迟时间为:
其中,延迟时间TD表示准谐振延迟TQ-LOW-SIDE与TQ-HIGH-SIDE。
请参阅图3,其为本发明的切换式电源电路的五个运作阶段的切换讯号的波形图。如图所示,本发明的一第一延迟时间T1产生于低压侧切换讯号SD的禁能与高压侧切换讯号SA的致能两者之间,且第一延迟时间T1亦产生于低压侧切换讯号SB的禁能与高压侧切换讯号SC的致能两者之间,而第一延迟时间T1必为符合准谐振延迟TQ-HIGH-SIDE的标准。一第二延迟时间T2产生于低压侧切换讯号SD的致能与高压侧切换讯号SA的禁能两者之间,且第二延迟时间T2亦产生于低压侧切换讯号SB的致能与高压侧切换讯号SC的禁能两者之间,而第二延迟时间T2必为符合准谐振延迟TQ-LOW-SIDE的标准。
请参阅图4,其为本发明的切换驱动积体电路的示意图。如图所示,本发明的切换驱动积体电路90包含一输入端SIN,用于接收一输入讯号SIN,输入讯号SIN可为一脉波宽度调变(PulseWidth Modulation,PWM)讯号。一般通用的低成本脉波宽度调变讯号产生器可用以产生该脉波宽度调变讯号,例如3842。一第一高压侧驱动端A依据输入讯号SIN产生高压侧驱动讯号VA,同理,一第二高压侧驱动端C依据输入讯号SIN产生高压侧驱动讯号VC。一第一低压侧驱动端B依据输入讯号SIN产生低压侧驱动讯号VB,同理,一第二低压侧驱动端D依据输入讯号SIN产生低压侧驱动讯号VD。高压侧驱动讯号VA、VC的脉波宽度与输入讯号SIN的脉波宽度成比例。一旦输入讯号SIN致能时,高压侧驱动讯号VAorVC即经过该第一延迟时间T1后致能,低压侧驱动讯号VB或VD依据输入讯号SIN的致能而禁能,一旦高压侧驱动讯号VA或VC禁能时,低压侧驱动讯号VBorVD即经过该第二延迟时间T2后致能。
复参阅图4,一第一延迟端DT1是用于规划第一延迟时间T1的数值,一第二延迟端DT2是用于规划第二延迟时间T2的数值;一第一电阻70耦接第一延迟端DT1,以决定第一延迟时间T1的数值,一第二电阻80是耦接第二延迟端DT2,以决定第二延迟时间T2的数值。一输出端VCC是用以自一输入电源端VDD的一输入电源VDD提供一经调整后的电源VCC,其中经调整后的电源耦接至充电泵电路(如图1所示)。电源端VH1与CLN-1是耦接一高压侧驱动器12,且供应电源至高压侧驱动器12(如图5所示),而电源端VH2与CLN-2是耦接至一高压侧驱动器32,且供应电源至高压侧驱动器32(如图5所示)。无连接(No connection,N.C.)端用于于高电压电路与低电压电路之间提供安全空间。一接地端GND是耦接至接地。
请参阅第五图,其为本发明的图4的切换驱动积体电路90的一实施例的电路图。如图所示,其包含一输入电路110而运作为史密特触发缓冲器(Schmitt-trigger buffer),以接收输入讯号SIN,且输入电路110依据输入讯号SIN产生一缓冲讯号SW。一正反器120,其运作为一除2除法电路,其中缓冲讯号SW传送至正反器120以产生一除法讯号SDIV,且缓冲讯号SW更传送至一第一延迟电路300,以依据输入讯号SIN的致能产生具第一延迟时间T1之一第一延迟讯号。第一延迟讯号与缓冲讯号SW是传送至一及闸130,以产生一高压侧致能讯号。缓冲讯号SW更经由一反相器115传送至一第二延迟电路350,以依据输入讯号SIN的禁能产生具第二延迟时间T2的一第二延迟讯号。第二延迟讯号与反相器115的输出讯号传送至一及闸140,以产生一低压侧致能讯号。
复参阅图5,切换驱动积体电路90包含一切换驱动电路100,其包含输入电路110、正反器120、反相器115、延迟电路300、350一调整器190与一切换讯号产生器200,以产生第一切换讯号SA、第二切换讯号SB、第三切换讯号SC与第四切换讯号SD。切换讯号产生器200包含多个及闸130、140、150、170、多个或闸160、180与多个反相器165、185,切换讯号SA、SC为高压侧切换讯号,切换讯号SB、SD为低压侧切换讯号。反相器165的输入端接收切换讯号SB,以反相切换讯号SB;反相器185的输入端接收切换讯号SD,以反相切换讯号SD。及闸150接收除法讯号SDIV、高压侧致能讯号与反相器185的输出讯号,以产生切换讯号SA。及闸170接收除法讯号SDIV的反相讯号、高压侧致能讯号与反相器165的输出讯号,以产生切换讯号SC。
承接上述,或闸160接收除法讯号SDIV与低压侧致能讯号,以产生切换讯号SB。或闸180接收除法讯号SDIV的反相讯号与低压侧致能讯号,以产生切换讯号SD。因此,切换讯号SA、SB、SC、SD是依据输入讯号SIN、第一延迟讯号、第二延迟讯号与除法讯号SDIV而产生。切换讯号SA、SC的脉波宽度系与输入讯号SIN的脉波宽度成比例。
复参阅图3与图5,当除法讯号SDIV导通时,一旦输入讯号SIN致能,切换讯号SA会经第一延迟时间T1后致能。切换讯号SD依据输入讯号SIN致能而禁能,一旦切换讯号SA禁能时,切换讯号SD会经第二延迟时间T2后致能。当除法讯号SDIV禁能时,一旦输入讯号SIN致能时,切换讯号SC会经第一延迟时间T1后致能。切换讯号SB依据输入讯号SIN致能而禁能,一旦切换讯号SC禁能时,切换讯号SB会经第二延迟时间T2后致能。
承接上述,切换驱动积体电路90更包含多个高压侧驱动器12、32与多个低压侧驱动器22、42,高压侧驱动器12、32接收高压侧切换讯号SA、SC,以分别产生高压侧驱动讯号VA、VC。低压侧驱动器22、42接收低压侧切换讯号SB、SD,以分别产生低压侧驱动讯号VB、VD。调整器190接收输入电源VDD,以产生经调整后的电源VCC,经调整后的电源VCC传输至输出端VCC,并传输至低压侧驱动器22与42。输出端VCC耦接电源端VH1、CLN-1、VH2与CLN-2,以经充电泵电路(如第一1所示)供应电源至高压侧驱动器12与32。
请参阅图6,其为本发明的五图5的延迟电路300与350的一实施例的电路图。如图所示,本发明的延迟电路300与350,其分别包含一运算放大器210与一电晶体220,以依据耦接延迟端DT的电阻产生一电流I220,其中延迟端DT为图4的第一延迟端DT1或第二延迟端DT2。第一电阻70(如图4所示)耦接第一延迟电路300(如图5所示)的延迟端DT,第二电阻80(如图4所示)耦接第二延迟电路350(如图5所示)的延迟端DT。一参考电压VREF是耦接运算放大器210的正输入端,运算放大器210的负输入端耦接延迟端DT与电晶体220的源极,运算放大器210的输出端耦接电晶体220的栅极,电晶体220的漏极产生电流I220。
接续上述,电流I220更传送至一电流镜,其包含电晶体230与240,以依据I220产生一电流I240,且电流I240与一电流I260是对一电容250充电,一电流源260产生电流I260。一电晶体255耦接电容250,以对电容250放电,且电晶体255经由一反相器270耦接延迟电路的输入端IN。一反相器275是耦接电容250,以接收电容250的讯号。一或闸280耦接反相器275的输出端与反相器270的输出端,以在延迟电路的输出端OUT产生一输出讯号,所以当延迟电路的输入端IN的输入讯号致能时,延迟电路的输出端OUT会经一延迟时间后产生输出讯号。电容250的电容值与电流I240与I260的电流值决定延迟时间,且电流I260决定延迟时间的一最大值。
以上所述,仅为本发明的一较佳实施例而已,并非用来限定本发明实施的范围,凡依本发明权利要求所述的形状、构造、特征及精神所为的均等变化与修饰,均应包括于本发明的权利要求范围内。
Claims (8)
1.一种切换驱动电路,其用于全桥式切换电路,其特征在于,该切换驱动电路包含:
一输入电路,接收一输入讯号;
一除法电路,耦接该输入电路,依据该输入讯号产生一除法讯号;
一第一延迟电路,耦接该输入电路,依据该输入讯号的致能产生具一第一延迟时间的一第一延迟讯号;
一第二延迟电路,耦接该输入电路,依据该输入讯号的禁能产生具一第二延迟时间的一第二延迟讯号;以及
一切换讯号产生器,耦接该输入电路、该除法电路、该第一延迟电路与该第二延迟电路,依据该输入讯号、该第一延迟讯号、该第二延迟讯号与该除法讯号产生一第一切换讯号、一第二切换讯号、一第三切换讯号与一第四切换讯号;
其中,该第一切换讯号与该第三切换讯号的脉波宽度与该输入讯号的脉波宽度成比例,该除法讯号致能时,一旦该输入讯号致能,该第一切换讯号会经该第一延迟时间后致能,且该第四切换讯号依据该输入讯号的致能而禁能,一旦该第一切换讯号禁能,该第四切换讯号会经该第二延迟时间后致能;该除法讯号禁能时,一旦该输入讯号致能,该第三切换讯号会经该第一延迟时间后致能,且该第二切换讯号依据该输入讯号的致能而禁能,一旦该第三切换讯号禁能,该第二切换讯号会经该第二延迟时间后致能。
2.如权利要求1所述的切换驱动电路,其特征在于,更包含:
一延迟端,其耦接该第一延迟电路并规划该第一延迟时间的数值。
3.如权利要求2所述的切换驱动电路,其特征在于,更包含:
一电阻,耦接该延迟端,决定该第一延迟时间的数值。
4.如权利要求1所述的切换驱动电路,其特征在于,更包含:
一延迟端,其耦接该第二延迟电路以规划该第二延迟时间的数值。
5.如权利要求4所述的切换驱动电路,其特征在于,更包含:
一电阻,耦接该延迟端,决定该第二延迟时间的数值。
6.如权利要求1所述的切换驱动电路,其特征在于,更包含:
一输出端,提供一经调整后的电源,该经调整后的电源由该全桥式切换电路的多个充电泵电路所传输。
7.如权利要求6所述的切换驱动电路,其特征在于,该输出端耦接一调整器,用以提供该经调整后的电源。
8.如权利要求1所述的切换驱动电路,其特征在于,该输入讯号为一脉波宽度调变讯号。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/723,989 US7570087B2 (en) | 2007-03-23 | 2007-03-23 | Switching drive circuit for soft switching |
| US11/723,989 | 2007-03-23 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN101102086A CN101102086A (zh) | 2008-01-09 |
| CN101102086B true CN101102086B (zh) | 2015-01-21 |
Family
ID=39036229
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN200710146168.3A Expired - Fee Related CN101102086B (zh) | 2007-03-23 | 2007-08-24 | 切换驱动电路 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7570087B2 (zh) |
| CN (1) | CN101102086B (zh) |
| TW (1) | TWI389442B (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5333098B2 (ja) | 2009-09-11 | 2013-11-06 | 株式会社リコー | デッドタイム生成回路及びモータ制御装置 |
| CN101789701B (zh) * | 2009-12-23 | 2014-08-27 | 崇贸科技股份有限公司 | 柔性切换式功率转换器 |
| US9293284B1 (en) * | 2011-11-22 | 2016-03-22 | Lockheed Martin Corporation | Soft-switching gate control |
| CN103259443B (zh) * | 2013-05-23 | 2015-02-11 | 吕莹 | 一种有限双极性控制的全桥逆变器 |
| CN106712524B (zh) * | 2017-02-20 | 2020-02-07 | 深圳市华星光电技术有限公司 | 一种全桥变换器电路及液晶显示设备 |
| US11168638B2 (en) * | 2017-08-01 | 2021-11-09 | Cummins Inc. | Control logic circuit for connecting multiple high side loads in engine control module |
| CN111342541B (zh) * | 2018-12-19 | 2021-04-16 | 智原微电子(苏州)有限公司 | 电源切换电路 |
| US12051972B2 (en) * | 2019-05-23 | 2024-07-30 | Infineon Technologies Austria Ag | Hybrid resonant power supply |
| KR102413538B1 (ko) * | 2020-05-08 | 2022-06-27 | 인투코어테크놀로지 주식회사 | 정밀하게 주파수를 제어하기 위한 주파수 제어 방법 및 이를 이용하는 주파수 제어 장치 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6847532B2 (en) * | 2000-11-14 | 2005-01-25 | Yaskawa Eshed Technology Ltd. | System and method to eliminate the dead time influence in a pwm-driven system |
| US6940262B2 (en) * | 2002-12-31 | 2005-09-06 | Intersil Americas Inc. | PWM-based DC-DC converter with assured dead time control exhibiting no shoot-through current and independent of type of FET used |
| US7151406B2 (en) * | 2005-03-15 | 2006-12-19 | Texas Instruments Incorporated | Compensation of nonlinearity introduced by dead time in switching output stage |
| US7158390B2 (en) * | 2003-07-31 | 2007-01-02 | Fairchild Korea Semiconductor, Ltd. | Phase shift full bridge converter |
| WO2007032238A1 (ja) * | 2005-09-13 | 2007-03-22 | Toshiba Carrier Corporation | 電力変換装置 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| IT1228028B (it) * | 1988-12-15 | 1991-05-27 | Sgs Thomson Microelectronics | Generatore di segnali di pilotaggio per transistori connessi in configurazione a semiponte |
| US6107844A (en) * | 1998-09-28 | 2000-08-22 | Tripath Technology, Inc. | Methods and apparatus for reducing MOSFET body diode conduction in a half-bridge configuration |
| US6580627B2 (en) * | 2001-01-29 | 2003-06-17 | International Rectifier Corporation | Voltage sensing with high and low side signals for deadtime compensation and shutdown for short circuit protection |
| JP3851092B2 (ja) * | 2001-01-31 | 2006-11-29 | 三洋電機株式会社 | ハーフブリッジ形インバータ回路 |
-
2007
- 2007-03-23 US US11/723,989 patent/US7570087B2/en active Active
- 2007-08-16 TW TW096130367A patent/TWI389442B/zh active
- 2007-08-24 CN CN200710146168.3A patent/CN101102086B/zh not_active Expired - Fee Related
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6847532B2 (en) * | 2000-11-14 | 2005-01-25 | Yaskawa Eshed Technology Ltd. | System and method to eliminate the dead time influence in a pwm-driven system |
| US6940262B2 (en) * | 2002-12-31 | 2005-09-06 | Intersil Americas Inc. | PWM-based DC-DC converter with assured dead time control exhibiting no shoot-through current and independent of type of FET used |
| US7158390B2 (en) * | 2003-07-31 | 2007-01-02 | Fairchild Korea Semiconductor, Ltd. | Phase shift full bridge converter |
| US7151406B2 (en) * | 2005-03-15 | 2006-12-19 | Texas Instruments Incorporated | Compensation of nonlinearity introduced by dead time in switching output stage |
| WO2007032238A1 (ja) * | 2005-09-13 | 2007-03-22 | Toshiba Carrier Corporation | 電力変換装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20080232138A1 (en) | 2008-09-25 |
| TW200840194A (en) | 2008-10-01 |
| CN101102086A (zh) | 2008-01-09 |
| US7570087B2 (en) | 2009-08-04 |
| TWI389442B (zh) | 2013-03-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN101102086B (zh) | 切换驱动电路 | |
| EP1356575B1 (en) | Isolated drive circuitry used in switch-mode power converters | |
| CN101521459B (zh) | 谐振开关电容直流电压变换器 | |
| EP3443657B1 (en) | Dc-dc converter and control circuit | |
| US4912622A (en) | Gate driver for a full-bridge lossless switching device | |
| US7102898B2 (en) | Isolated drive circuitry used in switch-mode power converters | |
| US8242754B2 (en) | Resonant power converter with half bridge and full bridge operations and method for control thereof | |
| US6185114B1 (en) | Isolating DC-DC converter | |
| US20100220500A1 (en) | Power converter and method for controlling power converter | |
| US10389275B2 (en) | Converter with ZVS | |
| JP2007043886A (ja) | 電力スイッチングデバイス用の絶縁ゲートドライバ回路 | |
| JPWO2008041399A1 (ja) | ダブルエンド絶縁型dc−dcコンバータ | |
| JPH0760998B2 (ja) | 全ブリッジ・電力変換回路 | |
| US6108219A (en) | DC power converter circuit | |
| WO2003088465A1 (en) | High efficiency flyback converter | |
| JP3237633B2 (ja) | スイッチング電源装置 | |
| WO2005076450A1 (en) | Zero-voltage switching half-bridge dc-dc converter topology by utilizing the transformer leakage inductance trapped energy | |
| CN111800014B (zh) | 开关转换器 | |
| JP7072709B1 (ja) | バイポーラパルス電圧ゲートドライバ | |
| US7400519B2 (en) | Switching power supply | |
| US7099161B2 (en) | Converter with synchronous rectifier with ZVS | |
| JPH11318074A (ja) | 直流―直流電力コンバ―タ | |
| Zumel et al. | New driving scheme for high-efficiency synchronous rectification in wide-input-voltage-range DC/DC converter has output current always flowing through a low-resistance switch | |
| Lakshmikanth et al. | Design of phase shift resonant converter using zero voltage switching |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150121 Termination date: 20210824 |
|
| CF01 | Termination of patent right due to non-payment of annual fee |