CN109560072A - 光源模块以及光源模块的制造方法 - Google Patents
光源模块以及光源模块的制造方法 Download PDFInfo
- Publication number
- CN109560072A CN109560072A CN201810856309.9A CN201810856309A CN109560072A CN 109560072 A CN109560072 A CN 109560072A CN 201810856309 A CN201810856309 A CN 201810856309A CN 109560072 A CN109560072 A CN 109560072A
- Authority
- CN
- China
- Prior art keywords
- light
- source module
- light source
- emitting diode
- bearing substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/811—Bodies having quantum effect structures or superlattices, e.g. tunnel junctions
- H10H20/812—Bodies having quantum effect structures or superlattices, e.g. tunnel junctions within the light-emitting regions, e.g. having quantum confinement structures
-
- H10W90/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/83—Electrodes
- H10H20/831—Electrodes characterised by their shape
- H10H20/8316—Multi-layer electrodes comprising at least one discontinuous layer
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/857—Interconnections, e.g. lead-frames, bond wires or solder balls
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/036—Manufacture or treatment of packages
- H10H20/0364—Manufacture or treatment of packages of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/819—Bodies characterised by their shape, e.g. curved or truncated substrates
Landscapes
- Led Device Packages (AREA)
- Planar Illumination Modules (AREA)
Abstract
本发明涉及一种光源模块以及光源模块的制造方法,包括以下步骤:设置发光二极管芯片于承载基板上,且电性连接发光二极管芯片以及承载基板、设置保护胶于发光二极管芯片以及承载基板上、以及裁切承载基板而形成一光源模块。本发明方法不需利用承载体,所以可省略现有技术的移除承载体操作以及接合工艺,因此,本发明方法可提升光源模块的制造品质。
Description
技术领域
本发明涉及一种光源模块,尤其涉及高发光效率的光源模块以及其光源模块的制造方法。
背景技术
常见的光源利用发光二极管(Light Emitting Diode,LED)来产生光束,其发光原理为,于III-V族半导体材料,例如:氮化镓(GaN)、磷化镓(GaP)、砷化镓(GaAs)以及磷化铟(InP)等材料上施加电流,利用电子与电洞的互相结合,使多余的能量于多层量子阱(Multiple Quantum Well,MQW)处以光子的形式释放出来,成为我们眼中所见的光线。
接下来说明传统发光二极管芯片的结构。请参阅图1,其为传统发光二极管芯片的结构剖面示意图。图1中显示出传统发光二极管芯片1为多层堆叠的结构,其包括基板11、P极披覆层12、多层量子阱13、N极披覆层14、导电薄膜层(ITO)15、分别设置于发光二极管芯片1的上表面上的具有P极接点16以及N极接点17,而P极接点16以及N极接点17可供进行打线程序(此将于稍后说明),而多层量子阱13设置于该多层堆叠的结构之中。由于前述已提到发光二极管芯片1由多层量子阱13出光,因此从多层量子阱13向上方输出的光束势必被位于多层量子阱13上方的P极披覆层12、导电薄膜层15、P极接点16以及N极接点17所遮挡而耗损,进而显著影响整体向上出光的发光效率。换句话说,传统发光二极管芯片1的整体发光亮度大部分只能依赖从多层量子阱13向侧边出光的光线部分,导致发光效率不佳。因此,传统发光二极管芯片1的发光效率仍有改善的空间。
请参阅图2,其为应用传统发光二极管芯片的光源模块的结构剖面示意图。光源模块2包括有电路板21以及设置于电路板21上的多个发光二极管22(为了清楚表示,图2仅示出单一个发光二极管22),且每一发光二极管22电性连接于电路板21,故可接收来自电路板21的电流而输出光束。其中,光源模块可被设置于电子装置(未显示于图中)内,令电子装置可提供输出光束的功能。
一般而言,光源模块可分为下列二种:第一,电路板21仅负责有关发光二极管22的电路操作,而电子装置所主要提供的电子功能的相关电子讯号处理则透过另一电路板进行。第二、电路板21能够负责有关发光二极管22的电路操作,也能够对有关于电子装置所主要提供的电子功能的相关电子讯号进行处理。
光源模块2中,每一发光二极管22皆为单一个传统发光二极管芯片1被封装后所形成者,且发光二极管芯片1的P极接点16以及N极接点17经由打线18而连接至电路板21的电性接脚211,借此发光二极管22才能接收来自电路板21的电流。然而,于发光二极管芯片1的封装过程中,发光二极管芯片1通常要被设置于一载板19上,但载板19所占据的体积以及预留打线18所需的高度皆是发光二极管芯片1被封装后的整体厚度会增加的主因,故应用传统发光二极管芯片1的光源模块十分不利于薄型化,当然,也不利于欲设置该光源模块的电子装置朝轻、薄、短小的方向发展。
根据以上的说明可知,传统光源模块具有改善的空间,因此,需要一种可降低厚度且可提升发光效率的光源模块。
此外,传统光源模块的制造方法先将发光二极管芯片设置于一承载体上以进行封胶工艺,于移除承载体之后,再进行发光二极管芯片与电路板的接合工艺。其中,该接合工艺需要高精密度的操作,造成光源模块的制造良率以及品质低落。因此,也需要一种可改善上述问题的光源模块的制造方法。
发明内容
本发明的目的在于提供一种可降低厚度且可提升发光效率的光源模块以及其光源模块的制造方法。
于一较佳实施例中,本发明提供一种光源模块的制造方法,包括以下步骤:设置一发光二极管芯片于一承载基板上、电性连接该发光二极管芯片以及该承载基板、设置一保护胶于该发光二极管芯片以及该承载基板上、以及、裁切该承载基板而形成一光源模块。
于一较佳实施例中,设置该保护胶于该发光二极管芯片以及该承载基板上,包括以下步骤:以喷胶方式设置该保护胶于该发光二极管芯片以及该承载基板上、以及、固化该保护胶,使该保护胶包覆该发光二极管芯片以及部分该承载基板。
于一较佳实施例中,本发明也提供一种光源模块,包括一发光二极管芯片、一承载基板以及一保护胶。该发光二极管芯片用以输出一光束。该承载基板电性连接于该发光二极管芯片且承载该发光二极管芯片。其中,该承载基板可反射投射至该承载基板的该光束,使该光束穿过该发光二极管芯片而往外投射。该保护胶覆盖该发光二极管以及部分该承载基板,用以保护该发光二极管芯片。
于一较佳实施例中,该发光二极管芯片包括一基板、一第一披覆层、一第二披覆层以及一发光层。该第一披覆层设置于该基板的一下表面上,用以供一第一电流通过,而该第二披覆层位于该第一披覆层的下方,用以供一第二电流通过。该发光层设置于该第一披覆层以及该第二披覆层之间,用以因应该第一电流以及该第二电流而产生一光束,且该光束穿过该基板而往外投射。
于一较佳实施例中,该承载基板包括一电路板、一第一金属连结层、一第二金属连结层以及一保护层。该第一金属连结层设置于该电路板的一上表面上,而该第二金属连结层设置于该第一金属连结层上,可与该第一金属连结层结合且反射该光束。该保护层设置于该第二金属连结层上,用以保护该电路板、该第一金属连结层以及该第二金属连结层;其中,该保护层可反射投射至该承载基板的该光束,使该光束穿过该基板而往外投射。
附图说明
图1是传统发光二极管芯片的结构剖面示意图。
图2是应用传统发光二极管芯片的光源模块的结构剖面示意图。
图3是本发明光源模块于第一较佳实施例中的结构示意图。
图4是本发明光源模块的发光层于第一较佳实施例中的结构上视示意图。
图5是本发明光源模块于第一较佳实施例中的局部结构下视示意图。
图6是本发明光源模块于第二较佳实施例中的结构示意图。
图7是本发明光源模块于第三较佳实施例中的结构示意图。
图8是本发明光源模块于第四较佳实施例中被封装后的结构示意图。
图9是本发明光源模块的制造方法于第四较佳实施例中的方块流程图。
附图标记说明:
1、30、40、50、60:发光二极管芯片
2、3、4、5、6:光源模块
11、31、41、51:基板
11:P极披覆层
13:多层量子阱
14:N极披覆层
15:导电薄膜层
16:P极接点
17:N极接点
18:打线
19:载板
22:发光二极管
32、42、52:第一披覆层
33、43、53:第二披覆层
34、44、54:发光层
35、45、55、65:承载基板
36、46、56:第一保护层
47:反射层
57:齐纳二极管
61:保护胶
62:第三护层
311、411、511:微结构
321、421、521:第一接垫
331、431、531:第二接垫
332、432、532:透明导电层
21、351、451:电路板
352、452:第一金属连结层
353、453:第二金属连结层
354、454:第二保护层
355、455:第一电极
356、456:第二电极
357、457:第一金属连结凸块
358、458:第二金属连结凸块
3511:铜箔
B:光束
S1~S12:步骤
T1、T2:光源模块的厚度
具体实施方式
本发明提供一种光源模块以及光源模块的制造方法,以解决现有技术问题。首先说明光源模块的结构,请参阅图3,其为本发明光源模块于第一较佳实施例中的结构示意图。光源模块3包括基板31、第一披覆层32、第二披覆层33、发光层34、承载基板35以及第一保护层36,第一披覆层32设置于基板31的下表面上,其可用以供第一电流通过,而第二披覆层33位于第一披覆层32的下方,其可供第二电流通过。发光层34设置于第一披覆层32以及第二披覆层33之间,其功能为因应第一电流以及第二电流而产生光束B,且光束B可穿过基板31而往外投射。其中,第一披覆层32、第二披覆层33以及发光层34为III-V族半导体的数个堆叠结构,以利用电子与电洞的互相结合而产生光束B。于本较佳实施例中,第一披覆层32为N-GaN披覆层,第二披覆层33为P-GaN披覆层,而发光层34为多层量子阱。
请同时参阅图3以及图4,图4为本发明光源模块的发光层于第一较佳实施例中的结构上视示意图。发光层34具有多个开孔341,且多个开孔341均匀地分布于发光层34而贯穿发光层34的上表面以及发光层34的下表面。均匀分布的多个开孔341可使第一电流以及第二电流的密度均匀,进而使发光层34的光束B可均匀地被输出。
基板31包括多个微结构311,且多个微结构311分别设置于基板31的上表面以及下表面上,其可避免光束B发生全反射,而帮助光束B往基板31之外的方向投射。于本较佳实施例中,多个微结构311可通过各种方式,例如蚀刻方式,而形成于基板31的上表面以及下表面上。另一方面,第一披覆层32具有第一接垫321,第一接垫设置于第一披覆层32的下表面上且电性连接于第一披覆层32。而第二披覆层33具有第二接垫331,第二接垫设置于第二披覆层33的下表面上且电性连接于第二披覆层33。于一较佳作法中,第二披覆层33还包括透明导电层332,其设置于第二披覆层33的下表面上,以辅助第二披覆层33导电。
其中,本发明定义基板31、第一披覆层32、第二披覆层33、发光层34以及第一保护层36为发光二极管芯片30,且发光二极管芯片30与承载基板35结合而形成光源模块3。
图3中,承载基板35分别电性连接于第一披覆层32以及第二披覆层33,且承载基板35包括电路板351、第一金属连结层352、第二金属连结层353、第二保护层354、第一电极355、第二电极356、第一金属连结凸块357以及第二金属连结凸块358。第一金属连结层352设置于电路板351的上表面上,而第二金属连结层353设置于第一金属连结层352上,可与第一金属连结层352结合且反射光束B。第二保护层354设置于第二金属连结层353上,其可保护电路板351、第一金属连结层352以及第二金属连结层353,另一方面,第二保护层354也可反射投射至承载基板35的光束B,使光束B穿过基板31而往外投射。第一电极355设置于第二金属连结层353上,而第二电极356也设置于第二金属连结层353上。第一金属连结凸块357设置于第一电极355上,其可结合第一电极355以及第一披覆层32的第一接垫321。同理,第二金属连结凸块358设置于第二电极356上,其可结合第二电极356以及第二披覆层33的第二接垫331,因此可知,承载基板35分别经由第一金属连结凸块357以及第二金属连结凸块358而电性连接于第一披覆层32以及第二披覆层33。
由图3可看出,基板31与第一接垫321、第二接垫331分别显露于第一披覆层32、第二披覆层33以及发光层34之外,且第一接垫321以及第二接垫331可通过直接接合(例如焊接或其它接合技术)固定于承载基板35或传统载板19上,亦即,本发明光源模块3不需要再透过打线的方式进行电性连接,从而有利于降低整体厚度而有助于薄型化的设计。另外,第一保护层36包覆第一披覆层32、第一接垫321、第二披覆层33、第二接垫331以及发光层34,以保护上述元件。
其中,由于第一接垫321透过第一金属连结凸块357而电性连接于第一电极355,且第二接垫331透过第二金属连结凸块358而电性连接于第二电极356,如此作法除了可免除打线的程序,还可将第一接垫321以及与第二接垫331所产生的热能直接传导至下方的承载基板35,且该热能便可透过承载基板35向外散逸。其中,由于承载基板35具有较大的面积,故有助于迅速散热,进而可大幅降低热能对光源模块3的发光效率的损耗。
于本较佳实施例中,电路板351可用金、银等材料制成,以提升导电性以及散射性。电路板351可采用但不限于:软性电路板(FPC)、印刷电路板(PCB)、或镀铜的树脂板(PET)。其中,软性电路板可为聚亚酰胺基板(PI base)布铜线(copper trace)后经表面处理所形成;印刷电路板可为环氧树脂玻璃纤维基板(FR4base)布铜线后经表面处理所形成;镀铜的树脂板可为聚亚酰胺基板(PET base)布铜线后经表面处理所形成。
于本较佳实施例中,第一金属连结凸块357以及第二金属连结凸块358皆为焊接材料,而焊接材料可采用锡膏、银胶、金球、锡球或锡胶等,而焊接工艺方法包括但不限于:超音波热焊(Thermosonic)、共晶(Eutectic)或回焊(Reflow)等。第一金属连结层352以铜或性质接近铜的导电金属来制成,而第二金属连结层353则以金、镍、性质接近金的导电金属或性质接近镍的导电金属来制成。其中,由于金、镍的特性,使得第二金属连结层353可提供较高的反射率以及较高的结合能力。
需特别说明的有四,第一,由于电路板351的上表面设置有铜箔3511,使得电路板351的上表面不平整,故设置第一金属连结层352于电路板351的上表面上,而得以将电路板351的上表面平整化。第二,第一金属连结凸块357以及第二金属连结凸块358仅需以导电金属制成即可,并非限定第一金属连结凸块357必须以铜制成,而非限定第二金属连结凸块358必须以金、镍制成。
第三,于本较佳实施例中,基板31为透明或半透明的蓝宝石基板,因此,发光层34所产生的光束B可直接向上方且不被遮挡地穿经基板31,借此可降低光反射的次数而降低光耗损率,以提升发光功率。并且,借此设置,还可增加光源模块3的整体出光面积。另外,由于基板31设置有凹凸的多个微结构311,本发明光源模块3所产生的光束B不易于内部发生全反射,而可直接穿经基板31向外射出,借此,本发明光源模块3可提高出光效率。经实验可得知,本发明光源模块3的光输出可优于传统光源模块约1.6倍至3倍。
第四,承载基板35的第二保护层354以绝缘材料制成,且覆盖于第二金属连结层353、第一电极355以及第二电极356上,借此可避免第一接垫321与第一金属连结凸块357以及第二接垫331与第二金属连结凸块358发生漏电流的情形。同时,第二保护层354还具有反射功能,以将往下方投射的光束B反射,而可有效提升光束利用率。当然,本发明并非限制必须将绝缘材料与反射材料整合于一体而形成第二保护层354,该两者也可根据需求而分别设置。
接下来请同时参阅图3以及图5,图5为本发明光源模块于第一较佳实施例中的局部结构下视示意图。图3显示出第一接垫321的下表面与第二接垫331的下表面位于同一高度,以便与承载基板35结合。另一方面,图4显示出本发明光源模块3的发光二极管芯片30的部分结构,由图4可看出第一接垫321与第二接垫331的接触面积占第一保护层36的下表面中相当大的比重,故有助于将热能由发光二极管芯片30传导至承载基板35,以避免光源模块3过热而影响其发光效率。
再者,本发明还提供与上述不同作法的第二较佳实施例。请参阅图6,其为本发明光源模块于第二较佳实施例中的结构示意图。光源模块4包括基板41、第一披覆层42、第二披覆层43、发光层44、承载基板45、第一保护层46以及反射层47,且基板41包括多个微结构411,第一披覆层42具有第一接垫421,而第二披覆层43包括第二接垫431以及透明导电层432。承载基板45包括电路板451、第一金属连结层452、第二金属连结层453、第二保护层454、第一电极455、第二电极456、第一金属连结凸块457以及第二金属连结凸块458。其中,本发明定义基板41、第一披覆层42、第二披覆层43、发光层44以及第一保护层46为发光二极管芯片40,且发光二极管芯片40与承载基板45结合而形成光源模块4。本较佳实施例的光源模块4的各元件的结构以及功能大致上与前述较佳实施例相同,且相同之处不再赘述,而该两者之间的不同之处,光源模块4还包括有反射层47。
反射层47设置于第二披覆层43的下表面上,其可反射穿过第二披覆层43的光束B,使光束B穿过基板41而往外投射,以进一步提升光束使用率。其中,若第二披覆层43中包含有透明导电层432,则反射层47设置于透明导电层432的下表面上。此属于在发光层44以及承载基板45之间加入反射材料(例如:Distributed Bragg Reflector,DBR)的一种作法,目的是为了得到比传统光源模块更高的出光率。
此外,本发明还提供与上述不同作法的第三较佳实施例。请参阅图7,其为本发明光源模块于第三较佳实施例中的结构示意图。光源模块5包括基板51、第一披覆层52、第二披覆层53、发光层54、承载基板55、第一保护层56以及齐纳二极管57,且基板51包括多个微结构511,第一披覆层52具有第一接垫521,而第二披覆层53包括第二接垫531以及透明导电层532。其中,本发明定义基板51、第一披覆层52、第二披覆层53、发光层54以及第一保护层56为发光二极管芯片50,且发光二极管芯片50与承载基板55结合而形成光源模块5。本较佳实施例的光源模块5的各元件的结构以及功能大致上与前述较佳实施例相同,且相同之处不再赘述,而该两者之间的不同之处在于,光源模块5还包括有多个齐纳二极管57。其中,齐纳二极管57设置于承载基板55上,且齐纳二极管57与发光层54反向并联,以形成静电释放(ESD)保护电路,而可保护光源模块5。
接下来请参阅图8,其为本发明光源模块于第四较佳实施例中被封装后的结构示意图。图8显示出发光二极管芯片60设置于承载基板65上,且发光二极管芯片60与承载基板65可被喷上保护胶61,其视同封装程序,以防护发光二极管芯片60。其中,本发明定义基板、第一披覆层、第二披覆层、发光层以及第一保护层为发光二极管芯片60,且发光二极管芯片60与承载基板65结合而形成光源模块6。
需特别说明的是,请再次参阅图2,于现有技术中,若要于电路板21上设置光源,其作法为将已制造完成的发光二极管22(发光二极管芯片1被封装后所形成者)放在电路板21上并经过打线18等程序,而结合发光二极管22以及电路板21以形成光源模块2。其中,光源模块2的厚度为T1。然而,由于本发明改变发光二极管芯片60的组成,使得发光二极管芯片60可于不需透过打线程序的情况下而被直接焊接在承载基板65上,且可简易地进行封装程序(例如前述喷上保护胶61的操作),以形成光源模块6,如图7所示。其中,光源模块6的厚度为T2。与现有技术比较可知,以发光二极管芯片1与发光二极管芯片60为基准,可明显看出光源模块6的厚度T2远小于光源模块2的厚度T1,故本发明光源模块确实可降低厚度。
接下来说明本发明光源模块的制造方法。请同时参阅图8以及图9,图9为本发明光源模块的制造方法于第四较佳实施例中的方块流程图。其制造方法包括以下步骤:
步骤S1:清洗承载基板。
步骤S2:设置发光二极管芯片于承载基板上。
步骤S3:进行发光二极管芯片以及承载基板之间的电性连接。
步骤S4:对发光二极管芯片以及承载基板进行光电测试。
步骤S5:进行喷胶工作而于承载基板上以形成保护胶。
步骤S6:固化保护胶。
步骤S7:设置保护层于保护胶上。
步骤S8:固化保护层。
步骤S9:对承载基板裁切成型而形成多个光源模块。
步骤S10:对多个光源模块分别进行光电测试。
步骤S11:对多个光源模块进行光色调分选工作。
步骤S12:包装光源模块。
简述本发明方法如下:首先,于步骤S1清洗承载基板65,以避免有灰尘等杂质位于光源模块6内部。接下来于步骤S2中分别设置多个发光二极管芯片60(图8中仅显示一个)于承载基板65上,之后于步骤S3中分别进行多个发光二极管芯片60与承载基板65之间的电性连接。于多个发光二极管芯片60分别电性连接于承载基板65之后,进行步骤S4:分别对多个发光二极管芯片60以及承载基板65进行光电测试,以确保多个发光二极管芯片60以及承载基板65的功能正常而可操作。
于步骤S4完成之后,进行步骤S5:分别对每一发光二极管芯片60进行喷胶工作而于承载基板65上分别形成相对应的保护胶61,其中,保护胶61覆盖相对应的发光二极管芯片60以及部分承载基板65。步骤S5中,固化保护胶61,以保护相对应的发光二极管芯片60。其中,保护胶61包覆发光二极管芯片60而使发光二极管芯片60不显露于外,而可提供防水及防尘的保护。于一较佳作法中,还可进行步骤S7以及步骤S8:设置第三保护层62于保护胶61上,且固化第三保护层62,以提供进一步的保护。
接下来进行步骤S9:依据需求,对承载基板65裁切成型,使多个发光二极管芯片60互相分离而与相对应的局部承载基板65形成多个光源模块6,如图8所示。接下来于步骤S10中对多个光源模块6分别进行光电测试,以确保制造完成的光源模块6也可正常操作。由于每一发光二极管芯片60所产生的光束色调必定略有差异,故需要进行步骤S11:对多个光源模块6进行光色调分选工作,亦即,区分出其光束色调不相近的光源模块6,而将光束色调相近的分类为同一组。经由光色调分选工作可分类出各种光色调的光源模块6,故可依据客户的光色调需求而提供所需要的光源模块。最后,进行步骤S12:分别包装光源模块6。本发明方法完成。
经由上述步骤即可制造出本发明光源模块6,其中,步骤S1、步骤S7以及步骤S8为非必要的步骤,可视实际情况而决定是否进行。需特别说明的是,于步骤S9中,可根据客户需求而将一整片的承载基板65裁切为所客户需要的形状,以形成符合客户要求的光源模块6。
以上所述仅为本发明的较佳实施例,并非用以限定本发明的权利要求范围,因此凡其它未脱离本发明所揭示的精神下所完成的等效改变或修饰,均应包含于本案的权利要求范围内。
Claims (10)
1.一种光源模块的制造方法,包括以下步骤:
设置一发光二极管芯片于一承载基板上;
电性连接该发光二极管芯片以及该承载基板;
设置一保护胶于该发光二极管芯片以及该承载基板上;以及
裁切该承载基板而形成一光源模块。
2.如权利要求1所述的光源模块的制造方法,其中,于设置该发光二极管芯片于该承载基板上之前,还包括以下步骤:清洗该承载基板。
3.如权利要求1所述的光源模块的制造方法,其中,于电性连接该发光二极管芯片以及该承载基板之后,还包括以下步骤:对该发光二极管芯片以及该承载基板进行光电测试。
4.如权利要求1所述的光源模块的制造方法,其中,设置该保护胶于该发光二极管芯片以及该承载基板上,包括以下步骤:
以喷胶方式设置该保护胶于该发光二极管芯片以及该承载基板上;以及
固化该保护胶,使该保护胶包覆该发光二极管芯片以及部分该承载基板。
5.如权利要求1所述的光源模块的制造方法,其中,于裁切该承载基板而形成多个光源模块之后,还包括以下步骤:
对该光源模块进行光电测试;
对该光源模块进行光色调分选;以及
包装该光源模块。
6.一种光源模块,包括:
一发光二极管芯片,用以输出一光束;
一承载基板,电性连接于该发光二极管芯片且承载该发光二极管芯片;其中,该承载基板可反射投射至该承载基板的该光束,使该光束穿过该发光二极管芯片而往外投射;以及
一保护胶,覆盖该发光二极管以及部分该承载基板,用以保护该发光二极管芯片。
7.如权利要求6所述的光源模块,其中,该发光二极管芯片包括:
一基板;
一第一披覆层,设置于该基板的一下表面上且电性连接于该承载基板,用以供一第一电流通过;
一第二披覆层,位于该第一披覆层的下方且电性连接于该承载基板,用以供一第二电流通过;以及
一发光层,设置于该第一披覆层以及该第二披覆层之间,用以因应该第一电流以及该第二电流而产生该光束,且该光束穿过该基板而往外投射。
8.如权利要求7所述的光源模块,其中,该承载基板包括:
一电路板;
一第一金属连结层,设置于该电路板的一上表面上;
一第二金属连结层,设置于该第一金属连结层上,可与该第一金属连结层结合且反射该光束;以及
一保护层,设置于该第二金属连结层上,用以保护该电路板、该第一金属连结层以及该第二金属连结层;其中,该保护层可反射投射至该承载基板的该光束,使该光束穿过该基板而往外投射。
9.如权利要求7所述的光源模块,其中,该第一披覆层具有一第一接垫,设置于该第一披覆层的一下表面上,且电性连接于该第一披覆层;而该第二披覆层具有一第二接垫,设置于该第二披覆层的一下表面上,且电性连接于该第二披覆层。
10.如权利要求7所述的光源模块,其中,该承载基板还包括:
一第一电极,设置于该第二金属连结层上;
一第二电极,设置于该第二金属连结层上;
一第一金属连结凸块,设置于该第一电极上,用以结合该第一电极以及该第一接垫;以及
一第二金属连结凸块,设置于该第二电极上,用以结合该第二电极以及该第二接垫。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201762563954P | 2017-09-27 | 2017-09-27 | |
| US62/563,954 | 2017-09-27 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN109560072A true CN109560072A (zh) | 2019-04-02 |
Family
ID=65808003
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201810856309.9A Pending CN109560072A (zh) | 2017-09-27 | 2018-07-31 | 光源模块以及光源模块的制造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10586888B2 (zh) |
| CN (1) | CN109560072A (zh) |
| TW (1) | TWI666792B (zh) |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100072501A1 (en) * | 2008-09-19 | 2010-03-25 | Nichia Corporation | Semiconductor light emitting device |
| CN101783380A (zh) * | 2009-01-15 | 2010-07-21 | 日月光半导体制造股份有限公司 | 制造发光二极管封装的方法以及其封装结构 |
| CN201672302U (zh) * | 2010-05-04 | 2010-12-15 | 王俣韡 | 发光二极管模块 |
| US20130105844A1 (en) * | 2011-10-28 | 2013-05-02 | Rgb Consulting Co., Ltd. | Flip-chip light emitting diode |
| US20140197441A1 (en) * | 2012-05-29 | 2014-07-17 | Formosa Epitaxy Incorporation | Semiconductor light emitting element and illumination device comprising the same |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4046118B2 (ja) * | 2002-05-28 | 2008-02-13 | 松下電工株式会社 | 発光素子、それを用いた発光装置及び面発光照明装置 |
| TW200531310A (en) * | 2004-03-12 | 2005-09-16 | Opto Tech Corp | Light emitting diode with micro-lens layer |
| US7928462B2 (en) * | 2006-02-16 | 2011-04-19 | Lg Electronics Inc. | Light emitting device having vertical structure, package thereof and method for manufacturing the same |
| TW201448263A (zh) * | 2006-12-11 | 2014-12-16 | 美國加利福尼亞大學董事會 | 透明發光二極體 |
| JP5123269B2 (ja) * | 2008-09-30 | 2013-01-23 | ソウル オプト デバイス カンパニー リミテッド | 発光素子及びその製造方法 |
| EP2858132B1 (en) * | 2012-05-31 | 2017-09-13 | Panasonic Intellectual Property Management Co., Ltd. | Led module |
| JP2017117594A (ja) * | 2015-12-22 | 2017-06-29 | 株式会社ジャパンディスプレイ | 有機el表示装置 |
| JP6724634B2 (ja) * | 2016-07-28 | 2020-07-15 | 日亜化学工業株式会社 | 発光装置の製造方法 |
| TWM540400U (zh) * | 2016-12-28 | 2017-04-21 | Solidlite Corp | 白光led元件及定位板 |
| TWM548360U (zh) * | 2017-01-13 | 2017-09-01 | 李玟慧 | 高導熱發光二極體封裝結構 |
-
2018
- 2018-07-27 TW TW107126190A patent/TWI666792B/zh not_active IP Right Cessation
- 2018-07-31 CN CN201810856309.9A patent/CN109560072A/zh active Pending
- 2018-08-21 US US16/107,678 patent/US10586888B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100072501A1 (en) * | 2008-09-19 | 2010-03-25 | Nichia Corporation | Semiconductor light emitting device |
| CN101783380A (zh) * | 2009-01-15 | 2010-07-21 | 日月光半导体制造股份有限公司 | 制造发光二极管封装的方法以及其封装结构 |
| CN201672302U (zh) * | 2010-05-04 | 2010-12-15 | 王俣韡 | 发光二极管模块 |
| US20130105844A1 (en) * | 2011-10-28 | 2013-05-02 | Rgb Consulting Co., Ltd. | Flip-chip light emitting diode |
| US20140197441A1 (en) * | 2012-05-29 | 2014-07-17 | Formosa Epitaxy Incorporation | Semiconductor light emitting element and illumination device comprising the same |
Also Published As
| Publication number | Publication date |
|---|---|
| TWI666792B (zh) | 2019-07-21 |
| US20190097082A1 (en) | 2019-03-28 |
| TW201916408A (zh) | 2019-04-16 |
| US10586888B2 (en) | 2020-03-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8026527B2 (en) | LED structure | |
| JP5782332B2 (ja) | 発光素子 | |
| JP5551649B2 (ja) | 発光素子 | |
| US20190252459A1 (en) | Light-emitting element having a pluarality of light-emitting structures | |
| CN102810619B (zh) | 发光二极管 | |
| TWI459602B (zh) | 發光二極體封裝結構 | |
| US20130105845A1 (en) | Light emitting device and light emitting device package | |
| CN107431118B (zh) | 光电子半导体芯片、光电子半导体器件和用于制造光电子半导体芯片的方法 | |
| KR101775428B1 (ko) | 발광 소자 패키지 및 그 제조 방법 | |
| JP2006073618A (ja) | 光学素子およびその製造方法 | |
| TWI699907B (zh) | 光源模組 | |
| CN110085729B (zh) | 光源模块 | |
| TWI672830B (zh) | 光源模組 | |
| CN109585429B (zh) | 光源模块 | |
| CN109560072A (zh) | 光源模块以及光源模块的制造方法 | |
| KR101129002B1 (ko) | 광 패키지 및 그 제조 방법 | |
| TWI672834B (zh) | 光源模組以及光源模組之製造方法 | |
| CN104112815A (zh) | 发光二极管装置及其制作方法 | |
| KR20110129594A (ko) | 발광 소자 패키지 | |
| KR20150142121A (ko) | 반도체 발광소자 | |
| KR20140096185A (ko) | 발광 다이오드 패키지 및 그 제조 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| RJ01 | Rejection of invention patent application after publication | ||
| RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190402 |