[go: up one dir, main page]

CN109068237A - 一种数字音频功放系统 - Google Patents

一种数字音频功放系统 Download PDF

Info

Publication number
CN109068237A
CN109068237A CN201810979127.0A CN201810979127A CN109068237A CN 109068237 A CN109068237 A CN 109068237A CN 201810979127 A CN201810979127 A CN 201810979127A CN 109068237 A CN109068237 A CN 109068237A
Authority
CN
China
Prior art keywords
resistance
subsystem
connect
module
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810979127.0A
Other languages
English (en)
Inventor
周佳宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Awinic Technology Co Ltd
Original Assignee
Shanghai Awinic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Awinic Technology Co Ltd filed Critical Shanghai Awinic Technology Co Ltd
Priority to CN201810979127.0A priority Critical patent/CN109068237A/zh
Publication of CN109068237A publication Critical patent/CN109068237A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2430/00Signal processing covered by H04R, not provided for in its groups

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

本发明提供了一种数字音频功放系统,包括第一子系统、第一分压模块和第一增益调节模块;该数字音频功放系统通过设置第一分压模块,在保证第一子系统输出高压的情况下,将反馈至第一子系统的高压信号进行分压处理,以使第一子系统的内部电路可以正常工作,进而使数字音频功放系统具有高压输出功能。并且,通过设置第一增益调节模块实现对所述第一子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。

Description

一种数字音频功放系统
技术领域
本发明涉及半导体集成电路技术领域,更具体地说,涉及一种数字音频功放系统。
背景技术
目前D类音频功率放大器由于其超过80%的效率而获得广泛的应用,特别是高效率对于移动设备至关重要,不仅能延长工作时间,还可以减少手机等手持设备的发热量。
在手机等应用领域,音量和音质会对用户体验产生重要影响,目前的趋势是音频功放输出更高的功率以获得更大的音量和较好的音质。
但是,目前数字音频功放系统并不能支持高压输出,且数字音频功放系统的增益无法调节。
发明内容
为解决上述问题,本发明提供了一种数字音频功放系统,可以支持高压输出,且具有增益调节功能。
为实现上述目的,本发明提供如下技术方案:
一种数字音频功放系统,包括:第一子系统、第一分压模块和第一增益调节模块;
所述第一子系统包括:第一电流源模块和第一功放环路,所述第一电流源模块的输出端与所述第一功放环路的第一输入端连接,所述第一电流源模块的输入端作为所述第一子系统的信号输入端,用于接收PWMP信号,所述第一功放环路的输出端作为所述第一子系统的输出端;
所述第一分压模块的第一端与所述第一子系统的输出端连接,所述第一分压模块的第二端与所述第一增益调节模块的第一端连接,所述第一增益调节模块的第二端与所述第一功放环路的第一输入端连接;
所述第一分压模块用于将反馈至所述第一子系统的电压进行分压处理;
所述第一增益调节模块用于对所述第一子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。
优选的,所述第一分压模块,包括:第一电阻和第二电阻;
所述第一电阻的第一端与所述第一子系统的输出端连接,所述第一电阻的第二端与所述第二电阻的第一端连接,所述第二电阻的第二端接地连接;
所述第一电阻和所述第二电阻的连接节点作为所述第一分压模块的第二端。
优选的,所述第二电阻的阻值为所述第一电阻的阻值的两倍。
优选的,所述第一增益调节模块,包括:第一反馈电阻、第二反馈电阻和开关;
所述第一反馈电阻的第一端与所述第一分压模块的第二端连接,所述第一反馈电阻的第二端与所述第二反馈电阻的第一端连接,所述第二反馈电阻的第二端与所述第一功放环路的第一输入端连接;
所述开关的第一端与所述第一反馈电阻和所述第二反馈电阻的连接节点连接,所述开关的第二端与所述第二反馈电阻的第二端连接;
所述开关的控制端用于接收第一控制信号,所述第一控制信号用于控制所述开关的开关状态,进而对所述第一子系统的输出信号进行增益调节;
所述开关和所述第二反馈电阻的连接节点作为所述第一增益调节模块的第二端。
优选的,所述开关,包括:第一MOS管、第二MOS管和第三MOS管;
所述第一MOS管的漏极与所述第一反馈电阻和所述第二反馈电阻的连接节点连接;
所述第一MOS管的源极与所述第二MOS管的源极连接;
所述第二MOS管的漏极与所述第二反馈电阻的第二端连接;
所述第一MOS管的栅极与所述第二MOS管的栅极连接,用于接收所述第一控制信号;
所述第三MOS管的漏极与所述第一MOS管的源极连接,所述第三MOS管的源极接地连接,所述第三MOS管的栅极用于接收第二控制信号,所述第二控制信号用于控制所述第三MOS管的工作状态。
优选的,所述第一MOS管、所述第二MOS管和所述第三MOS管均为N型MOS管。
优选的,所述数字音频功放系统,还包括:共模电压产生模块;
所述第一功放环路的第二输入端和所述第二功放环路的第二输入端均与所述共模电压产生模块的输出端连接。
优选的,所述共模电压产生模块,包括:第三电阻、第四电阻、第五电阻、第六电阻和电容;
所述第三电阻的第一端与电压输入端连接,所述第三电阻的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端与所述第五电阻的第一端连接,所述第五电阻的第二端接地连接;
所述第六电阻的第一端与所述第五电阻的第一端连接,所述第六电阻的第二端与所述电容的第一端连接,所述电容的第二端与所述第五电阻的第二端连接;
所述第六电阻和所述电容的连接节点作为所述共模电压产生模块的输出端。
优选的,所述第三电阻、所述第四电阻和所述第五电阻的阻值相同。
优选的,所述数字音频功放系统,还包括:第二子系统、第二分压模块和第二增益调节模块;
所述第二子系统和所述第一子系统的电路结构相同,所述第二子系统的信号输入端用于接收PWMN信号,所述PWMN信号和所述PWMP信号的周期相同,且时序不同;
所述第二分压模块的第一端与所述第二子系统的输出端连接,所述第二分压模块的第二端与所述第二增益调节模块的第一端连接,所述第二增益调节模块的第二端与所述第二子系统中的第二功放环路的第一输入端连接;
所述第二分压模块和所述第一分压模块的电路结构相同,所述第二分压模块用于将反馈至所述第二子系统的电压进行分压处理;
所述第二增益调节模块和所述第一增益调节模块的电路结构相同,所述第二增益调节模块用于对所述第二子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。
通过上述描述可知,本发明提供的一种数字音频功放系统,通过设置第一分压模块,在保证第一子系统输出高压的情况下,将反馈至第一子系统的高压信号进行分压处理,以使第一子系统的内部电路可以正常工作,进而使数字音频功放系统具有高压输出功能。
并且,通过设置第一增益调节模块实现对所述第一子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的数字功放系统的结构示意图;
图2为本发明实施例提供的数字功放系统的另一结构示意图;
图3为本发明实施例提供的开关的结构示意图;
图4为本发明实施例提供的共模电压产生模块的结构示意图;
图5为本发明实施例提供的第一电容充放电的波形示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
参考图1,图1为本发明实施例提供的数字功放系统的结构示意图,其作用将数字模块处理后的PWM信号转换成模拟信号,包括:第一子系统、第一分压模块13、第一增益调节模块14、第二子系统、第二分压模块17和第二增益调节模块18;
其中,所述第一子系统和所述第二子系统的电路结构相同,所述第一分压模块13和所述第二分压模块17的电路结构相同,所述第一增益调节模块14和所述第二增益调节模块18的电路结构相同。
所述第一子系统包括:第一电流源模块11和第一功放环路12,所述第一电流源模块11的输出端Vip与所述第一功放环路12的第一输入端连接,所述第一电流源模块1112的输入端作为所述第一子系统的信号输入端,用于接收PWMP信号,所述第一功放环路12的输出端作为所述第一子系统的输出端VOP;
所述第一分压模块13的第一端与所述第一子系统的输出端VOP连接,所述第一分压模块13的第二端与所述第一增益调节模块14的第一端连接,所述第一增益调节模块14的第二端与所述第一功放环路12的第一输入端连接;
所述第一分压模块13用于将反馈至所述第一子系统的电压进行分压处理;
所述第一增益调节模块14用于对所述第一子系统的输出信号进行增益调节。
所述第二子系统包括:第二电流源模块15和第二功放环路16,所述第二电流源模块15的输出端Vin与所述第二功放环路16的第一输入端连接,所述第二电流源模块15的输入端作为所述第二子系统的信号输入端,用于接收PWMN信号,所述第二功放环路16的输出端作为所述第二子系统的输出端VON;
所述第二分压模块17的第一端与所述第二子系统的输出端VON连接,所述第二分压模块17的第二端与所述第二增益调节模块18的第一端连接,所述第二增益调节模块18的第二端与所述第二功放环路16的第一输入端连接;
所述第二分压模块17用于将反馈至所述第二子系统的电压进行分压处理;
所述第二增益调节模块18用于对所述第二子系统的输出信号进行增益调节。
需要说明的是,所述PWMP信号和所述PWMN信号的周期相同,且时序不同。
通过上述描述可知,该数字音频功放系统通过设置第一分压模块,在保证第一子系统输出高压的情况下,将反馈至第一子系统的高压信号进行分压处理,以使第一子系统的内部电路可以正常工作,进而使数字音频功放系统具有高压输出功能。
并且,通过设置第一增益调节模块实现对所述第一子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。
同理,通过设置第二分压模块,在保证第二子系统输出高压的情况下,将反馈至第二子系统的高压信号进行分压处理,以使第二子系统的内部电路可以正常工作,进而使数字音频功放系统具有高压输出功能。
并且,通过设置第二增益调节模块实现对所述第二子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。
进一步的,如图1所示,所述数字音频功放系统,还包括:共模电压产生模块19;
所述第一功放环路12的第二输入端和所述第二功放环路16的第二输入端均与所述共模电压产生模块19的输出端VREF连接。
所述共模电压产生模块19用于产生共模电压信号,用于维持所述第一电流源模块22和所述第二电流源模块26的输出信号的稳定性。
进一步的,如图2所示,所述第一电流源模块22包括第一电流源IDAC1、第二电流源IDAC2、开关A和开关B。
第一电流源IDAC1的输入端与电源供压端VDD连接,第一电流源IDAC1的输出端与开关A的输入端连接,开关A的输出端与开关B的输入端连接,开关B的输出端通过第二电流源IDAC2接地连接,开关A和开关B的控制端作为所述第一电流源模块11的输入端,用于接收PWMP信号。
进一步的,如图2所示,所述第一功放环路12包括第一运算放大器21、功放环路驱动模块23、第一电容C1、第一场效应管P1和第二场效应管N1;
第一运算放大器21的反相输入端与所述第一电流源模块11的输出端连接,第一运算放大器21的同相输入端与共模电压产生模块19的输出端连接,第一运算放大器21的输出端与所述功放环路驱动模块23的输入端连接,所述功放环路驱动模块23的第一输出端与所述第一场效应管P1的栅极连接,所述功放环路驱动模块23的第二输出端与所述第二场效应管N1的栅极连接。
所述第一场效应管P1的源极与电压输入端PVDD连接,所述第一场效应管P1的漏极与所述第二场效应管N1的漏极连接,所述第二场效应管N1的源极接地连接,所述第一场效应管P1和所述第二场效应管N1的连接节点作为所述第一功放环路12的输出端。
所述第一电容C1的第一端与所述第一运算放大器21的输出端连接,第二端与所述第一运算放大器21的反相输入端连接。
进一步的,如图2所示,所述第二电流源模块15包括第三电流源IDAC3、第四电流源IDAC4、开关C和开关D。
第三电流源IDAC3的输入端与电源供压端VDD连接,第三电流源IDAC3的输出端与开关C的输入端连接,开关C的输出端与开关D的输入端连接,开关D的输出端通过第四电流源IDAC4接地连接,开关C和开关D的控制端作为所述第二电流源模块的输入端,用于接收PWMN信号。
进一步的,如图2所示,所述第二功放环路16包括第二运算放大器22、功放环路驱动模块24、第二电容C2、第三场效应管P2和第四场效应管N2;
第二运算放大器22的反相输入端与所述第二电流源模块15的输出端连接,第二运算放大器22的同相输入端与共模电压产生模块19的输出端连接,第二运算放大器22的输出端与所述功放环路驱动模块24的输入端连接,所述功放环路驱动模块24的第一输出端与所述第三场效应管P2的栅极连接,所述功放环路驱动模块24的第二输出端与所述第四场效应管N2的栅极连接。
所述第三场效应管P2的源极与电压输入端PVDD连接,所述第三场效应管P2的漏极与所述第四场效应管N2的漏极连接,所述第四场效应管N2的源极接地连接,所述第三场效应管P2和所述第四场效应管N2的连接节点作为所述第二功放环路16的输出端。
所述第二电容C2的第一端与所述第二运算放大器22的输出端连接,第二端与所述第二运算放大器22的反相输入端连接。
由于所述第一子系统和所述第二子系统的电路结构相同,所述第一分压模块和所述第二分压模块的电路结构相同,所述第一增益调节模块和所述第二增益调节模块的电路结构相同,因此,下面以第一子系统、第一分压模块和第一增益调节模块进行说明。
进一步的,如图2所示,所述第一分压模块13,包括:第一电阻R1和第二电阻R2;
所述第一电阻R1的第一端与所述第一子系统的输出端VOP连接,所述第一电阻R1的第二端与所述第二电阻R2的第一端连接,所述第二电阻R2的第二端接地连接;
所述第一电阻R1和所述第二电阻R2的连接节点作为所述第一分压模块13的第二端。
可选的,所述第二电阻R2的阻值为所述第一电阻R1的阻值的两倍。
本实施例中,通过增设第一电阻R1和第二电阻R2,例如所述所述第二电阻R2的阻值为所述第一电阻R1的阻值的两倍,此时第一分压模块13的第二端的电压最高为电压输入端PVDD的2/3倍,那么第一功放环路12的第二输入端的电压VREF变为电压输入端PVDD的1/3倍,也就是说,当电压输入端PVDD为10V时,VREF的电压为3.33V,在第一电流源模块11和第一功放环路12的电源电压等于5V的情况下时,第一子系统的电路结构仍能正常工作。
进而,该数字音频功放系统具有高压输出功能。
进一步的,如图2所示,所述第一增益调节模块14,包括:第一反馈电阻RF1、第二反馈电阻RF2和开关S;
所述第一反馈电阻RF1的第一端与所述第一分压模块13的第二端连接,所述第一反馈电阻RF1的第二端与所述第二反馈电阻RF2的第一端连接,所述第二反馈电阻RF2的第二端与所述第一功放环路12的第一输入端连接;
所述开关S的第一端与所述第一反馈电阻RF1和所述第二反馈电阻RF2的连接节点连接,所述开关S的第二端与所述第二反馈电阻RF2的第二端连接;
所述开关S的控制端用于接收第一控制信号,所述第一控制信号用于控制所述开关S的开关状态,进而对所述第一子系统的输出信号VOP进行增益调节。
所述开关S和所述第二反馈电阻RF2的连接节点作为所述第一增益调节模块14的第二端。
进一步的,如图3所示,所述开关S,包括:第一MOS管M1、第二MOS管M2和第三MOS管M3;
所述第一MOS管M1的漏极VHI与所述第一反馈电阻RF1和所述第二反馈电阻RF2的连接节点连接;
所述第一MOS管M1的源极与所述第二MOS管M2的源极连接;
所述第二MOS管M2的漏极VLO与所述第二反馈电阻RF2的第二端连接;
所述第一MOS管的栅极与所述第二MOS管的栅极连接,用于接收所述第一控制信号EN;
所述第三MOS管M3的漏极与所述第一MOS管M1的源极连接,所述第三MOS管M3的源极接地连接,所述第三MOS管M3的栅极用于接收第二控制信号ENN,所述第二控制信号ENN用于控制所述第三MOS管M3的工作状态。
可选的,所述第一MOS管M1、所述第二MOS管M2和所述第三MOS管M3均为N型MOS管。
所述第一MOS管M1为高压N型MOS管,第二MOS管M2为隔离N型MOS管,当PVDD的电压为10V时,第一分压模块13的第二端的最高电压为6.67V,第一MOS管M1为非对称高压N型MOS管,其漏极VHI能承受较高电压。第二MOS管M2的漏极VLO连接所述第二反馈电阻RF2的第二端,此时,第一MOS管M1和第二MOS管M2的衬底均和其源极连接在一起,以消除衬偏效应,减少MOS管的阈值电压,保证PVDD在较低时第一MOS管M1和第二MOS管M2能工作在线性区,获得较小的导通电阻。
进一步的,如图4所示,所述共模电压产生模块19,包括:第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6和电容C;
所述第三电阻R3的第一端与电压输入端PVDD连接,所述第三电阻R3的第二端与所述第四电阻R4的第一端连接,所述第四电阻R4的第二端与所述第五电阻R5的第一端连接,所述第五电阻R5的第二端接地连接;
所述第六电阻R6的第一端与所述第五电阻R5的第一端连接,所述第六电阻R6的第二端与所述电容C的第一端连接,所述电容C的第二端与所述第五电阻R5的第二端连接;
所述第六电阻R6和所述电容C的连接节点作为所述共模电压产生模块19的输出端。
可选的,所述第三电阻R3、所述第四电阻R4和所述第五电阻R5的阻值相同。
基于上述提供的数字音频功放系统,下面对其具有增益调节功能的原理进行阐述。
以第一子系统、第一分压模块和第一增益调节模块为例进行说明。
假设开关S处于ON状态,通过分析输入占空比和输出信号之间的关系,可以发现,如图5所示,第一电容C1在一个PWMP周期内的充放电分为4个阶段。
在T1阶段:PWMP=“1”,为高电平,VOP=“1”,为高电平,第一电流源IDAC1给第一电容C1充电,第一子系统的输出端VOP通过第一反馈电阻RF1给第一电容C1充电,此时第一电容C1的电流为:
在T2阶段:PWMP=“1”,为高电平,VOP=“0”,为低电平,第一电流源IDAC1给第一电容C1充电,第一子系统的输出端VOP通过第一反馈电阻RF1给第一电容C1放电,此时第一电容C1的电流为:
在T3阶段:PWMP=“0”,为低电平,VOP=“0”,为低电平,第二电流源IDAC2给第一电容C1放电,第一子系统的输出端VOP通过第一反馈电阻RF1给第一电容C1放电,此时第一电容C1的电流为:
在T4阶段:PWMP=“0”,为低电平,VOP=“1”,为高电平,第二电流源IDAC2给第一电容C1放电,第一子系统的输出端VOP通过第一反馈电阻RF1给第一电容C1充电,此时第一电容C1的电流为:
由于第一子系统正常工作过程中,第一电容C1的充放电平衡,即,
IC1_T1×t1+IC1_T2×t2=-IC1_T3×t3-IC1_T4×t4
其中,t1、t2、t3、t4分别为处于每个阶段的时间,IDAC为第一电流源IDAC1和第二电流源IDAC2的电流。
通过整理上述公式可得,
其中,t1+t2=DIN×T,t3+t4=(1-DIN)×T,t1+t4=DOUT×T,t2+t3=(1-DOUT)×T
其中,DIN为PWMP的占空比,DOUT为VOP的占空比,T为PWMP和VOP的周期。
整理可得,
由此可知,
那么第一子系统的输出电压VOUTP为:
VOUTP=DOUT×PVDD
即,
通过上述公式可知,VOUTP是一个以为共模点,50%输入占空比DIN为中心的信号。
同理可知第二子系统的输出电压VOUTN,在此不再阐述。
那么,数字音频功放系统的总输出电压VOUT为,
VOUT=VOUTP-VOUTN
即,
VOUT=3×RF1×IDAC(2×DIN-1)
由此可知,数字音频功放系统的增益为3×RF1×IDAC
当开关S处于OFF状态时,由于第二反馈电阻RF2加入电路结构,此时数字音频功放系统的增益为3×(RF1+RF2)×IDAC
通过上述描述可知,该数字音频功放系统可以对其输出信号进行增益调节。
以上对本发明所提供的一种数字音频功放系统进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备所固有的要素,或者是还包括为这些过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种数字音频功放系统,其特征在于,包括:第一子系统、第一分压模块和第一增益调节模块;
所述第一子系统包括:第一电流源模块和第一功放环路,所述第一电流源模块的输出端与所述第一功放环路的第一输入端连接,所述第一电流源模块的输入端作为所述第一子系统的信号输入端,用于接收PWMP信号,所述第一功放环路的输出端作为所述第一子系统的输出端;
所述第一分压模块的第一端与所述第一子系统的输出端连接,所述第一分压模块的第二端与所述第一增益调节模块的第一端连接,所述第一增益调节模块的第二端与所述第一功放环路的第一输入端连接;
所述第一分压模块用于将反馈至所述第一子系统的电压进行分压处理;
所述第一增益调节模块用于对所述第一子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。
2.根据权利要求1所述的数字音频功放系统,其特征在于,所述第一分压模块,包括:第一电阻和第二电阻;
所述第一电阻的第一端与所述第一子系统的输出端连接,所述第一电阻的第二端与所述第二电阻的第一端连接,所述第二电阻的第二端接地连接;
所述第一电阻和所述第二电阻的连接节点作为所述第一分压模块的第二端。
3.根据权利要求1所述的数字音频功放系统,其特征在于,所述第二电阻的阻值为所述第一电阻的阻值的两倍。
4.根据权利要求1所述的数字音频功放系统,其特征在于,所述第一增益调节模块,包括:第一反馈电阻、第二反馈电阻和开关;
所述第一反馈电阻的第一端与所述第一分压模块的第二端连接,所述第一反馈电阻的第二端与所述第二反馈电阻的第一端连接,所述第二反馈电阻的第二端与所述第一功放环路的第一输入端连接;
所述开关的第一端与所述第一反馈电阻和所述第二反馈电阻的连接节点连接,所述开关的第二端与所述第二反馈电阻的第二端连接;
所述开关的控制端用于接收第一控制信号,所述第一控制信号用于控制所述开关的开关状态,进而对所述第一子系统的输出信号进行增益调节;
所述开关和所述第二反馈电阻的连接节点作为所述第一增益调节模块的第二端。
5.根据权利要求4所述的数字音频功放系统,其特征在于,所述开关,包括:第一MOS管、第二MOS管和第三MOS管;
所述第一MOS管的漏极与所述第一反馈电阻和所述第二反馈电阻的连接节点连接;
所述第一MOS管的源极与所述第二MOS管的源极连接;
所述第二MOS管的漏极与所述第二反馈电阻的第二端连接;
所述第一MOS管的栅极与所述第二MOS管的栅极连接,用于接收所述第一控制信号;
所述第三MOS管的漏极与所述第一MOS管的源极连接,所述第三MOS管的源极接地连接,所述第三MOS管的栅极用于接收第二控制信号,所述第二控制信号用于控制所述第三MOS管的工作状态。
6.根据权利要求5所述的数字音频功放系统,其特征在于,所述第一MOS管、所述第二MOS管和所述第三MOS管均为N型MOS管。
7.根据权利要求1所述的数字音频功放系统,其特征在于,所述数字音频功放系统,还包括:共模电压产生模块;
所述第一功放环路的第二输入端和所述第二功放环路的第二输入端均与所述共模电压产生模块的输出端连接。
8.根据权利要求7所述的数字音频功放系统,其特征在于,所述共模电压产生模块,包括:第三电阻、第四电阻、第五电阻、第六电阻和电容;
所述第三电阻的第一端与电压输入端连接,所述第三电阻的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端与所述第五电阻的第一端连接,所述第五电阻的第二端接地连接;
所述第六电阻的第一端与所述第五电阻的第一端连接,所述第六电阻的第二端与所述电容的第一端连接,所述电容的第二端与所述第五电阻的第二端连接;
所述第六电阻和所述电容的连接节点作为所述共模电压产生模块的输出端。
9.根据权利要求8所述的数字音频功放系统,其特征在于,所述第三电阻、所述第四电阻和所述第五电阻的阻值相同。
10.根据权利要求1所述的数字音频功放系统,其特征在于,所述数字音频功放系统,还包括:第二子系统、第二分压模块和第二增益调节模块;
所述第二子系统和所述第一子系统的电路结构相同,所述第二子系统的信号输入端用于接收PWMN信号,所述PWMN信号和所述PWMP信号的周期相同,且时序不同;
所述第二分压模块的第一端与所述第二子系统的输出端连接,所述第二分压模块的第二端与所述第二增益调节模块的第一端连接,所述第二增益调节模块的第二端与所述第二子系统中的第二功放环路的第一输入端连接;
所述第二分压模块和所述第一分压模块的电路结构相同,所述第二分压模块用于将反馈至所述第二子系统的电压进行分压处理;
所述第二增益调节模块和所述第一增益调节模块的电路结构相同,所述第二增益调节模块用于对所述第二子系统的输出信号进行增益调节,进而对数字音频功放系统的输出信号进行增益调节。
CN201810979127.0A 2018-08-27 2018-08-27 一种数字音频功放系统 Pending CN109068237A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810979127.0A CN109068237A (zh) 2018-08-27 2018-08-27 一种数字音频功放系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810979127.0A CN109068237A (zh) 2018-08-27 2018-08-27 一种数字音频功放系统

Publications (1)

Publication Number Publication Date
CN109068237A true CN109068237A (zh) 2018-12-21

Family

ID=64757193

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810979127.0A Pending CN109068237A (zh) 2018-08-27 2018-08-27 一种数字音频功放系统

Country Status (1)

Country Link
CN (1) CN109068237A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109660917A (zh) * 2018-12-26 2019-04-19 上海艾为电子技术股份有限公司 一种高压数字音频功放系统
CN109688514A (zh) * 2018-12-26 2019-04-26 上海艾为电子技术股份有限公司 一种高压数字音频功放系统
CN110768635A (zh) * 2019-11-29 2020-02-07 上海艾为电子技术股份有限公司 一种音频功率放大器和电子设备
CN110829983A (zh) * 2019-11-29 2020-02-21 上海艾为电子技术股份有限公司 一种数字音频功放
CN110868162A (zh) * 2019-11-29 2020-03-06 上海艾为电子技术股份有限公司 一种数字音频功放和功放环路
WO2020135308A1 (zh) * 2018-12-26 2020-07-02 上海艾为电子技术股份有限公司 一种高压数字音频功放系统

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5523721A (en) * 1992-05-20 1996-06-04 Fujitsu Limited Digitally controlled variable gain circuit
JP2008042285A (ja) * 2006-08-02 2008-02-21 Onkyo Corp オーディオ装置のゲイン切換方法及びその装置
US20080063220A1 (en) * 2006-09-13 2008-03-13 Wu-Hung Lin Audio control method and audio processing system
US7352242B1 (en) * 2005-09-30 2008-04-01 National Semiconductor Corporation Programmable gain trim circuit
CN101764579A (zh) * 2009-11-24 2010-06-30 上海贝岭股份有限公司 一种增益可调的音频功放电路
CN106656065A (zh) * 2016-11-16 2017-05-10 上海艾为电子技术股份有限公司 音频功率放大器和音频设备
CN208754539U (zh) * 2018-08-27 2019-04-16 上海艾为电子技术股份有限公司 一种数字音频功放系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5523721A (en) * 1992-05-20 1996-06-04 Fujitsu Limited Digitally controlled variable gain circuit
US7352242B1 (en) * 2005-09-30 2008-04-01 National Semiconductor Corporation Programmable gain trim circuit
JP2008042285A (ja) * 2006-08-02 2008-02-21 Onkyo Corp オーディオ装置のゲイン切換方法及びその装置
US20080063220A1 (en) * 2006-09-13 2008-03-13 Wu-Hung Lin Audio control method and audio processing system
CN101764579A (zh) * 2009-11-24 2010-06-30 上海贝岭股份有限公司 一种增益可调的音频功放电路
CN106656065A (zh) * 2016-11-16 2017-05-10 上海艾为电子技术股份有限公司 音频功率放大器和音频设备
CN208754539U (zh) * 2018-08-27 2019-04-16 上海艾为电子技术股份有限公司 一种数字音频功放系统

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
R.E. HIORNS: "Design limitations for digital audio power amplification", 《IEE COLLOQUIUM ON DIGITAL AUDIO SIGNAL PROCESSING》 *
TI公司: "TI推出面向高共模电压应用的高精度放大器", 《单片机与嵌入式系统应用》 *
李鸿: "数字音频功率放大器优化设计", 《电子设计工程》 *
贾华宇: "《高性能流水线模数转换器及其数字校准技术研究》", 31 May 2015, 西安电子科技大学出版社, pages: 90 *
陈铖颖;黑勇;胡晓宇;马文龙: "用于助听器SoC的低功耗可变增益放大器", 《微电子学》 *

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109660917A (zh) * 2018-12-26 2019-04-19 上海艾为电子技术股份有限公司 一种高压数字音频功放系统
CN109688514A (zh) * 2018-12-26 2019-04-26 上海艾为电子技术股份有限公司 一种高压数字音频功放系统
WO2020135308A1 (zh) * 2018-12-26 2020-07-02 上海艾为电子技术股份有限公司 一种高压数字音频功放系统
CN109688514B (zh) * 2018-12-26 2023-09-15 上海艾为电子技术股份有限公司 一种高压数字音频功放系统
CN109660917B (zh) * 2018-12-26 2023-09-15 上海艾为电子技术股份有限公司 一种高压数字音频功放系统
CN110768635A (zh) * 2019-11-29 2020-02-07 上海艾为电子技术股份有限公司 一种音频功率放大器和电子设备
CN110829983A (zh) * 2019-11-29 2020-02-21 上海艾为电子技术股份有限公司 一种数字音频功放
CN110868162A (zh) * 2019-11-29 2020-03-06 上海艾为电子技术股份有限公司 一种数字音频功放和功放环路
WO2021104119A1 (zh) * 2019-11-29 2021-06-03 上海艾为电子技术股份有限公司 一种数字音频功放和功放环路
US12301181B2 (en) 2019-11-29 2025-05-13 Shanghai Awinic Technology Co., LTD Digital audio power amplifier and power amplifier loop

Similar Documents

Publication Publication Date Title
CN109068237A (zh) 一种数字音频功放系统
CN109688514B (zh) 一种高压数字音频功放系统
CN109068241B (zh) 一种数字音频功放系统
CN109068240B (zh) 一种数字音频功放系统
CN109660917B (zh) 一种高压数字音频功放系统
CN110708028B (zh) 一种数字音频功率放大器
WO2020147637A1 (zh) 一种基准电压生成电路及开关电源
CN101048930B (zh) 电荷泵电路
CN208754539U (zh) 一种数字音频功放系统
CN106374745A (zh) 基于电压交调抑制的单电感双路输出dc‑dc升压变换器
CN109639135B (zh) 一种电荷泵电路
WO2011126527A1 (en) Single supply class-d amplifier
CN110768635A (zh) 一种音频功率放大器和电子设备
CN209448886U (zh) 一种高压数字音频功放系统
CN109068242B (zh) 一种数字音频功放系统
CN209314030U (zh) 一种高压数字音频功放系统
CN208540150U (zh) 一种数字音频功放系统
CN120090457A (zh) 一种直流变换器、功放系统和电池系统
CN111464141A (zh) 一种数字音频功率放大器及电子设备
CN111404499B (zh) 一种数字音频功率放大器及电子设备
CN109104673B (zh) 一种数字音频功放系统
CN102223060A (zh) 电压提升电路
CN111404497B (zh) 一种数字音频功率放大器
CN208540149U (zh) 一种数字音频功放系统
CN116131594A (zh) 一种关断时间产生电路及芯片

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Country or region after: China

Address after: Room 1201, No.2, Lane 908, Xiuwen Road, Minhang District, Shanghai, 201199

Applicant after: SHANGHAI AWINIC TECHNOLOGY Co.,Ltd.

Address before: Room 303-39, building 33, 680 Guiping Road, Xuhui District, Shanghai 200233

Applicant before: SHANGHAI AWINIC TECHNOLOGY Co.,Ltd.

Country or region before: China

CB02 Change of applicant information
RJ01 Rejection of invention patent application after publication

Application publication date: 20181221

RJ01 Rejection of invention patent application after publication