[go: up one dir, main page]

CN109004017A - 具有极化结纵向泄漏电流阻挡层结构的hemt器件及其制备方法 - Google Patents

具有极化结纵向泄漏电流阻挡层结构的hemt器件及其制备方法 Download PDF

Info

Publication number
CN109004017A
CN109004017A CN201810789540.0A CN201810789540A CN109004017A CN 109004017 A CN109004017 A CN 109004017A CN 201810789540 A CN201810789540 A CN 201810789540A CN 109004017 A CN109004017 A CN 109004017A
Authority
CN
China
Prior art keywords
layer
gan
algan
leakage current
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810789540.0A
Other languages
English (en)
Other versions
CN109004017B (zh
Inventor
孙仲豪
黄火林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dalian University of Technology
Original Assignee
Dalian University of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dalian University of Technology filed Critical Dalian University of Technology
Priority to CN201810789540.0A priority Critical patent/CN109004017B/zh
Publication of CN109004017A publication Critical patent/CN109004017A/zh
Application granted granted Critical
Publication of CN109004017B publication Critical patent/CN109004017B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/47FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
    • H10D30/471High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
    • H10D30/475High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
    • H10D30/4755High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs having wide bandgap charge-carrier supplying layers, e.g. modulation doped HEMTs such as n-AlGaAs/GaAs HEMTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/015Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/47FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
    • H10D30/471High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
    • H10D30/477Vertical HEMTs or vertical HHMTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/112Constructional design considerations for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layers, e.g. by using channel stoppers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • H10D62/292Non-planar channels of IGFETs

Landscapes

  • Junction Field-Effect Transistors (AREA)

Abstract

一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件及其制备方法,属于半导体器件领域。技术要点是,在半导体衬底上依次生长缓冲层、i‑GaN漂移层、极化结、i‑GaN沟道层和AlGaN主势垒层,所述极化结是由AlGaN背势垒层与其上方的p‑GaN层组成的复合结构,所述AlGaN主势垒层上设置有漏电极和栅电极,在栅电极一侧,所述AlGaN主势垒层与所述i‑GaN漂移层形成台阶,所述i‑GaN漂移层台阶上设置有源电极,所述栅电极和漏电极之间具有AlGaN/i‑GaN异质结,所述源电极和漏电极间由极化结插入层隔开。有益效果是:本发明通过增加一层极化结纵向泄漏电流阻挡层结构,利用强的极化电荷产生电场和耗尽层内建电场有效排斥并降低器件内部背景载流子浓度,从而降低纵向泄漏电流、提高该类型器件的击穿电压。

Description

具有极化结纵向泄漏电流阻挡层结构的HEMT器件及其制备 方法
技术领域
本发明属于半导体器件领域,尤其涉及一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件及其制备方法。
背景技术
近五十年来,固态半导体功率器件被广泛应用在民用和军用领域的各个方面,目前已经从传统的工业控制、消费类电子产品和通信等领域更多地向新能源、轨道交通和智能电网等新兴领域拓展。而面对新科技领域的发展要求,功率器件必须具备能应用高温高压工作环境、低功率损耗和高开关速率等性能特点。氮化镓(GaN)材料作为目前功率器件制作的重要候选材料,不仅具有第三代半导体材料的宽带隙、良好化学稳定性和高饱和电子漂移速率等代表性特点,还因其异质结(典型如AlGaN/GaN)中强的极化效应诱导出界面高密度、高迁移率的二维电子气(2DEG),因此利用该材料特性制作的半导体功率开关器件具备低导通电阻、高开关速率等特点,是未来Si基功率器件的有力竞争者和替代者,特别是在微波射频领域,其技术优势更加突出。目前,GaN功率器件成熟产品还比较少,少量的产品主要是200V以下的常开型高电子迁移率晶体管(HEMT)器件。GaN功率器件能实现更广泛的应用应当具有至少三个方面的特点,也就是常关型操作、低导通电阻和高耐压能力。
常关型功率器件作为控制电路的重要部分,其对电路简化、减少功率损耗,提高电能利用率有着十分重要的作用。低导通电阻能实现更低的开关损耗,减少发热;而高耐压能力、低关态泄漏电流能保证器件具有更广泛的应用范畴、更高的工作稳定性和可靠性。然而,在器件设计和制作中,常关型实现方案和导通电阻减小技术往往是相互矛盾的,需要选取一种折中的方案才可避免常关型阈值电压过小或者器件导通电阻过大,同时,击穿电压也容易受常关型器件实现技术影响。因此,如何对器件结构进行创新设计和工艺制作,使得HEMT器件能实现常关型操作,同时又能有效降低导通电阻并保证器件具有高的击穿电压,是该类型器件实现产业化过程面临的主要问题之一。
现阶段HEMT器件中主流的耗尽2DEG实现常关型的方案主要包括刻蚀栅区势垒层、在栅区下方引入p-GaN盖帽层以及将带负电的离子注入栅区势垒层三种。三种方法在实现常关型过程中都不可避免地引起栅区沟道导通电阻的增加,或者导致器件阈值电压稳定性和可靠性问题。
发明内容
为了解决上述现有技术中存在的问题,本发明提出一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件及其制备方法,该器件和方法能有效降低纵向泄漏电流、提高击穿电压。
技术方案如下:
一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件,在半导体衬底上依次生长缓冲层、i-GaN漂移层、极化结、i-GaN沟道层和AlGaN主势垒层,所述极化结是由AlGaN背势垒层与其上方的p-GaN层组成的复合结构,所述AlGaN主势垒层上设置有漏电极和栅电极,在栅电极一侧,所述AlGaN主势垒层与所述i-GaN漂移层形成台阶,所述i-GaN漂移层台阶上设置有源电极,所述栅电极和漏电极之间具有AlGaN/i-GaN异质结,所述源电极和漏电极间由极化结插入层隔开。
进一步的,所述极化结为p-GaN/AlGaN/i-GaN极化结或者p-GaN/i-GaN/AlGaN/i-GaN极化结。
进一步的,所述半导体衬底为Si、SiC、蓝宝石、GaN、金刚石中的任意一种。
进一步的,所述缓冲层由AlN超晶格结构或者AlGaN超晶格结构构成。
进一步的,所述栅电极的形状为“Z”型或“L”型。
进一步的,所述栅电极的结构采用金属-绝缘层-半导体结构,栅电极纵向导通沟道的距离为50-500nm。
进一步的,所述AlGaN/i-GaN异质结中Al的组分比例为0.1-0.35。
本发明还包括一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件制备方法,步骤如下:
S1、采用金属有机物化学气相沉积法或者分子束外延半导体材料生长方法在衬底上依次生长缓冲层、i-GaN层、AlGaN层、P-GaN层、i-GaN层以及AlGaN层;
S2、利用半导体光刻工艺以及半导体刻蚀工艺制作出器件所需的台面,通过基于Cl基气体的反应耦合等离子体半导体刻蚀方法,对台面进行刻蚀,实现台面隔离;
S3、通过半导体光刻工艺以及半导体刻蚀工艺制作出栅极区域所需的浅台阶;
S4、通过半导体光刻工艺定义出源极、漏极所需区域,通过金属沉积方法沉积器件的源漏极金属,并且通过高温退火,使复合金属结构变为合金;
S5、沉积氧化铝、氮化硅、氧化硅或者多层复合介质薄膜作为栅介质层;
S6、通过半导体光刻工艺定义出栅极所需区域,通过金属沉积方法沉积器件的栅极金属;
S7、在器件表面沉积钝化层,然后采用半导体光刻工艺定义出源极、栅极和漏极所需的开口区域,将定义区域的钝化层去除,暴露出金属电极表面,最后沉积金属薄膜制作引线,完成电极制作。
进一步的,步骤S2中,对台面进行刻蚀的深度为300-800nm,步骤S3中,所述浅台阶的刻蚀深度为200-500nm,所述浅台阶的刻蚀深度小于步骤S2中所述的台面刻蚀深度。
进一步的,步骤S6中,通过金属沉积方法沉积出的栅电极为“Z”型或“L”型,底部位于源电极上方,由栅介质隔离,顶部位于主势垒层上方,由栅介质隔离,或者无顶部结构。
本发明的有益效果是:
本发明所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件及其制备方法由于完全刻断栅区2DEG沟道而实现具有稳定阈值电压的常关型操作,由于纵向栅区沟道较短,相对于传统HEMT器件能明显减小器件导通电阻,通过增加一层极化结纵向泄漏电流阻挡层结构,利用强的极化电荷产生电场和耗尽层内建电场有效排斥并降低器件内部背景载流子浓度,从而降低纵向泄漏电流、提高该类型器件的击穿电压。
附图说明
图1是本专利申请提出的具有极化结纵向泄漏电流阻挡层的HEMT器件结构示意图;
图2是本发明实施例2中步骤①所述的晶片外延生长后的结构示意图;
图3是本发明实施例2中步骤②所述的台面制作后结构示意图;
图4是本发明实施例2中步骤③所述的栅区浅台阶制作后的结构示意图;
图5是本发明实施例2中步骤④所述的源、漏电极欧姆接触工艺完成后的结构示意图;
图6是本发明实施例2中步骤⑤所述的栅介质沉积后的结构示意图;
图7是本发明实施例2中步骤⑥所述的栅电极制作后的结构示意图;
图8是本发明实施例3中获得的器件性能图(ID-VG曲线);
图9是本发明实施例3中获得的器件性能图,(ID-VD曲线)。
具体实施方式
下面结合附图1-9对具有极化结纵向泄漏电流阻挡层结构的HEMT器件及其制备方法做进一步说明。
实施例1
一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其截面结构示意图如图1所示。
其晶片结构基本组成从下到上为:衬底,可以是Si、SiC、蓝宝石、GaN、金刚石等;衬底上的缓冲层,可以是AlN或者AlGaN超晶格结构;漂移层,即非故意掺杂的i-GaN;极化结,即下方AlGaN背势垒层与上方p-GaN层的复合结构;沟道层,即i-GaN层;主势垒层,即上层AlGaN层。
其结构特点是:
(1)栅区2DEG沟道被完全切断,器件栅极电流导通沟道为纵向,通过施加栅极正电压积累沟道电子而工作;
(2)源、漏电极为欧姆接触,源电极位于刻蚀栅极沟道后的下方台阶上;
(3)栅电极为“Z”或“L”型,栅极结构采用金属-绝缘层-半导体(MIS)结构,栅极纵向导通沟道较短(50-500nm),导通沟道与源电极相连,或者距离相近(50-200nm),能实现器件低导通电阻特点;
(4)栅-漏电极间具有AlGaN/i-GaN异质结(Al组分为0.1-0.35),由2DEG沟道相连通;
(5)源-漏电极间由p-GaN/AlGaN/i-GaN极化结插入层隔开,该插入层中Al组分取值(为0.05~0.2)低于其上方AlGaN/i-GaN异质结中Al组分。
其基本工作原理是:上层AlGaN/i-GaN异质结极化电荷诱导出的2DEG沟道形成导电通道;刻蚀侧壁的栅极电压小于阈值电压时,侧壁无法积累形成电子沟道,因此器件关断;而当栅极电压大于阈值电压时,栅极纵向侧壁形成积累电子沟道,因此器件实现源、漏极导通,器件开始工作。在器件关断状态下,器件内部的p-GaN/AlGaN/i-GaN极化结上、下两个界面分别具有高密度的极化负电荷和正电荷,这些电荷产生强的极化电场,分别在中间AlGaN势垒层的上层界面和下层界面诱导出高密度的2DHG和2DEG,在二者形成的强极化电荷诱导电场和耗尽层内建电场共同作用下,降低背景载流子浓度,减小器件在关断状态下的泄漏电流。
具有极化结插入层的HEMT器件结构设计,其中极化结以p-GaN/AlGaN/i-GaN为例,还可以用其他如p-GaN/i-GaN/AlGaN/i-GaN等的多重复合极化结结构代替。
实施例2
一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件制备方法;
步骤①:晶片生长。
采用金属有机物化学气相沉积(MOCVD)或分子束外延(MBE)等半导体材料生长技术依次在Si、SiC、蓝宝石、金刚石或者GaN衬底上依次生长缓冲层、2-10μm的i-GaN层、5-100nm的AlGaN层(Al组分为0.05-0.2)、30-300nm的P-GaN层、100-300nm的i-GaN层以及10-30nm的AlGaN层(Al组分为0.1-0.35),如图2所示。
步骤②:台面刻蚀。
利用半导体光刻技术以及半导体刻蚀技术制作出器件所需的台面,通过如基于Cl基气体的反应耦合等离子体(ICP)等半导体刻蚀技术,将表面刻蚀300-800nm,实现台面隔离,如图3所示。其中半导体光刻技术包含完整的匀胶、软烘、曝光、显影、坚膜等步骤。
步骤③:浅台阶制作。
再次通过步骤②所述的半导体光刻技术以及半导体刻蚀技术制作出栅极区域所需的浅台阶,如图4所示,台阶深度保持在200-500nm。注意该步骤中浅台阶的深度应小于步骤②中所述的台面刻蚀深度。
步骤④:源、漏电极制作。
通过步骤②所述的半导体光刻技术定义出源、漏极所需区域,并通过如磁控溅射、电子束蒸发等金属沉积技术沉积器件的源漏极金属,并且通过高温退火,使复合金属结构变为合金,如图5所示,形成欧姆接触。
步骤⑤:栅介质沉积。
沉积10-50nm的Al2O3或其他介质薄膜或者多层复合介质薄膜作为栅介质层,防止栅极源极之间漏电,如图6所示;
步骤⑥:栅电极制作。
通过步骤②所述的半导体光刻技术定义出栅极所需区域,步骤④所述的金属沉积技术沉积器件的栅极金属,如图7所示。栅电极为“Z”或“L”型,底部位于源电极上方,由栅介质隔离,顶部位于主势垒层上方,由栅介质隔离,或者无顶部结构。
步骤⑦:器件钝化及电极引线。
在器件表面沉积100-1000nm的钝化层,然后采用步骤②所述的半导体光刻技术定义出源极、栅极和漏极所需的开口区域,将定义区域的钝化层去除,暴露出金属电极表面,最后沉积金属薄膜制作引线,完成电极制作,得到最后器件结构,如图1所示。
实施例3
一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件制备方法;
步骤①:晶片生长。
采用MOCVD设备依次在p型Si衬底上依次生长材料100nm的AlN缓冲层、4μm的GaN层、10nm的Al0.1Ga0.9N层、50nm的p-GaN层、100nm的本征GaN层以及20nm的Al0.25Ga0.75N层。
步骤②:台面刻蚀。
利用半导体光刻技术定义出阻挡层所需区域,过程为:
(1)将样品以4000r/min的速率持续30s均匀旋涂AZ5214光刻胶;
(2)将样品放置在100℃的热板上加热软烘90s;
(3)把样品放置在光强为7mW/cm2的左右曝光机中持续曝光20s;
(4)在显影液中显影45s;
(5)在100℃的热板上加热坚膜60s。再通过基于Cl基气体的ICP刻蚀技术,制作出器件所需的台面,将表面刻蚀500nm,然后样品通过丙酮溶液清洗去胶。
步骤③:浅台阶制作。
再次通过步骤②所述的半导体光刻技术以及半导体刻蚀技术制作出栅极区域所需的浅台阶,样品通过丙酮溶液清洗去胶,测量台阶深度保持在300nm。注意该步骤中应严格把控浅台阶刻蚀的侧壁平整度情况,保证侧壁平滑,有利于减少导通电阻。
步骤④:源、漏电极制作。
通过步骤②所述的半导体光刻技术定义出源、漏极所需区域,并通过如电子束蒸发技术沉积器件的源漏极金属,即Ti/Al/Ni/Au(20/100/45/55nm),然后样品通过丙酮溶液清洗去胶。通过在875℃的氮气高温环境中退火30s,使复合金属结构变为合金,形成欧姆接触。
步骤⑤:栅介质沉积。
采用原子层沉积(ALD)技术沉积20nm的Al2O3作为栅介质层,防止栅极漏电。此步骤需保证Al2O3晶体质量,确保形成致密的介质层,以提高器件的可靠性。
步骤⑥:栅极制作。
通过步骤②所述的半导体光刻技术定义出栅极所需区域,步骤④所述的金属沉积技术沉积器件的栅极金属,该步骤中栅极金属为Ni/Au(100/50nm),然后通过丙酮清洗去掉残留的光刻胶;
步骤⑦:器件钝化及电极引线。
采用PECVD技术在器件表面沉积300nm的SiO2钝化层,然后采用步骤②所述的半导体光刻技术定义出源极、栅极和漏极所需的开口区域,再用氟基气体为主要反应气体的RIE技术将定义区域的氧化层除去,露出电极合金,采用电子束蒸发法沉积500nm的Al金属薄膜,制作引线,完成电极制作。
图8和图9为采用本实施例实现的器件电学特性结果,图8为转移特性曲线,图9为输出特性曲线。由图中可以看出,采用本专利方案获得的器件,其阈值电压大于2V,关态泄漏电流达到10-11-10-10mA/mm,可满足常关型操作要求,同时,具有500mA/mm以上的饱和电流。特别是,相对于常规的无极化结结构HEMT器件,本提案可以获得更大的阈值电压值,明显更低的器件关态泄漏电流。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明披露的技术范围内,根据本发明的技术方案及其发明构思加以等同替换或改变,都应涵盖在本发明的保护范围之内。本发明所述的实施例,并非对本发明内容进行限定,其他具有2DEG的异质结HEMT器件都适用于本发明提案涉及范围。任何其他钝化层生长(包括不同的生长技术、不同的钝化层组合或者也可直接省略钝化工艺步骤)、欧姆接触电极制作工艺(包括不同的金属选择、沉积方法、退火条件)或者台面刻蚀工艺,在基于实现本发明所述具有极化结纵向泄漏电流阻挡层结构的HEMT器件基本功能目的下,都适用于本发明提案涉及范围。同样地,材料结构参数和电极尺寸的改变,或等同替换等,都应涵盖在本发明的保护范围之内。

Claims (10)

1.一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其特征在于,在半导体衬底上依次生长缓冲层、i-GaN漂移层、极化结、i-GaN沟道层和AlGaN主势垒层,所述极化结是由AlGaN背势垒层与其上方的p-GaN层组成的复合结构,所述AlGaN主势垒层上设置有漏电极和栅电极,在栅电极一侧,所述AlGaN主势垒层与所述i-GaN漂移层形成台阶,所述i-GaN漂移层台阶上设置有源电极,所述栅电极和漏电极之间具有AlGaN/i-GaN异质结,所述源电极和漏电极间由极化结插入层隔开。
2.如权利要求1所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其特征在于,所述极化结为p-GaN/AlGaN/i-GaN极化结或者p-GaN/i-GaN/AlGaN/i-GaN极化结。
3.如权利要求1所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其特征在于,所述半导体衬底为Si、SiC、蓝宝石、GaN、金刚石中的任意一种。
4.如权利要求1所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其特征在于,所述缓冲层由AlN超晶格结构或者AlGaN超晶格结构构成。
5.如权利要求1所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其特征在于,所述栅电极的形状为“Z”型或“L”型。
6.如权利要求1所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其特征在于,所述栅电极的结构采用金属-绝缘层-半导体结构,栅电极纵向导通沟道的距离为50-500nm。
7.如权利要求1所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件,其特征在于,所述AlGaN/i-GaN异质结中Al的组分比例为0.1-0.35。
8.一种具有极化结纵向泄漏电流阻挡层结构的HEMT器件制备方法,其特征在于,步骤如下:
S1、采用金属有机物化学气相沉积法或者分子束外延半导体材料生长方法在衬底上依次生长缓冲层、i-GaN层、AlGaN层、P-GaN层、i-GaN层以及AlGaN层;
S2、利用半导体光刻工艺以及半导体刻蚀工艺制作出器件所需的台面,通过基于Cl基气体的反应耦合等离子体半导体刻蚀方法,对台面进行刻蚀,实现台面隔离;
S3、通过半导体光刻工艺以及半导体刻蚀工艺制作出栅极区域所需的浅台阶;
S4、通过半导体光刻工艺定义出源极、漏极所需区域,通过金属沉积方法沉积器件的源漏极金属,并且通过高温退火,使复合金属结构变为合金;
S5、沉积氧化铝、氮化硅、氧化硅或者多层复合介质薄膜作为栅介质层;
S6、通过半导体光刻工艺定义出栅极所需区域,通过金属沉积方法沉积器件的栅极金属;
S7、在器件表面沉积钝化层,然后采用半导体光刻工艺定义出源极、栅极和漏极所需的开口区域,将定义区域的钝化层去除,暴露出金属电极表面,最后沉积金属薄膜制作引线,完成电极制作。
9.如权利要求8所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件制备方法,其特征在于,步骤S2中,对台面进行刻蚀的深度为300-800nm,步骤S3中,所述浅台阶的刻蚀深度为200-500nm,所述浅台阶的刻蚀深度小于步骤S2中所述的台面刻蚀深度。
10.如权利要求8所述的具有极化结纵向泄漏电流阻挡层结构的HEMT器件制备方法,其特征在于,步骤S6中,通过金属沉积方法沉积出的栅电极为“Z”型或“L”型,底部位于源电极上方,由栅介质隔离,顶部位于主势垒层上方,由栅介质隔离,或者无顶部结构。
CN201810789540.0A 2018-07-18 2018-07-18 具有极化结纵向泄漏电流阻挡层结构的hemt器件及其制备方法 Active CN109004017B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810789540.0A CN109004017B (zh) 2018-07-18 2018-07-18 具有极化结纵向泄漏电流阻挡层结构的hemt器件及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810789540.0A CN109004017B (zh) 2018-07-18 2018-07-18 具有极化结纵向泄漏电流阻挡层结构的hemt器件及其制备方法

Publications (2)

Publication Number Publication Date
CN109004017A true CN109004017A (zh) 2018-12-14
CN109004017B CN109004017B (zh) 2020-09-29

Family

ID=64599853

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810789540.0A Active CN109004017B (zh) 2018-07-18 2018-07-18 具有极化结纵向泄漏电流阻挡层结构的hemt器件及其制备方法

Country Status (1)

Country Link
CN (1) CN109004017B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110660882A (zh) * 2019-09-23 2020-01-07 深圳第三代半导体研究院 一种新型栅控PIN结构GaN紫外探测器及其制备方法
CN111211161A (zh) * 2020-01-15 2020-05-29 中山大学 一种双向散热的纵向氮化镓功率晶体管及其制备方法
CN111952355A (zh) * 2020-08-21 2020-11-17 浙江大学 基于多漏指结构的GaN HEMT器件及其制备方法
CN112397586A (zh) * 2020-11-23 2021-02-23 江苏大学 一种常开型硅衬底高电子迁移率晶体管及其制造方法
CN113013242A (zh) * 2021-01-29 2021-06-22 西安电子科技大学 基于n-GaN栅的p沟道GaN基异质结场效应晶体管
CN113555429A (zh) * 2021-07-06 2021-10-26 华南师范大学 高击穿电压和低导通电阻的常开hfet器件及其制备方法
CN113611731A (zh) * 2021-06-17 2021-11-05 西安电子科技大学广州研究院 一种GaN基增强型垂直HEMT器件及其制备方法
CN116960175A (zh) * 2023-09-19 2023-10-27 广东致能科技有限公司 一种准垂直型半导体器件及其制备方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4106007A1 (en) 2021-06-16 2022-12-21 Imec VZW Iii-v semiconductor field-effect transistor

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008258419A (ja) * 2007-04-05 2008-10-23 Toshiba Corp 窒化物半導体素子
CN103098221A (zh) * 2010-07-28 2013-05-08 谢菲尔德大学 具有二维电子气和二维空穴气的半导体器件
CN103594509A (zh) * 2013-11-26 2014-02-19 电子科技大学 一种氮化镓高电子迁移率晶体管及其制备方法
US20140159048A1 (en) * 2012-12-07 2014-06-12 Richtek Technology Corporation High Electron Mobility Transistor and Manufacturing Method Thereof
CN105576020A (zh) * 2016-02-26 2016-05-11 大连理工大学 具有纵向栅极结构的常关型hemt器件及其制备方法
CN107068746A (zh) * 2015-11-02 2017-08-18 英飞凌科技奥地利有限公司 Iii族氮化物双向器件
CN107393954A (zh) * 2017-08-02 2017-11-24 电子科技大学 一种GaN异质结纵向场效应管

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008258419A (ja) * 2007-04-05 2008-10-23 Toshiba Corp 窒化物半導体素子
CN103098221A (zh) * 2010-07-28 2013-05-08 谢菲尔德大学 具有二维电子气和二维空穴气的半导体器件
US20140159048A1 (en) * 2012-12-07 2014-06-12 Richtek Technology Corporation High Electron Mobility Transistor and Manufacturing Method Thereof
CN103594509A (zh) * 2013-11-26 2014-02-19 电子科技大学 一种氮化镓高电子迁移率晶体管及其制备方法
CN107068746A (zh) * 2015-11-02 2017-08-18 英飞凌科技奥地利有限公司 Iii族氮化物双向器件
CN105576020A (zh) * 2016-02-26 2016-05-11 大连理工大学 具有纵向栅极结构的常关型hemt器件及其制备方法
CN107393954A (zh) * 2017-08-02 2017-11-24 电子科技大学 一种GaN异质结纵向场效应管

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110660882A (zh) * 2019-09-23 2020-01-07 深圳第三代半导体研究院 一种新型栅控PIN结构GaN紫外探测器及其制备方法
CN111211161A (zh) * 2020-01-15 2020-05-29 中山大学 一种双向散热的纵向氮化镓功率晶体管及其制备方法
CN111952355A (zh) * 2020-08-21 2020-11-17 浙江大学 基于多漏指结构的GaN HEMT器件及其制备方法
CN111952355B (zh) * 2020-08-21 2021-03-12 浙江大学 基于多漏指结构的GaN HEMT器件及其制备方法
CN112397586A (zh) * 2020-11-23 2021-02-23 江苏大学 一种常开型硅衬底高电子迁移率晶体管及其制造方法
CN113013242A (zh) * 2021-01-29 2021-06-22 西安电子科技大学 基于n-GaN栅的p沟道GaN基异质结场效应晶体管
CN113611731A (zh) * 2021-06-17 2021-11-05 西安电子科技大学广州研究院 一种GaN基增强型垂直HEMT器件及其制备方法
CN113555429A (zh) * 2021-07-06 2021-10-26 华南师范大学 高击穿电压和低导通电阻的常开hfet器件及其制备方法
CN113555429B (zh) * 2021-07-06 2024-01-19 华南师范大学 高击穿电压和低导通电阻的常开hfet器件及其制备方法
CN116960175A (zh) * 2023-09-19 2023-10-27 广东致能科技有限公司 一种准垂直型半导体器件及其制备方法
CN116960175B (zh) * 2023-09-19 2023-12-12 广东致能科技有限公司 一种准垂直型半导体器件及其制备方法

Also Published As

Publication number Publication date
CN109004017B (zh) 2020-09-29

Similar Documents

Publication Publication Date Title
CN109004017B (zh) 具有极化结纵向泄漏电流阻挡层结构的hemt器件及其制备方法
JP6999197B2 (ja) 複合バリア層構造に基づくiii族窒化物エンハンスメント型hemt及びその製造方法
WO2020221222A1 (zh) 一种高阈值电压常关型高电子迁移率晶体管及其制备方法
CN111916351A (zh) 半导体器件及其制备方法
CN104916684B (zh) 一种纵向短开启栅极沟道型hemt器件及其制备方法
CN111682064B (zh) 高性能MIS栅增强型GaN基高电子迁移率晶体管及其制备方法
CN110112215A (zh) 兼具栅极电介质和刻蚀阻挡层功能结构的常关型功率器件及其制备方法
CN109037326B (zh) 一种具有p型埋层结构的增强型hemt器件及其制备方法
CN111223777B (zh) GaN基HEMT器件及其制作方法
CN102945859A (zh) 一种GaN异质结HEMT器件
CN113555429B (zh) 高击穿电压和低导通电阻的常开hfet器件及其制备方法
CN106158948A (zh) Ⅲ族氮化物增强型hemt器件及其制作方法
CN107706241A (zh) 一种高质量MOS界面的常关型GaNMOSFET结构及其制备方法
CN110459595A (zh) 一种增强型AlN/AlGaN/GaN HEMT器件及其制备方法
CN104393048B (zh) 介质调制复合交叠栅功率器件
CN116153933B (zh) 一种GaN基CMOS器件及其制备方法
CN107591444A (zh) 增强型晶体管及其制作方法
CN111508839A (zh) 抗单粒子失效的高压增强型GaN功率HEMT器件的制作方法
CN111509042A (zh) 一种MIS结构GaN高电子迁移率晶体管及其制备方法
CN114937597A (zh) 一种双层钝化耗尽型mis-hemt器件及其制备方法
CN118800795B (zh) 一种具有双沟道的增强型氮化镓hemt器件及其制备方法
CN105304707A (zh) 一种增强型hemt器件
CN109742144B (zh) 一种槽栅增强型mishemt器件及其制作方法
CN104393044B (zh) 绝缘栅型直角栅‑漏复合场板功率器件
CN111739801A (zh) 一种SOI基p-GaN增强型GaN功率开关器件的制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant