[go: up one dir, main page]

CN107992437A - 一种支持双控模式的硬盘背板连接方法、系统及连接线缆 - Google Patents

一种支持双控模式的硬盘背板连接方法、系统及连接线缆 Download PDF

Info

Publication number
CN107992437A
CN107992437A CN201711321161.0A CN201711321161A CN107992437A CN 107992437 A CN107992437 A CN 107992437A CN 201711321161 A CN201711321161 A CN 201711321161A CN 107992437 A CN107992437 A CN 107992437A
Authority
CN
China
Prior art keywords
hard disk
cable
pcie
disk backboard
host
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711321161.0A
Other languages
English (en)
Inventor
柯华英
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201711321161.0A priority Critical patent/CN107992437A/zh
Publication of CN107992437A publication Critical patent/CN107992437A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

本发明实施例公开了一种支持双控模式的硬盘背板连接方法、系统及连接线缆,方法包括为主机侧每个PCIE接口分配1个clk buffer,每个clk buffer将时钟信号一分为二;时钟信号分别传输到与PCIE SWITCH相连线缆一端的2N个PCIE接口上;将所述线缆一端的每个PCIE接口的数据通道分为两组,一组连接主机1,另一组连接主机2,线缆的另一端连接至硬盘背板上相应的PCIE接口;主机侧每个PCIE接口上的2个时钟信号通过线缆传输到硬盘背板侧的PCIE接口上。本发明利用通用硬盘背板实现双控,减少设计师的工作量和设计成本。

Description

一种支持双控模式的硬盘背板连接方法、系统及连接线缆
技术领域
本发明涉及计算机技术领域,具体地说是一种支持双控模式的硬盘背板连接方法、系统及连接线缆。
背景技术
NVME(Non-Volatile Memory express,是一种建立在M.2接口上的类似AHCI的一种协议,是专门为闪存类存储设计的协议)SSD(Solid State Drives,固态硬盘)由于其高性能而被广泛应用于存储系统中,目前大部分厂商的服务器均支持NVME SSD。随着存储容量的提高,需要支持的盘位也越来越多,加之其它的PCIE(peripheral componentinterconnect express,是一种高速串行计算机扩展总线标准)设备,如网卡、GPU(Graphics Processing Unit,图形处理器)、SOC(System on Chip,系统级芯片)卡等,CPU原有的PCIE通道数量已远远无法满足现有需求,于是就需要采用PCIE SWITCH来进行PCIE通道的扩展,用以连接更多的SSD及其它PCIE设备。
PCIE SWITCH和NVME SSD之间的互联是通过线缆来实现的,若有两台主机通过PCIE SWITCH控制NVME SSD,需通过普通的线缆将SWITCH上的PCIE接口与硬盘背板上的PCIE接口一对一连接,即可实现主机对硬盘的控制。通过互联不同的硬盘背板(支持单控或双控)来实现两台主机对所有硬盘的单控或双控功能。
由于上述互联方式是通过互联不同的硬盘背板来实现对硬盘的单控或双控功能,所以在研发过程中需要LOGIC工程师和LAYOUT工程师分别设计支持单、双控功能的两款不同的硬盘背板,工作量繁重,设计成本高。
发明内容
本发明实施例中提供了一种支持双控模式的硬盘背板连接方法、系统及连接线缆,以解决现有技术中需设计不同功能的硬盘背板,工作量大,成本高的问题。
为了解决上述技术问题,本发明实施例公开了如下技术方案:
本发明第一方面提供了一种支持双控模式的硬盘背板连接方法,包括以下步骤:
为主机侧每个PCIE接口分配1个clk buffer,每个clk buffer将时钟信号一分为二;
时钟信号分别传输到与PCIE SWITCH相连线缆一端的2N个PCIE接口上;
将所述线缆一端的每个PCIE接口的数据通道分为两组,一组连接主机1,另一组连接主机2,线缆的另一端连接至硬盘背板上相应的PCIE接口;
主机侧每个PCIE接口上的2个时钟信号通过线缆传输到硬盘背板侧的PCIE接口上。
结合第一方面,在第一方面第一种可能的实施方式中,在所述步骤之前还包括:在PCIE SWITCH板的电路中加入clk buffer。
结合第一方面,在第一方面第二种可能的实施方式中,在所述步骤之前还包括:设计具有2N个接口的硬盘背板。
结合第一方面,在第一方面第一种或第二种可能的实施方式中,所述数据通道有4个,每组包括2个数据通道。
本发明第二方面提供了一种支持双控模式的硬盘背板连接线缆,所述线缆的两端均具有2N个PCIE接口,线缆的一端连接PCIE SWITCH,另一端连接硬盘背板,线缆一端的每个PCIE接口包括4个数据通道,4个通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
本发明第三方面提供了一种支持双控模式的硬盘背板连接系统,其特征是:包括硬盘背板、PCIE SWITCH、连接硬盘背板和PCIE SWITCH的线缆以及两台主机,所述硬盘背板包括2N个接口,所述线缆的两端均具有2N个PCIE接口,线缆的一端通过PCIE SWITCH分别连接两台主机,另一端连接硬盘背板;
线缆一端的每个PCIE接口包括4个数据通道,所述4个数据通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
结合第三方面,在第三方面的第一种可能的实现方式中,所述每个主机通过PCIESWITCH连接N个clk buffer,每个clk buffer将时钟信号一分为二。
本发明第二方面的所述连接线缆和第三方面所述的连接系统能够实现第一方面及第一方面的各实现方式中的方法,并取得相同的效果。
发明内容中提供的效果仅仅是实施例的效果,而不是发明所有的全部效果,上述技术方案中的一个技术方案具有如下优点或有益效果:
通过主机连接N个clk buffer,每个clk buffer将主机的时钟信号一分为二,每个主机的信号通过线缆传输到硬盘背板的每个接口上,该硬盘背板是通用的单控硬盘背板,从而利用通用硬盘背板实现双控模式,无需重新设置硬盘背板即实现双控模式,减少设计师的工作量,减少设计成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是一种支持双控模式的硬盘背板连接方法实施例1的流程示意图;
图2是一种支持双控模式的硬盘背板连接方法实施例2的流程示意图;
图3是一种支持双控模式的硬盘背板连接系统一种实施方式的结构示意图。
具体实施方式
为能清楚说明本方案的技术特点,下面通过具体实施方式,并结合其附图,对本发明进行详细阐述。下文的公开提供了许多不同的实施例或例子用来实现本发明的不同结构。为了简化本发明的公开,下文中对特定例子的部件和设置进行描述。此外,本发明可以在不同例子中重复参考数字和/或字母。这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施例和/或设置之间的关系。应当注意,在附图中所图示的部件不一定按比例绘制。本发明省略了对公知组件和处理技术及工艺的描述以避免不必要地限制本发明。
如图1所示,本发明的一种支持双控模式的硬盘背板连接方法的一种实施例,包括以下步骤:
S11,为主机侧每个PCIE接口分配1个clk buffer,每个clk buffer将时钟信号一分为二;
S12,时钟信号分别传输到与PCIE SWITCH相连线缆一端的2N个PCIE接口上;
S13,将所述线缆一端的每个PCIE接口的数据通道分为两组,一组连接主机1,另一组连接主机2,线缆的另一端连接至硬盘背板上相应的PCIE接口;
S14,主机侧每个PCIE接口上的2个时钟信号通过线缆传输到硬盘背板侧的PCIE接口上。
步骤S11中,主机有两个,每个主机分配N个clk buffer,每个clk buffer将主机的时钟信号一分为二,于是每个主机得到2N个时钟信号。主机侧的PCIE接口有2N个,每个主机的时钟信号对应传输到PCIE接口上。
步骤S12中,每个主机对应的2N个时钟信号分别通过线缆传输到对应的硬盘背板上,硬盘背板上有2N个接口,将每个主机的时钟信号通过线缆传输至硬盘背板对应的2N个接口上,通过clk buffer和线缆实现双主机对硬盘背板的控制。
步骤S13中,每个PCIE接口的数据通道有4个,被分成的两组中,每组包含两个数据通道,分别连接主机1和主机2,这样主机侧每个PCIE接口上都存在来自两台主机的数据信号,对应连接到硬盘背板侧,每个PCIE接口上均存在两个主机的数据信号,从而实现双控。
步骤S14中,同样的,每个主机的时钟信号也通过线缆传输到2N个PCIE接口。
线缆的两端均具有2N个PCIE接口,线缆的一端连接PCIE SWITCH,另一端连接硬盘背板,线缆一端的每个PCIE接口包括4个数据通道,4个通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
如图2所示,在上述实施例的基础上,本发明的一种支持双控模式的硬盘背板连接方法的一种实施例,包括以下步骤:
S21,设计具有2N个接口的硬盘背板;
S22,在PCIE SWITCH板的电路中加入clk buffer;
S23,为主机侧每个PCIE接口分配1个clk buffer,每个clk buffer将时钟信号一分为二;
S24,时钟信号分别传输到与PCIE SWITCH相连线缆一端的2N个PCIE接口上;
S25,将所述线缆一端的每个PCIE接口的数据通道分为两组,一组连接主机1,另一组连接主机2;
S26,主机侧每个PCIE接口上的2个时钟信号通过线缆传输到硬盘背板侧的PCIE接口上。
如图3所示,本发明的一种支持双控模式的硬盘背板连接系统,该系统包括硬盘背板、PCIE SWITCH、连接硬盘背板和PCIE SWITCH的线缆以及两台主机,硬盘背板包括2N个接口,所述线缆的两端均具有2N个PCIE接口,图3中,以N=2为例进行了示意。线缆的一端通过PCIE SWITCH分别连接两台主机,另一端连接硬盘背板;
线缆一端的每个PCIE接口包括4个数据通道,所述4个数据通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
以上所述只是本发明的优选实施方式,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也被视为本发明的保护范围。

Claims (7)

1.一种支持双控模式的硬盘背板连接方法,其特征是:包括以下步骤:
为主机侧每个PCIE接口分配1个clk buffer,每个clk buffer将时钟信号一分为二;
时钟信号分别传输到与PCIE SWITCH相连线缆一端的2N个PCIE接口上;
将所述线缆一端的每个PCIE接口的数据通道分为两组,一组连接主机1,另一组连接主机2,线缆的另一端连接至硬盘背板上相应的PCIE接口;
主机侧每个PCIE接口上的2个时钟信号通过线缆传输到硬盘背板侧的PCIE接口上。
2.根据权利要求1所述的一种支持双控模式的硬盘背板连接方法,其特征是:在所述步骤之前还包括:在PCIE SWITCH板的电路中加入clk buffer。
3.根据权利要求1或2所述的一种支持双控模式的硬盘背板连接方法,其特征是:在所述步骤之前还包括:设计具有2N个接口的硬盘背板。
4.根据权利要求3所述的一种支持双控模式的硬盘背板连接方法,其特征是:所述数据通道有4个,每组包括2个数据通道。
5.一种支持双控模式的硬盘背板连接线缆,其特征是:所述线缆的两端均具有2N个PCIE接口,线缆的一端连接PCIE SWITCH,另一端连接硬盘背板,线缆一端的每个PCIE接口包括4个数据通道,4个通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
6.一种支持双控模式的硬盘背板连接系统,其特征是:包括硬盘背板、PCIESWITCH、连接硬盘背板和PCIE SWITCH的线缆以及两台主机,所述硬盘背板包括2N个接口,所述线缆的两端均具有2N个PCIE接口,线缆的一端通过PCIE SWITCH分别连接两台主机,另一端连接硬盘背板;
线缆一端的每个PCIE接口包括4个数据通道,所述4个数据通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
7.根据权利要求6所述的一种支持双控模式的硬盘背板连接系统,其特征是:所述每个主机通过PCIE SWITCH连接N个clk buffer,每个clk buffer将时钟信号一分为二。
CN201711321161.0A 2017-12-12 2017-12-12 一种支持双控模式的硬盘背板连接方法、系统及连接线缆 Pending CN107992437A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711321161.0A CN107992437A (zh) 2017-12-12 2017-12-12 一种支持双控模式的硬盘背板连接方法、系统及连接线缆

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711321161.0A CN107992437A (zh) 2017-12-12 2017-12-12 一种支持双控模式的硬盘背板连接方法、系统及连接线缆

Publications (1)

Publication Number Publication Date
CN107992437A true CN107992437A (zh) 2018-05-04

Family

ID=62037311

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711321161.0A Pending CN107992437A (zh) 2017-12-12 2017-12-12 一种支持双控模式的硬盘背板连接方法、系统及连接线缆

Country Status (1)

Country Link
CN (1) CN107992437A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109933554A (zh) * 2019-03-20 2019-06-25 浪潮商用机器有限公司 一种基于GPU服务器的NVMe硬盘扩展装置
CN110377539A (zh) * 2019-06-25 2019-10-25 苏州浪潮智能科技有限公司 一种基于高速信号切换芯片的数据传输方法、装置及介质
CN110389928A (zh) * 2019-06-25 2019-10-29 苏州浪潮智能科技有限公司 一种基于高速信号切换芯片的数据传输方法、装置及介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090052903A1 (en) * 2007-08-24 2009-02-26 Kip Mussatt System and method for expanding PCIe compliant signals over a fiber optic medium with no latency
CN101719051A (zh) * 2009-11-09 2010-06-02 中兴通讯股份有限公司 一种多控磁盘阵列及其实现方法
CN203930612U (zh) * 2014-07-03 2014-11-05 浪潮电子信息产业股份有限公司 一种多功能pcie io转接板
CN204203854U (zh) * 2014-11-24 2015-03-11 浪潮电子信息产业股份有限公司 一种新型nvme sff-8639硬盘转接卡
CN206249150U (zh) * 2016-09-29 2017-06-13 浙江宇视科技有限公司 一种存储服务器
CN206249296U (zh) * 2016-09-30 2017-06-13 浙江宇视科技有限公司 一种双控存储服务器
CN206649375U (zh) * 2017-03-14 2017-11-17 郑州云海信息技术有限公司 一种服务器时钟系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090052903A1 (en) * 2007-08-24 2009-02-26 Kip Mussatt System and method for expanding PCIe compliant signals over a fiber optic medium with no latency
CN101719051A (zh) * 2009-11-09 2010-06-02 中兴通讯股份有限公司 一种多控磁盘阵列及其实现方法
CN203930612U (zh) * 2014-07-03 2014-11-05 浪潮电子信息产业股份有限公司 一种多功能pcie io转接板
CN204203854U (zh) * 2014-11-24 2015-03-11 浪潮电子信息产业股份有限公司 一种新型nvme sff-8639硬盘转接卡
CN206249150U (zh) * 2016-09-29 2017-06-13 浙江宇视科技有限公司 一种存储服务器
CN206249296U (zh) * 2016-09-30 2017-06-13 浙江宇视科技有限公司 一种双控存储服务器
CN206649375U (zh) * 2017-03-14 2017-11-17 郑州云海信息技术有限公司 一种服务器时钟系统

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109933554A (zh) * 2019-03-20 2019-06-25 浪潮商用机器有限公司 一种基于GPU服务器的NVMe硬盘扩展装置
CN110377539A (zh) * 2019-06-25 2019-10-25 苏州浪潮智能科技有限公司 一种基于高速信号切换芯片的数据传输方法、装置及介质
CN110389928A (zh) * 2019-06-25 2019-10-29 苏州浪潮智能科技有限公司 一种基于高速信号切换芯片的数据传输方法、装置及介质

Similar Documents

Publication Publication Date Title
CN206249296U (zh) 一种双控存储服务器
US20180024957A1 (en) Techniques to enable disaggregation of physical memory resources in a compute system
US20150347345A1 (en) Gen3 pci-express riser
US12235785B2 (en) Computer system and a computer device
CN110321313A (zh) 可配置接口卡
MX2012014354A (es) Sistemas y metodos para particion dinamica de compilacion multienlace.
CN107357753B (zh) 一种实现PCIE port和硬盘地址自动匹配的方法及系统
CN107992438A (zh) 一种服务器及在服务器内灵活配置PCIe拓扑的方法
CN202564744U (zh) 高速外设组件互连接口与usb3.0装置之间的桥接器
US10592285B2 (en) System and method for information handling system input/output resource management
CN108090014A (zh) 一种兼容NVMe的存储IO箱系统及其设计方法
CN107818062A (zh) 一种兼容sas、sata和nvme硬盘的硬盘背板及其设计方法
CN206249150U (zh) 一种存储服务器
CN107992437A (zh) 一种支持双控模式的硬盘背板连接方法、系统及连接线缆
CN100424668C (zh) Pci-e总线自动配置系统
CN204360266U (zh) 转接卡
CN210639614U (zh) 一种支持多种带宽的nvme硬盘背板系统
CN209248436U (zh) 一种扩展板卡及服务器
CN209248518U (zh) 一种固态硬盘扩展板卡及服务器
WO2025157145A1 (zh) 一种处理器平台、电路板及服务器
CN114328308B (zh) 一种硬盘背板及服务器
CN204189089U (zh) 一种服务器
CN109033002A (zh) 一种多路服务器系统
CN117407347B (zh) 一种PCIe转接芯片及其控制方法与电子设备
CN104503547B (zh) 一种raid卡

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180504

RJ01 Rejection of invention patent application after publication