CN107909980A - Goa电路及具有该goa电路的液晶显示装置 - Google Patents
Goa电路及具有该goa电路的液晶显示装置 Download PDFInfo
- Publication number
- CN107909980A CN107909980A CN201711440507.9A CN201711440507A CN107909980A CN 107909980 A CN107909980 A CN 107909980A CN 201711440507 A CN201711440507 A CN 201711440507A CN 107909980 A CN107909980 A CN 107909980A
- Authority
- CN
- China
- Prior art keywords
- pull
- signal
- thin film
- film transistor
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 30
- 239000010409 thin film Substances 0.000 claims description 172
- 239000003990 capacitor Substances 0.000 claims description 17
- 230000005540 biological transmission Effects 0.000 claims description 10
- 230000003014 reinforcing effect Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 4
- 101100134058 Caenorhabditis elegans nth-1 gene Proteins 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 230000002708 enhancing effect Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开了一种GOA电路,其包括多个级联的GOA单元,其中第n级GOA单元对显示区域第n级水平扫描线充电,所述第n级GOA单元包括一上拉控制电路、一上拉电路、一上拉控制加强电路、一下拉电路、一第一下拉维持电路和一第二下拉维持电路,其中n为正整数。本发明的GOA电路,可以通过提高上拉电路的输出能力来提高所述GOA电路的驱动能力,进而提高液晶显示面板的充电率。本发明还公开了一种液晶显示装置,其具有上述GOA电路。
Description
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种GOA(Gate driver On Array,阵列基板行驱动)电路及具有该GOA电路的液晶显示装置。
背景技术
液晶显示器具有轻薄短小、节能、辐射指标普遍低于CRT(Cathode Ray Tube,阴极射线管)的优点,使之逐渐代替CRT显示器在各类电子产品中广泛应用。目前,主动式液晶显示面板水平扫描线的驱动,主要由面板外接的IC(Integrated Circuit,集成电路)来完成,外接的IC可以控制各级水平扫描线的逐级充电和放电。而GOA技术,利用TFT(Thin FilmTransistor,薄膜晶体管)液晶显示器阵列制程将Gate行扫描驱动信号电路制作在阵列基板上,实现对Gate逐行扫描的驱动,因此,可以运用液晶显示面板的原有制程,将水平扫描线的驱动电路制作在显示区周围的基板上。GOA技术能减少外接IC的绑定工序,可提升产能并降低产品成本,并使液晶显示面板更适合制作窄边框或无边框的显示产品。
GOA电路的主要架构包括:上拉控制电路、上拉电路、下拉电路、下拉维持电路以及负责电位抬升的Boast(自举)电容。其中,上拉控制电路用于输出上拉控制信号Q(n),上拉电路用于输出扫描驱动信号G(n),当上拉控制信号Q(n)处于高电位时,上拉控制信号Q(n)的电压越高,扫描驱动信号G(n)的波形上升越快,液晶显示面板的充电率越高。也就是说,上拉控制信号Q(n)的波形决定了GOA电路的驱动能力。从而,为了提高GOA电路的驱动能力,如何提高上拉控制信号Q(n)的电压就成为了一个亟待去解决的问题。
发明内容
本发明实施例提供一种GOA电路及具有该GOA电路的液晶显示装置,其通过在GOA电路中增加上拉控制加强电路,可以提高所述GOA电路的驱动能力,进而提高液晶显示面板的充电率。
本发明实施例提供了一种GOA电路,其包括多个级联的GOA单元,其中第n级GOA单元对显示区域第n级水平扫描线充电,所述第n级GOA单元包括一上拉控制电路、一上拉电路、一上拉控制加强电路、一下拉电路、一第一下拉维持电路和一第二下拉维持电路,其中n为正整数;
其中,所述上拉电路,接收启动信号CT,并根据所述启动信号CT输出一上拉控制信号Q(n);
所述上拉电路,接收所述上拉控制信号Q(n)和时钟信号CLK,并根据所述上拉控制信号Q(n)和所述时钟信号CLK输出一第n级级传信号ST(n)和一第n级扫描驱动信号G(n);
所述上拉控制加强电路,接收所述第n级扫描驱动信号G(n),并根据所述第n级扫描驱动信号G(n)上拉所述上拉控制信号Q(n);
所述下拉电路,接收一直流低压信号Vss,并根据所述直流低压信号Vss下拉所述上拉控制信号Q(n),进而下拉所述第n级扫描驱动信号G(n),以使所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)处于关闭状态;
所述第一下拉维持电路,接收一第一低频信号LC1和所述直流低压信号Vss,并根据所述第一低频信号LC1和所述直流低压信号Vss将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态;
所述第二下拉维持电路,接收一第二低频信号LC2和所述直流低压信号Vss,并根据所述第二低频信号LC2和所述直流低压信号Vss将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。
其中,当n=1时,所述启动信号CT为一初始信号STV;当n>1时,所述启动信号CT为第n-1级GOA单元输出的第n-1级级传信号ST(n-1)和第n-1级扫描驱动信号G(n-1)。
其中,所述第一下拉维持电路和所述第二下拉维持电路交替起作用将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。
其中,所述下拉电路还根据所述直流低压信号Vss输出一第n+1级扫描驱动信号G(n+1)。
其中,所述上拉控制电路包括:一第一薄膜晶体管(T11);
当n=1时,所述第一薄膜晶体管(T11)的控制端和第一端输入所述初始信号STV,其第二端与上拉控制信号点Q连接,用于根据所述初始信号STV输出所述上拉控制信号Q(n);
当n>1时,所述第一薄膜晶体管(T11)的控制端输入所述第n-1级级传信号ST(n-1),其第一端输入所述第n-1级扫描驱动信号G(n-1),其第二端与所述上拉控制信号点Q连接,用于根据所述第n-1级级传信号ST(n-1)和所述第n-1级扫描驱动信号G(n-1)输出所述上拉控制信号Q(n)。
其中,所述上拉电路包括:第二薄膜晶体管(T22),其控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述时钟信号CLK,其第二端用于根据所述上拉控制信号Q(n)和所述时钟信号CLK输出第n级级传信号ST(n);第三薄膜晶体管(T21),其控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述时钟信号CLK,其第二端与水平扫描线G电性连接,用于根据所述上拉控制信号Q(n)和所述时钟信号CLK输出所述第n级扫描驱动信号G(n);
所述上拉控制加强电路包括:第四薄膜晶体管(Tb)和第一电容(C1),所述第四薄膜晶体管(Tb)的控制端和第一端电性连接后与所述水平扫描线G电性连接,用于输入所述第n级扫描驱动信号G(n),其第二端与所述第一电容(C1)的一端连接,所述第一电容(C1)的另一端与所述上拉控制信号点Q电性连接,用于根据所述第n级扫描驱动信号G(n)上拉所述上拉控制信号Q(n);
所述下拉电路包括:第五薄膜晶体管(T41)和第六薄膜晶体管(T31);所述第五薄膜晶体管(T41)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述直流低压信号Vss下拉所述上拉控制信号Q(n),以使所述上拉控制信号Q(n)处于关闭状态(即为低电位),其控制端与所述第六薄膜晶体管(T31)的控制端电性连接,用于根据所述直流低压信号Vss输出第n+1级扫描驱动信号G(n+1);所述第六薄膜晶体管(T31)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述直流低压信号Vss下拉所述第n级扫描驱动信号G(n),以使所述第n级扫描驱动信号G(n)处于关闭状态;
所述第一下拉维持电路包括:第七薄膜晶体管(T51)、第八薄膜晶体管(T52)、第九薄膜晶体管(T53)、第十薄膜晶体管(T54)、第十一薄膜晶体管(T42)和第十二薄膜晶体管(T32);所述第七薄膜晶体管(T51)的控制端和第一端输入所述第一低频信号LC1,其第二端分别与所述第八薄膜晶体管(T52)的第一端和所述第九薄膜晶体管(T53)的控制端电性连接;所述第八薄膜晶体管(T52)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第九薄膜晶体管(T53)的第一端输入所述第一低频信号LC1,其第二端分别与所述第十薄膜晶体管(T54)的第一端、所述第十一薄膜晶体管(T42)的控制端以及所述第十二薄膜晶体管(T32)的控制端电性连接;所述第十薄膜晶体管(T54)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十一薄膜晶体管(T42)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述第一低频信号LC1和所述直流低压信号Vss将所述上拉控制信号Q(n)维持在关闭状态;所述第十二薄膜晶体管(T32)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述第一低频信号LC1和所述直流低压信号Vss将所述第n级扫描驱动信号G(n)维持在关闭状态;
所述第二下拉维持电路包括:第十三薄膜晶体管(T61)、第十四薄膜晶体管(T62)、第十五薄膜晶体管(T63)、第十六薄膜晶体管(T64)、第十七薄膜晶体管(T43)和第十八薄膜晶体管(T33);所述第十三薄膜晶体管(T61)的控制端和第一端输入所述第二低频信号LC2,其第二端分别与所述第十四薄膜晶体管(T62)的第一端和所述第十五薄膜晶体管(T63)的控制端电性连接;所述第十四薄膜晶体管(T62)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十五薄膜晶体管(T63)的第一端输入所述第二低频信号LC2,其第二端通过分别与所述第十六薄膜晶体管(T64)的第一端、第十七薄膜晶体管(T43)的控制端以及所述第十八薄膜晶体管(T33)的控制端电性连接;所述第十六薄膜晶体管(T64)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十七薄膜晶体管(T43)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述第二低频信号LC2和所述直流低压信号Vss将所述上拉控制信号Q(n)维持在关闭状态;所述第十八薄膜晶体管(T33)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述第二低频信号LC2和所述直流低压信号Vss将所述第n级扫描驱动信号G(n)维持在关闭状态。
其中,所述上拉控制信号点Q通过一第二电容(Cb)与所述水平扫描线G电性连接。
其中,所述第一低频信号LC1和所述第二低频信号LC2的信号周期为2倍帧周期,占空比为1/2,且所述第一低频信号LC1和所述第二低频信号LC2之间的相位差为1/2信号周期。
其中,所述第一下拉维持电路和所述第二下拉维持电路的工作点电位为所述上拉控制信号Q(n)低电位和所述第一低频信号LC1高电位以及所述上拉控制信号Q(n)低电位和所述第二低频信号LC2高电位。
相应地,本发明实施例还提供了一种液晶显示装置,其包括上述的用于液晶显示的GOA电路。
综上所述,在本发明实施例提供的GOA电路及具有该GOA电路的液晶显示装置中,通过在GOA电路中增加上拉控制加强电路来提高上拉控制信号的电压,可以提高上拉电路的输出能力,进而提高所述GOA电路的驱动能力,从而提高液晶显示面板的充电率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种GOA电路的结构示意图。
图2为本发明实施例提供的另一种GOA电路的结构示意图。
图3为本发明实施例提供的如图1或图2所示的GOA电路中关键节点信号的波形示意图。
具体实施方式
下面将结合本发明实施方式中的附图,对本发明实施方式中的技术方案进行清楚、完整地描述。显然,所描述的实施方式是本发明的一部分实施方式,而不是全部实施方式。基在本发明中的实施方式,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施方式,都应属在本发明保护的范围。
此外,以下各实施例的说明是参考附加的图示,用以例示本发明可用以实施的特定实施例。本发明中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本发明,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
此外,在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。若本说明书中出现“工序”的用语,其不仅是指独立的工序,在与其它工序无法明确区别时,只要能实现所述工序所预期的作用则也包括在本用语中。另外,本说明书中用“~”表示的数值范围是指将“~”前后记载的数值分别作为最小值及最大值包括在内的范围。在附图中,结构相似或相同的单元用相同的标号表示。
本发明实施例提供一种GOA(Gate driver On Array,阵列基板行驱动)电路,其可以提高上拉电路的输出能力,进而提高所述GOA电路的驱动能力,从而提高液晶显示面板的充电率。下面将结合图1至图3对本发明实施例提供的一种GOA电路及具有该GOA电路的液晶显示装置进行具体描述。
请参见图1,图1为本发明实施例提供的一种GOA电路的结构示意图。如图1所示的GOA电路包括多个级联的GOA单元,其中第n级GOA单元对显示区域第n级水平扫描线充电,所述第n级GOA单元至少包括上拉控制电路10、上拉电路20、上拉控制加强电路30、下拉电路40、第一下拉维持电路50以及第二下拉维持电路60,其中n为正整数。
当n=1时,所述上拉控制电路10,接收一初始信号STV,并根据所述初始信号STV输出一上拉控制信号Q(n);
当n>1时,所述上拉控制电路10,接收第n-1级GOA单元输出的第n-1级级传信号ST(n-1)和第n-1级扫描驱动信号G(n-1),并根据所述第n-1级级传信号ST(n-1)和所述第n-1级扫描驱动信号G(n-1)输出一上拉控制信号Q(n)。
可见,当n=1时,所述初始信号STV负责启动第一级GOA单元,而当n>1时,第n级GOA单元由第n-1级GOA单元输出的第n-1级级传信号ST(n-1)和第n-1级扫描驱动信号G(n-1)启动,从而实现逐级打开GOA电路,实现行扫描驱动,使得水平扫描线可以被逐级充电。
需要说明的是,图1中仅示出了当n>1时所述上拉控制电路10的信号接收情况。
所述上拉电路20与所述上拉控制电路10电性连接,并接收所述上拉控制信号Q(n)和时钟信号CLK,并根据所述上拉控制信号Q(n)和所述时钟信号CLK输出一第n级级传信号ST(n)和一第n级扫描驱动信号G(n)。
所述上拉控制加强电路30与所述上拉控制电路10和所述上拉电路20电性连接,并接收所述第n级扫描驱动信号G(n),并根据所述第n级扫描驱动信号G(n)上拉所述上拉控制信号Q(n)。
所述下拉电路40与所述上拉控制电路10、所述上拉电路20以及所述上拉控制加强电路30电性连接,并接收一直流低压信号Vss,并根据所述直流低压信号Vss下拉所述上拉控制信号Q(n),进而下拉所述第n级扫描驱动信号G(n),以使所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)处于关闭状态(即为低电位),并根据所述直流低压信号Vss输出一第n+1级扫描驱动信号G(n+1)。
所述第一下拉维持电路50与所述上拉控制电路10、所述上拉电路20、所述上拉控制加强电路30以及所述下拉电路40电性连接,并接收一第一低频信号LC1和所述直流低压信号Vss,并根据所述第一低频信号LC1和所述直流低压信号Vss将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。
所述第二下拉维持电路60与所述上拉控制电路10、所述上拉电路20、所述上拉控制加强电路30、所述下拉电路40以及所述第一下拉维持电路50电性连接,并接收一第二低频信号LC2和所述直流低压信号Vss,并根据所述第二低频信号LC2和所述直流低压信号Vss将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。
在本发明的实施例中,所述第一下拉维持电路50和所述第二下拉维持电路60交替起作用将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态(即维持在低电位状态)。
在本发明实施例提供的GOA电路中,通过在GOA电路中增加上拉控制加强电路来提高上拉控制信号的电压,可以提高上拉电路的输出能力,进而提高所述GOA电路的驱动能力,从而提高液晶显示面板的充电率。
请一并参见图1和图2,图2是本发明实施例提供的另一种GOA电路的结构示意图。如图2所示的GOA电路包括如图1所示的上拉控制电路10、上拉电路20、上拉控制加强电路30、下拉电路40、第一下拉维持电路50以及第二下拉维持电路60。其中,
所述上拉控制电路10具体包括:一第一薄膜晶体管(T11);
当n=1时,所述第一薄膜晶体管(T11)的控制端和第一端输入所述初始信号STV,其第二端与上拉控制信号点Q连接,用于根据所述初始信号STV输出所述上拉控制信号Q(n);
当n>1时,所述第一薄膜晶体管(T11)的控制端输入所述第n-1级级传信号ST(n-1),其第一端输入所述第n-1级扫描驱动信号G(n-1),其第二端与所述上拉控制信号点Q连接,用于根据所述第n-1级级传信号ST(n-1)和所述第n-1级扫描驱动信号G(n-1)输出所述上拉控制信号Q(n)。
需要说明的是,图2中仅示出了当n>1时所述上拉控制电路10的信号输入情况。
所述上拉电路20具体包括:一第二薄膜晶体管(T22),其控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述时钟信号CLK,其第二端用于根据所述上拉控制信号Q(n)和所述时钟信号CLK输出第n级级传信号ST(n);第三薄膜晶体管(T21),其控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述时钟信号CLK,其第二端与水平扫描线G电性连接,用于根据所述上拉控制信号Q(n)和所述时钟信号CLK输出所述第n级扫描驱动信号G(n)。
所述上拉控制加强电路30具体包括:一第四薄膜晶体管(Tb)和一第一电容(C1),所述第四薄膜晶体管(Tb)的控制端和第一端电性连接后与所述水平扫描线G电性连接,用于输入所述第n级扫描驱动信号G(n),其第二端与所述第一电容(C1)的一端连接,所述第一电容(C1)的另一端与所述上拉控制信号点Q电性连接,用于根据所述第n级扫描驱动信号G(n)上拉所述上拉控制信号Q(n)。在一个具体的实施例中,所述第四薄膜晶体管(Tb)的控制端、第一端和第二端分别为其栅极、源极和漏极,当所述第n级扫描驱动信号G(n)处于高电位时,所述第四薄膜晶体管(Tb)导通,所述第一电容(C1)两端电压的变化产生的耦合使得所述上拉控制信号点Q的电压升高。
所述下拉电路40具体包括:一第五薄膜晶体管(T41)和一第六薄膜晶体管(T31);所述第五薄膜晶体管(T41)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述直流低压信号Vss下拉所述上拉控制信号Q(n),以使所述上拉控制信号Q(n)处于关闭状态(即为低电位),其控制端与所述第六薄膜晶体管(T31)的控制端电性连接,用于根据所述直流低压信号Vss输出第n+1级扫描驱动信号G(n+1);所述第六薄膜晶体管(T31)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述直流低压信号Vss下拉所述第n级扫描驱动信号G(n),以使所述第n级扫描驱动信号G(n)处于关闭状态(即为低电位)。
所述第一下拉维持电路50具体包括:一第七薄膜晶体管(T51)、一第八薄膜晶体管(T52)、一第九薄膜晶体管(T53)、一第十薄膜晶体管(T54)、一第十一薄膜晶体管(T42)和一第十二薄膜晶体管(T32);所述第七薄膜晶体管(T51)的控制端和第一端输入所述第一低频信号LC1,其第二端分别与所述第八薄膜晶体管(T52)的第一端和所述第九薄膜晶体管(T53)的控制端电性连接;所述第八薄膜晶体管(T52)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第九薄膜晶体管(T53)的第一端输入所述第一低频信号LC1,其第二端通过第一信号点S分别与所述第十薄膜晶体管(T54)的第一端、所述第十一薄膜晶体管(T42)的控制端以及所述第十二薄膜晶体管(T32)的控制端电性连接;所述第十薄膜晶体管(T54)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十一薄膜晶体管(T42)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述第一低频信号LC1和所述直流低压信号Vss将所述上拉控制信号Q(n)维持在关闭状态;所述第十二薄膜晶体管(T32)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述第一低频信号LC1和所述直流低压信号Vss将所述第n级扫描驱动信号G(n)维持在关闭状态。
所述第二下拉维持电路60具体包括:一第十三薄膜晶体管(T61)、一第十四薄膜晶体管(T62)、一第十五薄膜晶体管(T63)、一第十六薄膜晶体管(T64)、一第十七薄膜晶体管(T43)和一第十八薄膜晶体管(T33);所述第十三薄膜晶体管(T61)的控制端和第一端输入所述第二低频信号LC2,其第二端分别与所述第十四薄膜晶体管(T62)的第一端和所述第十五薄膜晶体管(T63)的控制端电性连接;所述第十四薄膜晶体管(T62)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十五薄膜晶体管(T63)的第一端输入所述第二低频信号LC2,其第二端通过第二信号点N分别与所述第十六薄膜晶体管(T64)的第一端、第十七薄膜晶体管(T43)的控制端以及所述第十八薄膜晶体管(T33)的控制端电性连接;所述第十六薄膜晶体管(T64)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十七薄膜晶体管(T43)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述第二低频信号LC2和所述直流低压信号Vss将所述上拉控制信号Q(n)维持在关闭状态;所述第十八薄膜晶体管(T33)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述第二低频信号LC2和所述直流低压信号Vss将所述第n级扫描驱动信号G(n)维持在关闭状态。
需要说明的是,在本发明的实施例中,所述上拉控制信号点Q通过一第二电容(Cb)与所述水平扫描线G电性连接。在本发明的实施例中,所述第二电容(Cb)为Boast(自举)电容。
还需要说明的是,在本发明的实施例中,所述第一低频信号LC1和所述第二低频信号LC2的信号周期为2倍帧周期,占空比为1/2,且所述第一低频信号LC1和所述第二低频信号LC2之间的相位差为1/2信号周期。
还需要说明的是,在本发明的实施例中,所述第一下拉维持电路50和所述第二下拉维持电路60的工作点电位为所述上拉控制信号Q(n)低电位和所述第一低频信号LC1(或所述第二低频信号LC2)高电位。
在本发明实施例中,当所述第n级扫描驱动信号G(n)处于高电位时,所述第四薄膜晶体管(Tb)导通,所述第一电容(C1)两端电压的变化产生的耦合使得所述上拉控制信号Q(n)的电压升高,可以提高上拉电路的输出能力,进而提高所述GOA电路的驱动能力,从而提高液晶显示面板的充电率。
请一并参见图1至图3,图3为本发明实施例提供的如图1或图2所示的GOA电路中关键节点信号的波形示意图。其中包括时钟信号CLK、上拉控制信号Q(n)、第n级扫描驱动信号G(n)、第n级级传信号ST(n)、第一信号点S的信号和第二信号点N的信号。
从波形图中可见,当所述上拉控制信号Q(n)为高电位时,若所述上拉电路20输入高电位的所述时钟信号CLK,则所述上拉电路20将所述上拉控制信号Q(n)上拉到虚线位置,所述上拉控制加强电路30进一步将所述上拉控制信号Q(n)上拉到实线位置,可以提高上拉电路20的输出能力,进而提高GOA电路的驱动能力,从而提高液晶显示面板的充电率。
相应地,本发明实施例还提供了一种液晶显示装置,其包括上述图1和图2所示的用于液晶显示的GOA电路。例如,该液晶显示装置可以包括但不限于具有液晶显示面板的手机(如Android手机、iOS手机等)、平板电脑、MID(Mobile Internet Devices,移动互联网设备)、PDA(Personal Digital Assistant,个人数字助理)、笔记本电脑、电视机、电子纸、数码相框等等。
本发明实施例通过在GOA电路的上拉控制电路和上拉电路之间增加一上拉控制加强电路来提高上拉控制信号的电压,可以提高所述上拉电路的输出能力,进而提高所述GOA电路的驱动能力,从而提高液晶显示面板的充电率。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含在本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上对本发明实施例所提供的GOA电路及具有该GOA电路的液晶显示装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1.一种GOA电路,其特征在于,包括多个级联的GOA单元,其中第n级GOA单元对显示区域第n级水平扫描线充电,所述第n级GOA单元包括一上拉控制电路、一上拉电路、一上拉控制加强电路、一下拉电路、一第一下拉维持电路和一第二下拉维持电路,其中n为正整数;
所述上拉电路,接收启动信号CT,并根据所述启动信号CT输出一上拉控制信号Q(n);
所述上拉电路,接收所述上拉控制信号Q(n)和时钟信号CLK,并根据所述上拉控制信号Q(n)和所述时钟信号CLK输出一第n级级传信号ST(n)和一第n级扫描驱动信号G(n);
所述上拉控制加强电路,接收所述第n级扫描驱动信号G(n),并根据所述第n级扫描驱动信号G(n)上拉所述上拉控制信号Q(n);
所述下拉电路,接收一直流低压信号Vss,并根据所述直流低压信号Vss下拉所述上拉控制信号Q(n),进而下拉所述第n级扫描驱动信号G(n),以使所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)处于关闭状态;
所述第一下拉维持电路,接收一第一低频信号LC1和所述直流低压信号Vss,并根据所述第一低频信号LC1和所述直流低压信号Vss将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态;
所述第二下拉维持电路,接收一第二低频信号LC2和所述直流低压信号Vss,并根据所述第二低频信号LC2和所述直流低压信号Vss将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。
2.如权利要求1所述的GOA电路,其特征在于,当n=1时,所述启动信号CT为一初始信号STV;当n>1时,所述启动信号CT为第n-1级GOA单元输出的第n-1级级传信号ST(n-1)和第n-1级扫描驱动信号G(n-1)。
3.如权利要求2所述的GOA电路,其特征在于,所述第一下拉维持电路和所述第二下拉维持电路交替起作用将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。
4.如权利要求3所述的GOA电路,其特征在于,所述下拉电路还根据所述直流低压信号Vss输出一第n+1级扫描驱动信号G(n+1)。
5.如权利要求4所述的GOA电路,其特征在于,
所述上拉控制电路包括:一第一薄膜晶体管(T11);
当n=1时,所述第一薄膜晶体管(T11)的控制端和第一端输入所述初始信号STV,其第二端与上拉控制信号点Q连接,用于根据所述初始信号STV输出所述上拉控制信号Q(n);
当n>1时,所述第一薄膜晶体管(T11)的控制端输入所述第n-1级级传信号ST(n-1),其第一端输入所述第n-1级扫描驱动信号G(n-1),其第二端与所述上拉控制信号点Q连接,用于根据所述第n-1级级传信号ST(n-1)和所述第n-1级扫描驱动信号G(n-1)输出所述上拉控制信号Q(n)。
6.如权利要求5所述的GOA电路,其特征在于,
所述上拉电路包括:一第二薄膜晶体管(T22),其控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述时钟信号CLK,其第二端用于根据所述上拉控制信号Q(n)和所述时钟信号CLK输出第n级级传信号ST(n);第三薄膜晶体管(T21),其控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述时钟信号CLK,其第二端与水平扫描线G电性连接,用于根据所述上拉控制信号Q(n)和所述时钟信号CLK输出所述第n级扫描驱动信号G(n);
所述上拉控制加强电路包括:一第四薄膜晶体管(Tb)和一第一电容(C1),所述第四薄膜晶体管(Tb)的控制端和第一端电性连接后与所述水平扫描线G电性连接,用于输入所述第n级扫描驱动信号G(n),其第二端与所述第一电容(C1)的一端连接,所述第一电容(C1)的另一端与所述上拉控制信号点Q电性连接,用于根据所述第n级扫描驱动信号G(n)上拉所述上拉控制信号Q(n);
所述下拉电路包括:一第五薄膜晶体管(T41)和一第六薄膜晶体管(T31);所述第五薄膜晶体管(T41)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述直流低压信号Vss下拉所述上拉控制信号Q(n),以使所述上拉控制信号Q(n)处于关闭状态(即为低电位),其控制端与所述第六薄膜晶体管(T31)的控制端电性连接,用于根据所述直流低压信号Vss输出第n+1级扫描驱动信号G(n+1);所述第六薄膜晶体管(T31)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述直流低压信号Vss下拉所述第n级扫描驱动信号G(n),以使所述第n级扫描驱动信号G(n)处于关闭状态;
所述第一下拉维持电路包括:一第七薄膜晶体管(T51)、一第八薄膜晶体管(T52)、一第九薄膜晶体管(T53)、一第十薄膜晶体管(T54)、一第十一薄膜晶体管(T42)和一第十二薄膜晶体管(T32);所述第七薄膜晶体管(T51)的控制端和第一端输入所述第一低频信号LC1,其第二端分别与所述第八薄膜晶体管(T52)的第一端和所述第九薄膜晶体管(T53)的控制端电性连接;所述第八薄膜晶体管(T52)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第九薄膜晶体管(T53)的第一端输入所述第一低频信号LC1,其第二端分别与所述第十薄膜晶体管(T54)的第一端、所述第十一薄膜晶体管(T42)的控制端以及所述第十二薄膜晶体管(T32)的控制端电性连接;所述第十薄膜晶体管(T54)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十一薄膜晶体管(T42)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述第一低频信号LC1和所述直流低压信号Vss将所述上拉控制信号Q(n)维持在关闭状态;所述第十二薄膜晶体管(T32)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述第一低频信号LC1和所述直流低压信号Vss将所述第n级扫描驱动信号G(n)维持在关闭状态;
所述第二下拉维持电路包括:一第十三薄膜晶体管(T61)、一第十四薄膜晶体管(T62)、一第十五薄膜晶体管(T63)、一第十六薄膜晶体管(T64)、一第十七薄膜晶体管(T43)和一第十八薄膜晶体管(T33);所述第十三薄膜晶体管(T61)的控制端和第一端输入所述第二低频信号LC2,其第二端分别与所述第十四薄膜晶体管(T62)的第一端和所述第十五薄膜晶体管(T63)的控制端电性连接;所述第十四薄膜晶体管(T62)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十五薄膜晶体管(T63)的第一端输入所述第二低频信号LC2,其第二端与所述第十六薄膜晶体管(T64)的第一端、第十七薄膜晶体管(T43)的控制端以及所述第十八薄膜晶体管(T33)的控制端电性连接;所述第十六薄膜晶体管(T64)的控制端与所述上拉控制信号点Q电性连接,用于输入所述上拉控制信号Q(n),其第二端输入所述直流低压信号Vss;所述第十七薄膜晶体管(T43)的第一端输入所述直流低压信号Vss,其第二端与所述上拉控制信号点Q电性连接,用于根据所述第二低频信号LC2和所述直流低压信号Vss将所述上拉控制信号Q(n)维持在关闭状态;所述第十八薄膜晶体管(T33)的第一端输入所述直流低压信号Vss,其第二端与所述水平扫描线G电性连接,用于根据所述第二低频信号LC2和所述直流低压信号Vss将所述第n级扫描驱动信号G(n)维持在关闭状态。
7.如权利要求6所述的GOA电路,其特征在于,所述上拉控制信号点Q通过一第二电容(Cb)与所述水平扫描线G电性连接。
8.如权利要求1至6任一项所述的GOA电路,其特征在于,所述第一低频信号LC1和所述第二低频信号LC2的信号周期为2倍帧周期,占空比为1/2,且所述第一低频信号LC1和所述第二低频信号LC2之间的相位差为1/2信号周期。
9.如权利要求6所述的GOA电路,其特征在于,所述第一下拉维持电路和所述第二下拉维持电路的工作点电位为所述上拉控制信号Q(n)低电位和所述第一低频信号LC1高电位以及所述上拉控制信号Q(n)低电位和所述第二低频信号LC2高电位。
10.一种液晶显示装置,其特征在于,包括如权利要求1至9任一项所述的用于液晶显示的GOA电路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201711440507.9A CN107909980B (zh) | 2017-12-27 | 2017-12-27 | Goa电路及具有该goa电路的液晶显示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201711440507.9A CN107909980B (zh) | 2017-12-27 | 2017-12-27 | Goa电路及具有该goa电路的液晶显示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN107909980A true CN107909980A (zh) | 2018-04-13 |
| CN107909980B CN107909980B (zh) | 2020-08-04 |
Family
ID=61871486
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201711440507.9A Active CN107909980B (zh) | 2017-12-27 | 2017-12-27 | Goa电路及具有该goa电路的液晶显示装置 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN107909980B (zh) |
Cited By (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN108962166A (zh) * | 2018-07-23 | 2018-12-07 | 深圳市华星光电技术有限公司 | Goa电路及具有该goa电路的液晶显示装置 |
| CN109003588A (zh) * | 2018-08-06 | 2018-12-14 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示装置 |
| CN109637423A (zh) * | 2019-01-21 | 2019-04-16 | 深圳市华星光电半导体显示技术有限公司 | Goa器件及栅极驱动电路 |
| WO2019200967A1 (zh) * | 2018-04-18 | 2019-10-24 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 |
| CN111149150A (zh) * | 2018-09-06 | 2020-05-12 | 京东方科技集团股份有限公司 | 补偿的三栅驱动电路、方法及显示设备 |
| WO2020125432A1 (zh) * | 2018-12-19 | 2020-06-25 | 惠科股份有限公司 | 移位暂存器和显示装置 |
| WO2021184899A1 (zh) * | 2020-03-18 | 2021-09-23 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
| WO2021184543A1 (zh) * | 2020-03-18 | 2021-09-23 | Tcl华星光电技术有限公司 | 一种goa电路及显示面板 |
| CN114596817A (zh) * | 2022-03-23 | 2022-06-07 | 合肥京东方卓印科技有限公司 | 移位寄存器单元、栅极驱动电路、显示面板和显示装置 |
| CN119964520A (zh) * | 2024-12-09 | 2025-05-09 | 咸阳彩虹光电科技有限公司 | Goa器件、栅极驱动电路和显示面板 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI433460B (zh) * | 2010-09-21 | 2014-04-01 | Au Optronics Corp | 可增加驅動能力之第n級移位暫存器及增加移位暫存器驅動能力之方法 |
| KR20140096613A (ko) * | 2013-01-28 | 2014-08-06 | 엘지디스플레이 주식회사 | 쉬프트 레지스터와 이의 구동방법 |
| CN104036738A (zh) * | 2014-03-27 | 2014-09-10 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示装置 |
| TW201539407A (zh) * | 2014-04-02 | 2015-10-16 | Au Optronics Corp | 顯示面板與閘極驅動器 |
| KR101575501B1 (ko) * | 2014-07-03 | 2015-12-07 | 경희대학교 산학협력단 | 게이트 구동 신호를 공급하는 쉬프트 레지스터 |
| CN105390117A (zh) * | 2015-12-28 | 2016-03-09 | 武汉华星光电技术有限公司 | 栅极驱动电路及使用所述驱动电路的阵列基板 |
| CN106328084A (zh) * | 2016-10-18 | 2017-01-11 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示装置 |
-
2017
- 2017-12-27 CN CN201711440507.9A patent/CN107909980B/zh active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI433460B (zh) * | 2010-09-21 | 2014-04-01 | Au Optronics Corp | 可增加驅動能力之第n級移位暫存器及增加移位暫存器驅動能力之方法 |
| KR20140096613A (ko) * | 2013-01-28 | 2014-08-06 | 엘지디스플레이 주식회사 | 쉬프트 레지스터와 이의 구동방법 |
| CN104036738A (zh) * | 2014-03-27 | 2014-09-10 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示装置 |
| TW201539407A (zh) * | 2014-04-02 | 2015-10-16 | Au Optronics Corp | 顯示面板與閘極驅動器 |
| KR101575501B1 (ko) * | 2014-07-03 | 2015-12-07 | 경희대학교 산학협력단 | 게이트 구동 신호를 공급하는 쉬프트 레지스터 |
| CN105390117A (zh) * | 2015-12-28 | 2016-03-09 | 武汉华星光电技术有限公司 | 栅极驱动电路及使用所述驱动电路的阵列基板 |
| CN106328084A (zh) * | 2016-10-18 | 2017-01-11 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示装置 |
Cited By (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2019200967A1 (zh) * | 2018-04-18 | 2019-10-24 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 |
| US11417256B2 (en) | 2018-04-18 | 2022-08-16 | Ordos Yuansheng Optoelectronics Co., Ltd. | Shift register unit and driving method thereof, gate drive circuit and display device |
| US10957270B1 (en) | 2018-07-23 | 2021-03-23 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | GOA circuit and liquid crystal display device having the same |
| WO2020019407A1 (zh) * | 2018-07-23 | 2020-01-30 | 深圳市华星光电技术有限公司 | Goa电路及具有该goa电路的液晶显示装置 |
| CN108962166A (zh) * | 2018-07-23 | 2018-12-07 | 深圳市华星光电技术有限公司 | Goa电路及具有该goa电路的液晶显示装置 |
| WO2020029377A1 (zh) * | 2018-08-06 | 2020-02-13 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示装置 |
| CN109003588A (zh) * | 2018-08-06 | 2018-12-14 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示装置 |
| CN111149150B (zh) * | 2018-09-06 | 2022-04-12 | 京东方科技集团股份有限公司 | 补偿的三栅驱动电路、方法及显示设备 |
| CN111149150A (zh) * | 2018-09-06 | 2020-05-12 | 京东方科技集团股份有限公司 | 补偿的三栅驱动电路、方法及显示设备 |
| WO2020125432A1 (zh) * | 2018-12-19 | 2020-06-25 | 惠科股份有限公司 | 移位暂存器和显示装置 |
| CN109637423A (zh) * | 2019-01-21 | 2019-04-16 | 深圳市华星光电半导体显示技术有限公司 | Goa器件及栅极驱动电路 |
| WO2021184543A1 (zh) * | 2020-03-18 | 2021-09-23 | Tcl华星光电技术有限公司 | 一种goa电路及显示面板 |
| WO2021184899A1 (zh) * | 2020-03-18 | 2021-09-23 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
| US11837188B2 (en) | 2020-03-18 | 2023-12-05 | Tcl China Star Optoelectronics Technology Co., Ltd. | Goa circuit and display panel for reducing threshold voltage shift of transistor by pulling down signal during blank time of scan signal |
| US11887683B2 (en) | 2020-03-18 | 2024-01-30 | Hefei Boe Joint Technology Co., Ltd. | Shift register unit, driving method, gate driving circuit and display device |
| CN114596817A (zh) * | 2022-03-23 | 2022-06-07 | 合肥京东方卓印科技有限公司 | 移位寄存器单元、栅极驱动电路、显示面板和显示装置 |
| CN114596817B (zh) * | 2022-03-23 | 2023-11-21 | 合肥京东方卓印科技有限公司 | 移位寄存器单元、栅极驱动电路、显示面板和显示装置 |
| CN119964520A (zh) * | 2024-12-09 | 2025-05-09 | 咸阳彩虹光电科技有限公司 | Goa器件、栅极驱动电路和显示面板 |
| CN119964520B (zh) * | 2024-12-09 | 2025-12-30 | 咸阳彩虹光电科技有限公司 | Goa器件、栅极驱动电路和显示面板 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN107909980B (zh) | 2020-08-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN107909980B (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
| CN108962171B (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
| CN108877723B (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
| CN108962166A (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
| JP6498772B2 (ja) | Goa回路及び液晶表示装置 | |
| KR101937963B1 (ko) | 주사 구동 회로 | |
| CN105185294B (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
| EP3306603B1 (en) | Shift register unit and drive method therefor, gate drive circuit and display apparatus | |
| CN104766584B (zh) | 具有正反向扫描功能的goa电路 | |
| CN110827776B (zh) | Goa器件及栅极驱动电路 | |
| CN105632446B (zh) | Goa单元及其驱动方法、goa电路、显示装置 | |
| CN105336291B (zh) | 移位寄存器单元及其驱动方法与显示装置 | |
| CN106448590B (zh) | 一种液晶显示面板的goa电路及显示装置 | |
| CN107358931B (zh) | Goa电路 | |
| CN103745696B (zh) | 栅极驱动电路 | |
| CN104575438A (zh) | 一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
| CN114913828B (zh) | 栅极驱动电路、栅极驱动电路的驱动方法以及显示面板 | |
| CN107331360B (zh) | Goa电路及液晶显示装置 | |
| CN103680450A (zh) | 一种可实现信号双向传输的驱动电路及其移位寄存器 | |
| CN115019718A (zh) | Goa电路以及显示面板 | |
| CN211529585U (zh) | 栅极驱动电路及显示面板 | |
| CN107633829B (zh) | 一种复位电路、移位寄存器及其驱动方法、显示装置 | |
| WO2019075792A1 (zh) | 一种goa电路及液晶面板、显示装置 | |
| US11205371B2 (en) | Gate driving circuit, driving method thereof, and display apparatus | |
| CN107507555A (zh) | 栅极驱动电路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant | ||
| CP01 | Change in the name or title of a patent holder |
Address after: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd. Address before: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd. |
|
| CP01 | Change in the name or title of a patent holder |