CN107527811B - 横向绝缘栅双极型晶体管及其制造方法 - Google Patents
横向绝缘栅双极型晶体管及其制造方法 Download PDFInfo
- Publication number
- CN107527811B CN107527811B CN201610452720.0A CN201610452720A CN107527811B CN 107527811 B CN107527811 B CN 107527811B CN 201610452720 A CN201610452720 A CN 201610452720A CN 107527811 B CN107527811 B CN 107527811B
- Authority
- CN
- China
- Prior art keywords
- groove
- trench
- region
- well
- bipolar transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/421—Insulated-gate bipolar transistors [IGBT] on insulating layers or insulating substrates, e.g. thin-film IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/141—Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
- H10D62/142—Anode regions of thyristors or collector regions of gated bipolar-mode devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/328—Channel regions of field-effect devices of FETs having PN junction gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/231—Emitter or collector electrodes for bipolar transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0191—Manufacturing their doped wells
-
- H10P14/416—
-
- H10P50/282—
-
- H10P76/00—
-
- H10P90/1906—
-
- H10P95/11—
-
- H10P95/90—
-
- H10W10/181—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
- H10D64/117—Recessed field plates, e.g. trench field plates or buried field plates
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
本发明涉及一种横向绝缘栅双极型晶体管及其制造方法,所述横向绝缘栅双极型晶体管包括衬底、衬底上的阳极端和阴极端,以及位于阳极端与阴极端之间的漂移区和栅极,所述阳极端包括衬底上的N型缓冲区,N型缓冲区内的P阱,P阱内的N+区,位于N+区上方的被所述P阱部分包围的沟槽,沟槽内的多晶硅,沟槽两侧的P+结,以及P+结两侧的N+结。本发明在正向导通时,注入大量的空穴,形成显著的电导调制效应来降低开态电阻;另一方面,在器件关断时,N+可很快的吸收少子空穴,极大的降低了关断损耗。
Description
技术领域
本发明涉及半导体工艺,特别是涉及一种横向绝缘栅双极型晶体管,还涉及一种横向绝缘栅双极型晶体管的制造方法。
背景技术
横向绝缘栅双极型晶体管(Lateral Insulated-Gate Bipolar Transistor,LIGBT)常用于高压功率驱动集成电路的输出级,与横向双扩散金属氧化物半导体场效应管(LDMOS)的单载子降低导通电阻相比,LIGBT结构由于电子、空穴的双载子注入形成电导调制效应能带来较低的导通电阻。
但在关断时,LIGBT的漂移区中由于残留少子空穴,关断时间偏长,故存在功耗偏大的问题。由于导通电阻及和关断时间与空穴浓度呈相反关系,因此如何在导通电阻和关断时间之间取得平衡,成为LIGBT器件持续改进的方向。
发明内容
基于此,有必要提供一种在保证低导通电阻的基础上能够快速关断的横向绝缘栅双极型晶体管。
一种横向绝缘栅双极型晶体管,包括衬底、衬底上的阳极端和阴极端,以及位于阳极端与阴极端之间的漂移区和栅极,其特征在于,所述阳极端包括衬底上的N型缓冲区,所述N型缓冲区内的P阱,所述P阱内的N+区,位于所述N+区上方的被所述P阱部分包围的沟槽,所述沟槽内的多晶硅,所述沟槽两侧的P+结,以及所述P+结两侧的N+结。
在其中一个实施例中,所述沟槽为底部窄且顶部宽的由下向上逐渐变宽形成坡度的结构。
在其中一个实施例中,所述N型缓冲区的掺杂浓度小于所述P阱的掺杂浓度,所述P阱的掺杂浓度小于所述P+结和N+结的掺杂浓度。
在其中一个实施例中,所述N型缓冲区的掺杂浓度为2E15~5E15cm-3,所述P阱的掺杂浓度为4E17~8E17cm-3,所述P+结和N+结的掺杂浓度为5E20~10E20cm-3。
在其中一个实施例中,所述阳极端还包括所述沟槽内表面的氧化层,所述氧化层包括位于沟槽侧壁的氧化膜和位于沟槽底部两侧的侧墙结构,所述沟槽底部的中部存在氧化层空缺使得所述多晶硅直接与下方的所述N+区接触。
在其中一个实施例中,所述横向绝缘栅双极型晶体管为绝缘体上硅型横向绝缘栅双极型晶体管,所述横向绝缘栅双极型晶体管还包括位于衬底和漂移区之间的埋氧层,所述衬底为P型衬底,所述漂移区为N型漂移区。
还有必要提供一种横向绝缘栅双极型晶体管的制造方法。
一种横向绝缘栅双极型晶体管的制造方法,包括:向硅晶圆注入N型离子,并推阱形成N型缓冲区;在所述硅晶圆表面淀积硬掩膜层,并使用光刻胶进行沟槽光刻和刻蚀,将所述硬掩膜层刻蚀出沟槽窗口;刻蚀所述沟槽窗口下方的硅,形成沟槽;进行衬垫氧化,在所述沟槽的内表面形成衬垫氧化层;所述衬垫氧化层在沟槽侧壁的厚度大于在沟槽底部的厚度;向所述沟槽窗口内注入P型离子,离子穿过所述氧化层在所述沟槽周围的N型缓冲区内形成P阱;在所述沟槽内淀积氧化层,刻蚀后在沟槽侧壁形成氧化膜、在沟槽底部两侧形成侧墙结构;向所述沟槽内注入N型离子,在所述氧化膜和侧墙的阻挡下通过自对准注入形成N+区;在所述沟槽内淀积多晶硅,刻蚀后将所述硬掩膜层剥除;对所述P阱和所述N+区进行退火;通过光刻和刻蚀在所述沟槽的两侧形成P+结、在所述P+结的两侧形成N+结。
在其中一个实施例中,所述硬掩膜层为氮化硅层。
在其中一个实施例中,所述在所述沟槽内淀积氧化层,刻蚀后在沟槽侧壁形成氧化膜、在沟槽底部两侧形成侧墙结构的步骤,是以正硅酸乙酯为反应剂进行化学气相淀积,并进行各向异性刻蚀。
在其中一个实施例中,所述在所述沟槽内淀积多晶硅的步骤之前、所述向所述沟槽内注入N型离子的步骤之后,还包括进行氧化层漂洗的步骤。
在其中一个实施例中,所述向所述沟槽窗口内注入P型离子,离子穿过所述氧化层在所述沟槽周围的N型缓冲区内形成P阱的步骤中,是进行多次注入,以获得变化更缓的掺杂浓度梯度。
上述横向绝缘栅双极型晶体管一方面在正向导通时,注入大量的空穴,形成显著的电导调制效应来降低开态电阻;另一方面,在器件关断时,N+区和N+结可以很快地吸收少子空穴,极大地降低了关断损耗。
附图说明
通过附图中所示的本发明的优选实施例的更具体说明,本发明的上述及其它目的、特征和优势将变得更加清晰。在全部附图中相同的附图标记指示相同的部分,且并未刻意按实际尺寸等比例缩放绘制附图,重点在于示出本发明的主旨。
图1是一实施例中横向绝缘栅双极型晶体管的截面示意图;
图2是一实施例中横向绝缘栅双极型晶体管的制造方法的流程图。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的首选实施例。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本发明的公开内容更加透彻全面。
需要说明的是,当元件被称为“固定于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。本文所使用的术语“竖直的”、“水平的”、“上”、“下”、“左”、“右”以及类似的表述只是为了说明的目的。
本文所使用的半导体领域词汇为本领域技术人员常用的技术词汇,例如对于P型和N型杂质,为区分掺杂浓度,简易地将P+型代表重掺杂浓度的P型,P型代表中掺杂浓度的P型,P-型代表轻掺杂浓度的P型,N+型代表重掺杂浓度的N型,N型代表中掺杂浓度的N型,N-型代表轻掺杂浓度的N型。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
横向绝缘栅双极型晶体管技术由于漂移区较长,导致在电导调制效应带来低导通压降的同时,会伴随漂移区中由于残留少子导致的关断时间偏长的问题。因此如何在开态压降和关断时间之间取得平衡,成为横向绝缘栅双极型晶体管持续改进的方向。
图1是一实施例中横向绝缘栅双极型晶体管的结构示意图,包括衬底10,衬底10上的阳极端和阴极端,以及位于阳极端与阴极端之间的漂移区30和栅极62(栅极62底部的栅氧化层在图1中省略了)。阳极端包括衬底10上的N型缓冲区42,N型缓冲区42内的P阱44,P阱44内的N+区46,位于N+区46上方被P阱44部分包围的沟槽,沟槽内的多晶硅80,沟槽两侧的P+结53,以及P+结53两侧的N+结55。阴极端包括衬底10上的P-区52,P-区52内的P型体区54及发射极N+区56,以及作为发射极的电极的阴极金属64。
上述横向绝缘栅双极型晶体管,当栅极62正偏时,器件沟道打开,电子电流由发射极的N+区56穿过P-区52的沟道进入漂移区30、N型缓冲区42和N+区46;当集电极正偏时,空穴开始由集电极的P阱44通过较大面积的PN结注入进N型缓冲区42中,实现了高效率多路径的多子空穴注入,极大降低了导通电阻。当LIGBT反向关断时,集电极(包括P+结53和N+结55)正向偏置,N+区46、P阱44及N型缓冲区42形成空穴注入的低阻路径,开始较快地抽取漂移区30中残余的少子空穴,保证了较快的开关速度,达到快速关断的目的。
在图1所示的实施例中,沟槽为底部窄、顶部宽的由下向上逐渐变宽形成坡度的结构。
在图1所示的实施例中,N型缓冲区42掺杂浓度小于P阱44的掺杂浓度,P阱44的掺杂浓度小于P+结53和N+结55的掺杂浓度。在其中一个实施例中,N型缓冲区42的掺杂浓度为2E15~5E15cm-3,P阱44的掺杂浓度为4E17~8E17cm-3,P+结53和N+结55的掺杂浓度为5E20~10E20cm-3。
在图1所示的实施例中,阳极端还包括沟槽内表面的氧化层。氧化层包括位于沟槽侧壁的氧化膜72和位于沟槽底部两侧的侧墙结构74。沟槽底部的中部存在氧化层空缺使得沟槽内的多晶硅80直接与下方的N+区46接触。
在本实施例中,位于沟槽底部两侧的侧墙结构74为N+重掺杂多晶硅,掺杂浓度为E21~E22cm-3量级。
绝缘体上硅(SOI)技术正在HVIC及SPIC应用领域体现出愈来愈大的重要性,而IGBT器件则由于高输入阻抗及电导调制效应带来的低导通电阻特性,在功率器件应用领域中日益占据重要地位。相比于体硅结隔离型器件,SOI的LIGBT器件由于槽式隔离带来的低漏电、低开态电阻、高输入阻抗、高封装密度、快速开关、降噪效果显著及高温工作下的可行性,在汽车电子、家用电子及通信和工业应用上取得较为广泛的应用。尤为重要的是需要高效率的空穴注入及显著的电导调制效应来降低开态电阻,但也相应增加了器件关断时,少子空穴无法较快湮灭引起的关断损耗。图1所示的LIGBT为绝缘体上硅型横向绝缘栅双极型晶体管(SOI-LIGBT),包括位于衬底10和漂移区30之间的埋氧层20,其中衬底10为P型衬底,漂移区30为N-型漂移区。
图2是一实施例中横向绝缘栅双极型晶体管的制造方法的流程图,包括:
S210,向硅晶圆注入N型离子,并推阱形成N型缓冲区。
S220,淀积硬掩膜层,并进行沟槽光刻和刻蚀,将硬掩膜层刻蚀出沟槽窗口。
在硅晶圆表面淀积硬掩膜层,并在硬掩膜层表面涂覆光刻胶进行光刻,将光刻后光刻胶下露出的硬掩膜刻蚀掉,形成沟槽窗口,将下方的硅露出。在本实施例中,硬掩膜层为氮化硅层。在其他实施例中,也可以采用本领域习知的其他硬掩膜。
在其中一个实施例中,在淀积硬掩膜层之前还要形成焊盘(pad)氧化层。
S230,刻蚀沟槽窗口下方的硅,形成沟槽。
在本实施例中,是刻蚀形成顶部宽、底部窄的由上向下逐渐变窄形成坡度的结构。
S240,进行衬垫氧化,在沟槽的内表面形成衬垫氧化层。
由于沟槽的侧壁和底部的晶向不同,因此衬垫氧化层(liner oxide)的氧化速度也就存在差异,侧壁的氧化层厚度大于底部的氧化层厚度。
S250,注入P型离子,在沟槽周围的N型缓冲区内形成P阱。
向沟槽窗口内注入P型离子,离子穿过氧化层在沟槽周围的N型缓冲区内形成P阱。由于沟槽侧壁的氧化层厚度大于底部的氧化层厚度,因此会相应地对P阱中P型离子的浓度分布造成影响。
S260,在沟槽内淀积氧化层,刻蚀后在沟槽侧壁形成氧化膜、在沟槽底部两侧形成侧墙结构。
在本实施例中,是以正硅酸乙酯(TEOS)为反应剂进行化学气相淀积,形成二氧化硅层。在其他实施例中也可以采用本领域习知的其他工艺生成氧化层。淀积后采用各向异性刻蚀在沟槽侧壁形成氧化膜、在沟槽底部两侧形成侧墙结构,并在沟槽底部的中部形成氧化层的空缺,作为步骤S270中N+注入的窗口。
S270,注入N型离子,在氧化膜和侧墙的阻挡下通过自对准注入形成N+区。
向沟槽内注入N型离子,在氧化膜和侧墙的阻挡下通过自对准(Self-Align)注入形成N+区。
自对准注入形成的N+区与P阱和N型缓冲区形成纵向的垂直NPN作为关键的少子寿命控制手段。
S280,在沟槽内淀积多晶硅,刻蚀后将硬掩膜层剥除。
淀积多晶硅并将沟槽外多余的多晶硅刻蚀掉,然后将硬掩膜层去除。在本实施例中,淀积多晶硅的步骤之前还包括对N+区域附近的二氧化硅进行漂洗的步骤,以将二氧化硅杂质去除。
在本实施例中,多晶硅80为N+重掺杂,掺杂浓度为E21~E22cm-3量级。
S290,对P阱和N+区进行退火。
热退火以激活P阱、N+区等区域的掺杂离子。退火完成后执行器件其他区域的制造工艺,例如CMOS工艺。
S310,通过光刻和刻蚀在沟槽的两侧形成P+结、在P+结的两侧形成N+结。
注入完成后也要相应进行退火,之后进行器件的后段制程。
在其中一个实施例中,步骤S250的注入是进行多次注入,以获得变化更缓的掺杂浓度梯度,优化P阱的杂质分布形貌,甚至可以达到在一定区域内掺杂浓度基本不变,有助于提升N+/P-/N-三极管的放大倍数、加快空穴的抽取速度。
采用上述方法制造的横向绝缘栅双极型晶体管的结构示意图如图1所示。该横向绝缘栅双极型晶体管在正向导通时,注入大量的空穴,形成显著的电导调制效应来降低开态电阻;另一方面,在器件关断时,N+区和N+结可以很快地吸收少子空穴,极大地降低了关断损耗。即通过优化LIGBT的集电极,通过沟槽结构引入深集电极P阱和P+结,并形成N+多晶硅和N+区,正向导通时形成分布较宽的电子/空穴电流通道,提高电流能力。反向阻断时,优化的集电极有助于更快收集少子空穴,降低关断时间。在其中一个实施例中,N型缓冲区42的掺杂浓度为2E15~5E15cm-3,P阱44的掺杂浓度为4E17~8E17cm-3,P+结53和N+结55的掺杂浓度为5E20~10E20cm-3。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种横向绝缘栅双极型晶体管,包括衬底、衬底上的阳极端和阴极端,以及位于阳极端与阴极端之间的漂移区和栅极,其特征在于,所述阳极端包括衬底上的N型缓冲区,所述N型缓冲区内的P阱,所述P阱内的N+区,位于所述N+区上方的被所述P阱部分包围的沟槽,所述沟槽内的多晶硅,所述沟槽两侧的P+结,以及所述P+结两侧的N+结;所述阳极端还包括所述沟槽内表面的氧化层,所述氧化层包括位于沟槽侧壁的氧化膜和位于沟槽底部两侧的侧墙结构,所述沟槽底部的中部存在氧化层空缺使得所述多晶硅直接与下方的所述N+区接触。
2.根据权利要求1所述的横向绝缘栅双极型晶体管,其特征在于,所述沟槽为底部窄且顶部宽的由下向上逐渐变宽形成坡度的结构。
3.根据权利要求1所述的横向绝缘栅双极型晶体管,其特征在于,所述N型缓冲区的掺杂浓度小于所述P阱的掺杂浓度,所述P阱的掺杂浓度小于所述P+结和N+结的掺杂浓度。
4.根据权利要求3所述的横向绝缘栅双极型晶体管,其特征在于,所述N型缓冲区的掺杂浓度为2E15~5E15cm-3,所述P阱的掺杂浓度为4E17~8E17cm-3,所述P+结和N+结的掺杂浓度为5E20~10E20cm-3。
5.根据权利要求1-4中任一项所述的横向绝缘栅双极型晶体管,其特征在于,所述横向绝缘栅双极型晶体管为绝缘体上硅型横向绝缘栅双极型晶体管,所述横向绝缘栅双极型晶体管还包括位于衬底和漂移区之间的埋氧层,所述衬底为P型衬底,所述漂移区为N型漂移区。
6.一种横向绝缘栅双极型晶体管的制造方法,包括:
向硅晶圆注入N型离子,并推阱形成N型缓冲区;
在所述硅晶圆表面淀积硬掩膜层,并使用光刻胶进行沟槽光刻和刻蚀,将所述硬掩膜层刻蚀出沟槽窗口;
刻蚀所述沟槽窗口下方的硅,形成沟槽;
进行衬垫氧化,在所述沟槽的内表面形成衬垫氧化层;所述衬垫氧化层在沟槽侧壁的厚度大于在沟槽底部的厚度;
向所述沟槽窗口内注入P型离子,离子穿过所述氧化层在所述沟槽周围的N型缓冲区内形成P阱;
在所述沟槽内淀积氧化层,刻蚀后在沟槽侧壁形成氧化膜、在沟槽底部两侧形成侧墙结构、并在沟槽底部的中部形成氧化层空缺;
向所述沟槽内注入N型离子,在所述氧化膜和侧墙的阻挡下通过自对准注入形成N+区;
在所述沟槽内淀积多晶硅,所述多晶硅通过所述氧化层空缺直接与下方的所述N+区接触,刻蚀后将所述硬掩膜层剥除;
对所述P阱和所述N+区进行退火;
通过光刻和刻蚀在所述沟槽的两侧形成P+结、在所述P+结的两侧形成N+结。
7.根据权利要求6所述的方法,其特征在于,所述硬掩膜层为氮化硅层。
8.根据权利要求6所述的方法,其特征在于,所述在所述沟槽内淀积氧化层,刻蚀后在沟槽侧壁形成氧化膜、在沟槽底部两侧形成侧墙结构的步骤,是以正硅酸乙酯为反应剂进行化学气相淀积,并进行各向异性刻蚀。
9.根据权利要求6所述的方法,其特征在于,所述在所述沟槽内淀积多晶硅的步骤之前、所述向所述沟槽内注入N型离子的步骤之后,还包括进行氧化层漂洗的步骤。
10.根据权利要求6所述的方法,其特征在于,所述向所述沟槽窗口内注入P型离子,离子穿过所述氧化层在所述沟槽周围的N型缓冲区内形成P阱的步骤中,是进行多次注入,以获得变化更缓的掺杂浓度梯度。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201610452720.0A CN107527811B (zh) | 2016-06-21 | 2016-06-21 | 横向绝缘栅双极型晶体管及其制造方法 |
| KR1020187036722A KR102158345B1 (ko) | 2016-06-21 | 2017-06-21 | 측면 절연 게이트 양극성 트랜지스터 및 이의 제조방법 |
| EP17814706.2A EP3474330B1 (en) | 2016-06-21 | 2017-06-21 | Lateral insulated-gate bipolar transistor and manufacturing method therefor |
| US16/311,276 US10770572B2 (en) | 2016-06-21 | 2017-06-21 | Lateral insulated-gate bipolar transistor and manufacturing method therefor |
| PCT/CN2017/089279 WO2017219968A1 (zh) | 2016-06-21 | 2017-06-21 | 横向绝缘栅双极型晶体管及其制造方法 |
| JP2018566861A JP6806805B2 (ja) | 2016-06-21 | 2017-06-21 | 横型絶縁ゲートバイポーラトランジスタ及びその製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201610452720.0A CN107527811B (zh) | 2016-06-21 | 2016-06-21 | 横向绝缘栅双极型晶体管及其制造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN107527811A CN107527811A (zh) | 2017-12-29 |
| CN107527811B true CN107527811B (zh) | 2020-07-10 |
Family
ID=60734051
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201610452720.0A Active CN107527811B (zh) | 2016-06-21 | 2016-06-21 | 横向绝缘栅双极型晶体管及其制造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US10770572B2 (zh) |
| EP (1) | EP3474330B1 (zh) |
| JP (1) | JP6806805B2 (zh) |
| KR (1) | KR102158345B1 (zh) |
| CN (1) | CN107527811B (zh) |
| WO (1) | WO2017219968A1 (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106158956B (zh) * | 2015-04-08 | 2020-02-11 | 无锡华润上华科技有限公司 | 具有resurf结构的ldmosfet及其制造方法 |
| CN109728083A (zh) * | 2018-12-03 | 2019-05-07 | 珠海格力电器股份有限公司 | 一种绝缘栅双极型晶体管及其制备方法、电气设备 |
| KR102717707B1 (ko) * | 2020-02-06 | 2024-10-16 | 한국전력공사 | 비대칭 트렌치 모스펫 소자 |
| CN115483281B (zh) * | 2021-05-31 | 2025-10-03 | 无锡华润上华科技有限公司 | 逆导型横向绝缘栅双极型晶体管 |
| CN113555416B (zh) * | 2021-09-22 | 2021-12-31 | 四川上特科技有限公司 | 一种功率二极管器件 |
| CN113793804B (zh) * | 2021-11-15 | 2022-02-22 | 微龛(广州)半导体有限公司 | 一种横向绝缘栅双极晶体管结构及其制备方法 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6313000B1 (en) * | 1999-11-18 | 2001-11-06 | National Semiconductor Corporation | Process for formation of vertically isolated bipolar transistor device |
| DE102004041622A1 (de) * | 2003-08-29 | 2005-03-24 | Fuji Electric Holdings Co. Ltd., Kawasaki | Halbleiterbauteil |
| JP2005101581A (ja) | 2003-08-29 | 2005-04-14 | Fuji Electric Holdings Co Ltd | 半導体装置 |
| JP4725040B2 (ja) * | 2004-06-17 | 2011-07-13 | 富士電機システムズ株式会社 | Soiトレンチ横型igbt |
| JP2006054248A (ja) * | 2004-08-10 | 2006-02-23 | Fuji Electric Device Technology Co Ltd | 半導体装置およびその製造方法 |
| WO2007043170A1 (ja) * | 2005-10-12 | 2007-04-19 | Fuji Electric Holdings Co., Ltd. | Soiトレンチ横型igbt |
| US7465964B2 (en) | 2005-12-30 | 2008-12-16 | Cambridge Semiconductor Limited | Semiconductor device in which an injector region is isolated from a substrate |
| CN2914330Y (zh) * | 2006-05-24 | 2007-06-20 | 杭州电子科技大学 | 抗esd的集成soi ligbt器件单元 |
| US8354710B2 (en) * | 2008-08-08 | 2013-01-15 | Infineon Technologies Ag | Field-effect device and manufacturing method thereof |
| US8253164B2 (en) | 2010-12-23 | 2012-08-28 | Force Mos Technology Co., Ltd. | Fast switching lateral insulated gate bipolar transistor (LIGBT) with trenched contacts |
| CN102157550B (zh) * | 2011-03-10 | 2012-07-04 | 杭州电子科技大学 | 一种具有p埋层的纵向沟道SOI LIGBT器件单元 |
| CN102148240B (zh) * | 2011-03-10 | 2012-08-29 | 电子科技大学 | 一种具有分裂阳极结构的soi-ligbt器件 |
| US9070735B2 (en) | 2013-07-02 | 2015-06-30 | Cambridge Microelectronics Ltd. | Lateral power semiconductor transistors |
| CN104347397B (zh) * | 2013-07-23 | 2018-02-06 | 无锡华润上华科技有限公司 | 注入增强型绝缘栅双极型晶体管的制造方法 |
| CN105789298B (zh) | 2014-12-19 | 2019-06-07 | 无锡华润上华科技有限公司 | 横向绝缘栅双极型晶体管及其制造方法 |
-
2016
- 2016-06-21 CN CN201610452720.0A patent/CN107527811B/zh active Active
-
2017
- 2017-06-21 KR KR1020187036722A patent/KR102158345B1/ko active Active
- 2017-06-21 EP EP17814706.2A patent/EP3474330B1/en active Active
- 2017-06-21 US US16/311,276 patent/US10770572B2/en active Active
- 2017-06-21 JP JP2018566861A patent/JP6806805B2/ja active Active
- 2017-06-21 WO PCT/CN2017/089279 patent/WO2017219968A1/zh not_active Ceased
Also Published As
| Publication number | Publication date |
|---|---|
| JP6806805B2 (ja) | 2021-01-06 |
| US20190245069A1 (en) | 2019-08-08 |
| CN107527811A (zh) | 2017-12-29 |
| JP2019519116A (ja) | 2019-07-04 |
| US10770572B2 (en) | 2020-09-08 |
| KR20190008573A (ko) | 2019-01-24 |
| EP3474330A4 (en) | 2020-01-22 |
| KR102158345B1 (ko) | 2020-09-23 |
| EP3474330B1 (en) | 2022-05-25 |
| WO2017219968A1 (zh) | 2017-12-28 |
| EP3474330A1 (en) | 2019-04-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN107527811B (zh) | 横向绝缘栅双极型晶体管及其制造方法 | |
| CN103477439B (zh) | 半导体装置及其制造方法 | |
| CN102005480B (zh) | 一种高压低导通电阻ldmos器件及其制造方法 | |
| CN112825327B (zh) | 半导体结构及其形成方法 | |
| CN113838914A (zh) | 具有分离栅结构的ret igbt器件结构及制作方法 | |
| US8981421B2 (en) | Strip-shaped gate-modulated tunneling field effect transistor and a preparation method thereof | |
| US10084073B2 (en) | Lateral insulated-gate bipolar transistor and manufacturing method therefor | |
| WO2018121132A1 (zh) | Ldmos器件及其制作方法 | |
| CN102054864B (zh) | Ldmos及其制造方法 | |
| US10217828B1 (en) | Transistors with field plates on fully depleted silicon-on-insulator platform and method of making the same | |
| CN116936626B (zh) | Igbt器件及其制造方法 | |
| CN113764502B (zh) | 一种ldmos半导体器件及其制造方法 | |
| CN105047716A (zh) | 射频ldmos器件及其制造方法 | |
| CN104409500B (zh) | 射频ldmos及其制作方法 | |
| CN116936357B (zh) | Igbt器件的制造方法 | |
| JP6430650B2 (ja) | 横型絶縁ゲートバイポーラトランジスタ | |
| CN110504315B (zh) | 一种沟槽型绝缘栅双极晶体管及其制备方法 | |
| CN114156180A (zh) | 绝缘栅双极型晶体管及其制造方法 | |
| CN119230400B (zh) | Igbt器件的制造方法 | |
| CN117497488B (zh) | 一种集成jfet的mos器件制备方法及mos器件 | |
| CN119230399B (zh) | 一种igbt器件的制造方法 | |
| CN118507527B (zh) | 一种双栅控制器件及制作方法 | |
| CN106098761A (zh) | 一种绝缘栅双极型晶体管结构及其制造方法 | |
| CN106098686A (zh) | 一种超势垒整流器及其制备方法 | |
| CN121285012A (zh) | 半导体器件及其制备方法、芯片及电子设备 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant | ||
| PE01 | Entry into force of the registration of the contract for pledge of patent right | ||
| PE01 | Entry into force of the registration of the contract for pledge of patent right |
Denomination of invention: Lateral Insulated Gate Bipolar Transistor and Its Manufacturing Method Granted publication date: 20200710 Pledgee: Bank of China Limited Wuxi Branch Pledgor: CSMC TECHNOLOGIES FAB2 Co.,Ltd. Registration number: Y2024980041363 |