[go: up one dir, main page]

CN107068077B - 阵列基板行驱动单元、装置、驱动方法及显示装置 - Google Patents

阵列基板行驱动单元、装置、驱动方法及显示装置 Download PDF

Info

Publication number
CN107068077B
CN107068077B CN201710001592.2A CN201710001592A CN107068077B CN 107068077 B CN107068077 B CN 107068077B CN 201710001592 A CN201710001592 A CN 201710001592A CN 107068077 B CN107068077 B CN 107068077B
Authority
CN
China
Prior art keywords
pull
transistor
circuit
node
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201710001592.2A
Other languages
English (en)
Other versions
CN107068077A (zh
Inventor
韩明夫
商广良
姚星
韩承佑
金志河
郑皓亮
袁丽君
王志冲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710001592.2A priority Critical patent/CN107068077B/zh
Priority to US15/751,066 priority patent/US10902810B2/en
Priority to PCT/CN2017/094820 priority patent/WO2018126656A1/zh
Publication of CN107068077A publication Critical patent/CN107068077A/zh
Application granted granted Critical
Publication of CN107068077B publication Critical patent/CN107068077B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明涉及一种阵列基板行驱动单元、装置、驱动方法及显示装置。所述阵列基板行驱动单元包括:输入电路,连接到输入信号端和上拉节点PU;下拉电路,连接到第一电压信号端和上拉节点PU;下拉控制电路,经由下拉节点PD连接到所述下拉电路;输出电路,连接到时钟信号端、第二电压信号端和控制电路;复位电路,连接到复位信号端、第一电压信号端和上拉节点PU;和该控制电路,连接到上拉节点PU和所述输出电路,其中所述输入电路响应于所接收的输入信号,控制上拉节点PU的电位;所述输出电路响应于输入到输出电路的时钟信号以及上拉节点PU的电位,生成输出信号;所述控制电路响应于输出电路所生成的输出信号,断开其与上拉节点PU的连接。

Description

阵列基板行驱动单元、装置、驱动方法及显示装置
技术领域
本发明涉及栅极驱动技术,尤其涉及一种阵列基板行驱动(GOA)装置、方法及显示装置。
背景技术
在现有技术中,液晶显示器中的驱动电路主要是通过在液晶面板外部连接集成电路来完成的。长期以来,将显示器的周边驱动电路与像素驱动阵列集成于同一基板一直是显示领域追求的目标。基于TFT的行列驱动电路是大尺寸微电子学的重要研究方向,其可能应用于TFT-LCD、TFT-OLED等有源显示面板,并可能应用于透明显示、柔性显示、电子标签等新型显示器。
TFT行驱动电路包括阵列基板行驱动(Gate-driver on Array,简称GOA)技术,其主要包括非晶硅(A-Si)TFT以及IGZO-TFT的GOA电路。GOA技术是直接将栅极驱动电路制作在阵列基板上,以替代外接硅芯片制作的驱动芯片的一种技术。由于GOA电路可直接制作在面板周围,简化了制程工艺,而且还可降低产品成本,提高液晶面板的集成度,从而使面板趋向于更加薄型化。
然而,在大尺寸高分辨率LCD产品中,晶体管充电时间大幅减少,对于8K A-Si产品,一行像素的开启时间只有3.7μs,实际有效的像素充电时间则更少,因此即使充电时间0.1μs量级的增加都可以促使充电率的明显提升,实现更高显示质量。
此外,在现有GOA电路中,由于输入电路、复位电路以及下拉电路的负载,导致拉高(PU)保持阶段漏电增加。
有鉴于此,在当前情况下,迫切希望提高上拉节点电压,降低PU保持阶段漏电,从而增强GOA电路驱动能力,降低像素的下降时间,进而增加充电时间。
发明内容
本发明提供了一种阵列基板行驱动单元、装置、驱动方法及显示装置。
本发明的实施例提供了一种GOA单元,包括:输入电路,连接到输入信号端和上拉节点PU;下拉电路,连接到第一电压信号端和上拉节点PU;下拉控制电路,经由下拉节点PD连接到所述下拉电路;输出电路,连接到时钟信号端、第二电压信号端和控制电路;复位电路,连接到复位信号端、第一电压信号端和上拉节点PU;和该控制电路,连接到上拉节点PU和所述输出电路,其中所述输入电路响应于所接收的输入信号,控制上拉节点PU的电位;所述输出电路响应于输入到输出电路的时钟信号以及上拉节点PU的电位,生成输出信号;所述控制电路响应于输出电路所生成的输出信号,断开其与上拉节点PU的连接。
所述控制电路可包括反相器和控制开关元件。
所述控制开关元件可包括第一晶体管,所述第一晶体管的漏极连接到所述输出电路的栅极信号端,栅极连接到所述反相器,源极经由上拉节点PU连接到所述输入电路、所述复位电路和所述下拉电路。
所述反相器可包括第二和第三晶体管,所述第二晶体管的栅极与漏极可连接到第三电压信号端,源极可连接到所述第一晶体管的栅极以及所述第三晶体管的漏极。
所述反相器可包括第二、第三和第四晶体管,所述第二晶体管的漏极以及所述第四晶体管的栅极和漏极均可连接到直流高电压信号,所述第二晶体管的栅极可连接到所述第四晶体管的源极,所述第二晶体管的源极可连接到所述第一晶体管的栅极以及所述第三晶体管的漏极。
所述第三晶体管的源极可连接到直流低电压信号,漏极可连接到所述第二晶体管的源极,并且栅极可连接到所述输出电路的输出端。
所述第二晶体管的电阻可大于所述第三晶体管的电阻。
所述时钟信号、所述第一电压信号、所述第二电压信号和所述第三电压信号可输入到所述GOA单元。
本发明的实施例还提供了一种用于根据本发明的GOA单元的驱动方法,所述驱动方法包括以下步骤:由输入电路响应于所接收的输入信号,控制上拉节点PU的电位;由输出电路响应于输入到输出电路的时钟信号以及上拉节点PU的电位,生成输出信号;由控制电路响应于输出电路所生成的输出信号,断开其与上拉节点PU的连接。
在所述GOA单元的驱动方法中,控制电路可响应于输出电路所生成的输出信号,断开该控制电路中包括的第一晶体管的源极与上拉节点PU的连接。
所述GOA单元的驱动方法可进一步包括:在断开第一晶体管的源极与上拉节点PU的连接之后,控制电路响应于输入到输出电路的时钟信号,接通第一晶体管的源极与上拉节点PU的连接。
本发明的实施例还提供了一种GOA装置,包括级联的多个根据本发明的GOA单元。
在所述级联的多个GOA单元中,除了第一GOA单元和最后GOA单元之外的每个GOA单元的信号输入端连接到与其相邻的上一级GOA单元的输出端,除了第一GOA单元和最后GOA单元之外的每个GOA单元的复位信号端连接到与其相邻的下一级GOA单元的输出端。
本发明的实施例还提供了一种显示装置,包括根据本发明的GOA装置。
根据本发明,通过提供这样的阵列基板行驱动单元、装置、方法及显示装置,可以增加时钟信号耦合效果,减少PU保持阶段的漏电,增加输出晶体管的开启电压,从而能实现晶体管驱动能力的显著提升。
附图说明
图1为本发明人已知的栅极驱动电路中每个GOA单元的功能结构示意图;
图2为本发明人已知的GOA单元的具体组成结构示意图;
图3为本发明人已知的GOA单元的输入输出信号时序图;
图4为根据本发明实施例的栅极驱动电路中每个GOA单元的功能结构示意图;
图5为根据本发明第一实施例的GOA单元的具体组成结构示意图;
图6为根据本发明第二实施例的GOA单元的具体组成结构示意图;
图7为根据本发明实施例的GOA单元的输入输出信号的时序图;
图8为根据本发明实施例的GOA单元中的控制电路的示意图;
图9(a)和9(b)为根据本发明第一实施例的反相器的组成结构示意图;
图10(a)和10(b)为根据本发明第二实施例的反相器的组成结构示意图;
图11为本发明人已知的上拉节点电压波形与本发明实施例的上拉节点电压波形的对照图;和
图12为根据本发明实施例的GOA单元的操作方法的实现流程图。
具体实施方式
参考附图来描述本发明的实施例,以便详细描述本发明,使得具有本发明所属技术领域的普通知识的技术人员能容易地实践本发明。然而,本发明可按照各种形式实现,并且不受到以下实施例的限制。在图中,为了本发明的清楚描述,将省略与本发明不直接相关的组件的说明,并且贯穿图中使用相同附图标记来指定相同或相似元件。
此外,贯穿整个说明书,应理解的是,指示第一组件“连接”到第二组件的表示可包括其中第一组件电气连接到第二组件并在其间插入有某一其它组件的情况、以及其中第一组件“直接连接”到第二组件的情况。此外,应理解的是,指示第一组件“包括”第二组件的表示意味着可进一步包括其它组件,不排除将添加其它组件的可能性,除非在上下文中特别指出相反的描述。
需要说明的是,本发明实施例中采用的薄膜晶体管是源极和漏极对称的,所有其源极和漏极在名称上可以互换。此外,按照薄膜晶体管的特性区分可以将薄膜晶体管分为N型晶体管或P型晶体管,在本公开实施例中,当采用N型薄膜晶体管时,其第一极可以是源极,第二极可以是漏极。本公开实施例中所采用的薄膜晶体管可以为N型晶体管,也可以为P型晶体管。在以下实施例中,均薄膜晶体管是N型晶体管为例进行说明,即栅极的信号是高电平时,薄膜晶体管导通。但是可以理解的是,当采用P型晶体管时,需要相应调整驱动信号的时序。
下面,将参考附图来详细描述本发明的优选实施例。
图1为本发明人已知的栅极驱动电路中每个GOA单元的功能结构示意图。
如附图1所示为本发明人已知的GOA电路中每个GOA单元的功能结构示意图。该GOA电路具有多级GOA单元,每级GOA单元可以驱动相邻的两行像素,具体地,每级GOA单元通过两条栅极驱动线驱动相邻的两行像素,在GOA单元输出高电平信号时,通过相应的栅极驱动线驱动相应的相邻两行像素打开,使得所述相邻两行像素能够接收数据信号;在GOA单元输出低电平信号时,相应的相邻两行像素关闭,停止接收数据信号。如此,在一帧画面里,栅极驱动电路中的多级GOA单元,依次输出高电平信号,以相邻两行像素为单位逐一进行驱动。
如图1所示,每一GOA单元包括输入电路10、下拉控制电路20、下拉电路30、复位电路40和输出电路50。输入电路10连接到输入信号端和上拉节点PU。下拉控制电路20经由下拉节点PD连接到下拉电路30。所述下拉电路30连接到上拉节点PU和下拉节点PD。复位电路40连接到复位信号端、上拉节点PU和下拉节点PD。输出电路50连接到时钟信号端、上拉节点PU和输出端。输出电路50在所述CLK高电平时导通,从而输出输出信号作为下一级的输入信号。
图2为本发明人已知的GOA单元的具体组成结构示意图。具体地,如图1和2所示,每级GOA单元包含输入电路10、下拉控制电路20、下拉电路30、复位电路40和输出电路50。输入电路10响应于上一级GOA单元的输出信号,将高电平电压信号提供给上拉节点PU。下拉控制电路20在上拉节点PU电压为高电平时,导通下拉电路,从而使得下拉节点PD电压降低。复位电路40连接复位信号端Reset、第一直流低电平电压信号端LVGL(第一电压信号端)和上拉节点PU,其响应于复位信号端输出的复位信号Reset,将第一直流低电平电压信号LVGL提供给上拉节点PU。输出电路50在所述CLK高电平时导通,上拉节点PU电压进一步升高,从而完成晶体管的充电过程。下拉电路30响应下拉节点PD的电压信号,将第一低电平电压信号LVGL提供给上拉节点PU和输出端Output。
在时钟信号上升沿到来时,所述上拉节点PU的电压增加如下:
ΔV=(Vgh-Vgl)*(CgsM3+CgdM3+CgsM11+CgdM11+C1)/
(CgsM3+CgdM3+CgsM11+CgdM11+C1+2*CgsM8+2*CgdM8+CgsM1+2Cg dM10+CgdM2+2*CgsM6+2*CgdM6) 等式(1)
图4为根据本发明实施例的栅极驱动电路中每个GOA单元的功能结构示意图。
根据本发明实施例的GOA装置可典型地包括多个级联的GOA单元,每一GOA单元包括输入电路10、下拉控制电路20、下拉电路30、复位电路40、输出电路50和控制电路60。根据本发明实施例的GOA装置可应用到诸如液晶显示器等各种显示器。
如图4中,控制电路60连接在上拉节点PU和输出电路50之间,该控制电路60的一端经由上拉节点PU连接到所述输入电路10、复位电路40和下拉电路30,另一端连接到输出电路50。输出电路50能响应于输入到输出电路的时钟信号CLK的电平,具体是响应于CLK的高电平,生成输出信号。控制电路60能响应于输出电路50生成的输出信号,切断与上拉节点PU的连接,也就是,切断与所述输入电路、复位电路和下拉电路的连接,从而形成新的上拉节点PU2。
图5为根据本发明第一实施例的GOA单元的具体组成结构示意图。图6为根据本发明第二实施例的GOA单元的具体组成结构示意图。图7为根据本发明实施例的GOA单元的输入输出信号的时序图。
本发明人已知的GOA单元的输入输出信号时序如图3所示。本发明的GOA单元的输入输出信号时序如图7所示,其中,CLK是GOA单元的时钟信号;input是输入电路的输入信号,也就是上一级GOA单元的输出信号;PU代表上拉点的电压;Pd_1和Pd_2代表第一下拉点和第二下拉点的电压;Outc和Gout是输出电路的输出信号;Reset是GOA电路的复位输入,也就是下一级GOA单元的输出信号;Vddo和Vdde是交替变化的高电平电压信号和低电平电压信号;VGH为直流高电平电压信号(第三电压信号端),其电压可以例如是但不限于20-30V;LVGL和VGL分别为第一直流低电平电压信号和第二直流低电平电压信号,第一直流低电平电压信号LVGL的电压可以例如是但不限于-10V,第二直流低电平电压信号VGL的电压可以例如是但不限于-8V。
下面结合图5-7进行具体描述。
在图5中,输入电路10连接信号输入端Input、和上拉节点PU,被配置以响应信号输入端的输入信号Input,将高电平电压信号Input提供给上拉节点PU。
输入电路10包括晶体管M1,其栅极和漏极连接到信号输入端Input,源极连接到上拉节点PU。当输入信号input跳变为高电平时,上拉节点PU电压为高电平,下拉电路导通,由此降低下拉节点PD电压。输入电路10的具体实现结构和控制方式等不构成对本公开实施例的限制。
复位电路40连接复位信号端Reset、第一直流低电平电压信号端LVGL和上拉节点PU,被配置以响应复位信号端输出的复位信号Reset,将第一直流低电平电压信号LVGL提供给上拉节点PU。复位电路40包括晶体管M2、M10A和M10B。晶体管M2的栅极连接Reset端,漏极连接M10A和M10B的漏极,源极连接第一直流低电平电压信号LVGL端。
下拉控制电路20连接高电平电压信号端Vdde或Vddo、下拉电路30和下拉节点Pd_1和Pd_2,被配置以响应于上拉节点PU的电压信号,将第一低电平电压信号LVGL提供给下拉节点Pd_1和Pd_2;以及响应于高电平电压信号Vdde或Vddo,将高电平电压信号Vdde或Vddo提供给下拉节点Pd_1和Pd_2。
具体来说,在下拉控制电路20中,当上拉节点PU为高电平时,晶体管M6A和晶体管M6B导通,将下拉节点Pd_1或Pd_2拉为低电平,即下拉为等于或接近所述低电平的电平。当上拉节点PU为低电平时,晶体管M6A和晶体管M6B截止,同时高电平电压Vddo或Vdde导通晶体管M5A和晶体管M5B,使得下拉节点Pd_1或Pd_2处于高电平。
上述的下拉控制电路20仅仅是示例,其还可以具有其它结构。高电平电压Vddo和Vdde在时序上反相,使得两个下拉电路交替工作,从而达到延长使用寿命的效果。
下拉电路30连接到下拉控制电路20、上拉节点PU、第一直流低电平电压信号端LVGL、下拉节点PD和输出电路50,被配置以响应于下拉节点PD的电压信号,将第一直流低电平电压信号LVGL提供给上拉节点PU和输出电路50。
下拉电路30包括晶体管M8A、晶体管M6A、晶体管M8B、晶体管M6B,其中M8A、M6A、M8B、M6B的栅极连接上拉节点PU,源极连接第一直流低电平电压信号端LVGL,晶体管M8A和M8B的漏极连接到下拉控制电路20,晶体管M6A的漏极连接到第一下拉节点Pd_1,并且晶体管M6B的漏极连接到第二下拉节点Pd_2。
输出电路50连接到时钟信号端CLK、第二直流低电平电压信号端VGL(第二电压信号端)、控制电路60和本级输出端Outc和Gout,被配置以响应于时钟信号端输入的时钟信号CLK,而提供本级输出Outc和Gout。
输出电路50包括输出晶体管M3和M11、以及降噪晶体管M12A、M12B、M13A和M13B。输出晶体管M3和M11的漏极连接到时钟信号端CLK,栅极连接到控制电路60。输出晶体管M3的源极连接到降噪晶体管M13A和M13B的漏极,输出晶体管M11的源极连接到降噪晶体管M12A和M12B的漏极。降噪晶体管M12A和M12B的源极连接到第一直流低电平电压信号端LVGL,降噪晶体管M12A的栅极连接到第一下拉点Pd_1,并且降噪晶体管M12B的栅极连接到第二下拉点Pd_2。降噪晶体管M13A和M13B的源极连接到第二直流低电平电压信号端VGL,降噪晶体管M13A的栅极连接到第一下拉点Pd_1,并且降噪晶体管M13B的栅极连接到第二下拉点Pd_2。
根据本公开实施例的输出电路50在上拉节点PU电压为高电平时,根据时钟信号上升沿的触发,而进行输出,并根据时钟信号下降沿的触发,而停止输出。
图8为根据本发明实施例的GOA单元中的控制电路的示意图。
如图8中所示,控制电路包括反相器和控制开关元件,所述控制电路的一端连接到上升节点PU,另一端连接到输出电路50。
在图5和6中,该控制开关元件是第一晶体管M16,该第一晶体管M16的漏极连接到该输出电路的栅极信号端(即,稍后形成的上拉节点PU2),栅极连接到该反相器的一端,源极经由上拉节点PU连接到输入电路、复位电路以及下拉电路。
在图5中,反相器包括串联连接的第二晶体管M18和第三晶体管M17。该第二晶体管M18的电阻大于该第三晶体管M17的电阻。第二晶体管M18的栅极与漏极一起连接到VGH,即直流高电压信号,使得第二晶体管M18始终处于导通状态。第三晶体管M17的漏极与第二晶体管M18的源极连接,并与第一晶体管M16的栅极连接。由于第二晶体管M18导通,所以,第三晶体管M17的漏极、第二晶体管M18的源极、以及第一晶体管M16的栅极均具有高电平,第一晶体管M16因此导通。此外,在大多数情况下,因为输出信号Outc和Gout的电平为低,因此第三晶体管M17关断。
下面详细描述根据本发明实施例的GOA单元的工作过程。
在上一级GOA单元输出栅极驱动信号OUTPUT_n-1时,即本级GOA单元的Input为高电平时,输入电路的晶体管M1导通,导致上拉节点PU电压升高。升高的上拉节点PU的电压使得输出晶体管M3和M11导通。之后,在输出电路50的时钟信号CLK由低电平跳变为高电平时,由于输出晶体管M3和M11导通,所以将时钟信号CLK的高电平信号传输到M3的栅极和M11的栅极。M11的源极即Outc输出端输出高电平信号Outc,并且M3的源极即Gout输出端输出高电平信号Gout。该高电平信号Outc连接到反相器中的第三晶体管M17的栅极,使得第三晶体管M17导通。在第三晶体管M17导通的情况下,由于第三晶体管M17的电阻小于第二晶体管M18的电阻,所以M17的漏极、M18的源极、以及M16的栅极的电平均降低。M16的栅极电平降低导致第一晶体管M16的关断。第一晶体管M16的关断导致控制电路60与上拉节点PU的连接断开,也就是断开了控制电路60与输入电路、复位电路和下拉电路的连接,这相当于断开了晶体管M1、M2、M6A、M6B、M8A、M8B、M10A以及M10B的负载。
此时,新形成的上拉节点PU2的电压增加如下:
ΔV’=(Vgh-Vgl)*(CgsM3+CgdM3+CgsM11+CgdM11+C1)/(CgsM3+CgdM3+CgsM11+CgdM11+C1+CgdM16) 等式(2)
根据以上等式(1)和等式(2)的比较,可以看出,ΔV’的值明显高于ΔV的值。也就是说,与本发明人已知的电路相比,这实现了上拉节点电压的进一步提升。
接下来,在时钟信号CLK由高电平变为低电平时,输出晶体管M3和M11被断开,Outc输出端和Gout输出端电平被迅速拉低,所以输出停止。
在Outc输出端和Gout输出端输出停止的情况下,晶体管M17截止。由于直流高电平电压信号VGH一直施加到第二晶体管M18的漏极和栅极,所以第二晶体管M18保持导通。M17的漏极、M18的源极、以及M16的栅极的电平升高。M16的栅极电平升高直接导致第一晶体管M16导通。第一晶体管M16的导通导致控制电路60与上拉节点PU的连接恢复。
在下一级GOA单元输出OUTPUT_n+2时,即本级GOA单元的RESET为高电平时,M2导通,为上拉节点PU放电,将上拉节点PU的电压拉低,使得M3和M11栅极的电压被拉低,M3和M11断开,CLK不能被送到M3和M11的栅极,M3和M11保持断开状态,本级GOA单元的OUTPUT_n输出端和OUTPUT_n+1输出端停止输出。
在上述过程中,在CLK为高电平时,也就是本级GOA单元正常输出时,M12A、M12A、M13A、M13A也导通,用于起到稳定上拉节点PU的电压以及降低噪声的作用。
图6的电路结构与图5基本相同,除了反相器部分。
图6的反相器包括第二晶体管M18、第三晶体管M17和第四晶体管M19,其中该第二晶体管M18的漏极与该第四晶体管M19的栅极和漏极均连接到直流高电压信号,该第二晶体管M18的栅极连接到该第四晶体管M19的源极,该第二晶体管M18的源极连接到该第一晶体管M16的栅极以及该第三晶体管M17的漏极。
图6的反相器结构与图5的反相器结构相比,能补偿输出衰减,从而能进一步降低第一晶体管M16的栅极电压,由此实现更佳的防漏电效果。
具体可以参考图9(a)-10(b)。图9(a)和9(b)为根据本发明第一实施例的反相器的组成结构示意图。图10(a)和10(b)为根据本发明第二实施例的反相器的组成结构示意图。
图9(a)对应于本发明第一实施例中的反相器结构,图9(a)对应于本发明第二实施例中的反相器结构。根据图9(b)和10(b)的波形图可以看出,第二实施例能进一步提高第二晶体管M18的栅极电压,由此补偿输出衰减,实现高控制电路更好的隔离效果。
然而,本领域技术人员应注意的是,本发明的反相器结构不限于上述结构,而是可以根据实际应用情况采用任何其他适当反相器。
图11为本发明人已知的上拉节点电压波形与本发明实施例的上拉节点电压波形的对照图。其中黑色粗线111的波形为本发明的新上拉节点PU2电压,黑色细线112的波形为本发明人已知的上拉节点PU电压。
根据图11,可以看出黑色粗线111明显高于黑色细线112,即新上拉节点PU2电压显著增高。此外,黑色粗线111的斜率明显小于黑色细线112,这说明PU保持阶段的漏电现象得到了改善。
本发明通过控制电路的插入,使得GOA电路中与时钟耦合的晶体管与其他的分压晶体管隔离,增强时钟耦合效果,实现了上拉节点电压增高以及漏电减小。这导致输出电路的晶体管M3和M11的栅极控制端的电压显著增高,从而降低了晶体管M3和M11的开启时间,进一步增强了晶体管M3和M11的驱动能力。
图12为根据本发明实施例的GOA单元的驱动方法的实现流程图
如图12所示,所述方法主要可以包括如下步骤:
步骤S1:输入电路响应于所接收的输入信号,控制上拉节点PU的电位。即,该输入电路接收上一级GOA单元输出的高电平电压信号作为输入信号,并响应于该高电平电压信号使得晶体管M1导通,从而控制上拉节点PU的电位改变为高电平。
步骤S2:输出电路响应于输入到输出电路的时钟信号以及上拉节点PU的电位,生成输出信号。即,在输出电路50的时钟信号CLK由低电平跳变为高电平时,由于输出晶体管M3和M11导通,所以将时钟信号CLK的高电平信号传输到M3的栅极和M11的栅极。M11的源极即Outc输出端输出高电平信号Outc,并且M3的源极即Gout输出端输出高电平信号Gout。
步骤S3:控制电路响应于输出电路所生成的输出信号,断开与上拉节点PU的连接,也就是断开所述输入电路、复位电路和下拉电路的连接。在输出信号为高电平的情况下,控制电路通过反相器的作用使得第一晶体管M16关断,从而断开与所述输入电路、复位电路和下拉电路的连接,进而提高新上拉节点PU2的电压。
具体来说,M11的源极即Outc输出端输出的高电平信号Outc使得第三晶体管M17导通。由于第三晶体管M17的电阻小于第二晶体管M18的电阻,所以M17的漏极、M18的源极、以及M16的栅极的电平均降低,这导致第一晶体管M16关断。这相当于去除了晶体管M1、M2、M6A、M6B、M8A、M8B、M10A以及M10B的负载,从而增强了时钟耦合效果,并进一步提高了第一晶体管M16的漏极的输出电压。
在步骤S3之后,在输出电路的时钟信号下降沿到来时,输出晶体管M3和M11被断开,Outc输出端和Gout输出端电平被迅速拉低。这时,晶体管M17截止,M17的漏极、M18的源极、以及M16的栅极的电平升高。第一晶体管M16的栅极电平升高使得第一晶体管M16导通。第一晶体管M16的导通导致控制电路60与上拉节点PU的连接恢复,从而接通第一晶体管M16的源极与上拉节点PU的连接。
本发明的实施例中包括的组件不限于软件或硬件,并且可被配置为存储在可寻址储存介质中并在一个或多个处理器上运行。
所以,作为示例,这些组件可包括诸如软件组件、面向对象组件、类组件、和任务组件的组件、处理、功能、属性、过程、子例程、程序代码段、驱动器、固件、微代码、电路、数据、数据库、数据结构、表格、阵列、和变量。组件和对应组件中提供功能性可被组合在较少组件中,或者可被进一步分离为附加组件。例如,描述为单一组件的每一组件可被分布并实践,并且类似地,描述为分布的组件也可以按照集成形式来实践。
当然,本领域技术人员将认识到,除非操作序列所特别指示或需要的,否则可省略、并发或顺序执行、或按照不同次序执行上述处理中的某些步骤。此外,没有组件、元件或处理应被看作对于任何特定要求保护的实施例所必要的,并且能在其他实施例中组合这些组件、元件或处理的每一个。
尽管已与特定实施例相关地描述了本发明的方法和系统,但是一些或全部组件或其操作可使用具有通用目的硬件架构的计算机系统来实现。
本发明的描述意欲用于说明,并且本领域技术人员将理解的是,能按照其它详细形式来容易地修改本发明,而不改变本发明的技术精神或必要特征。所以,上述实施例应被理解为示范性而不是限制性的。因此,本发明的精神不限于提出的实施例,并且可经由与本发明相同精神的范围内的组件的添加、修改、删除或插入,而容易地设计其它实施例,但是可理解的是,这些其它实施例也可以被包括在本发明的范围中。

Claims (13)

1.一种阵列基板行驱动GOA单元,包括:
输入电路,连接到输入信号端和上拉节点PU;
下拉电路,连接到第一电压信号端和上拉节点PU;
下拉控制电路,经由下拉节点PD连接到所述下拉电路;
输出电路,连接到时钟信号端、第二电压信号端和控制电路;
复位电路,连接到复位信号端、第一电压信号端和上拉节点PU;和
该控制电路,连接到上拉节点PU和所述输出电路,
其中所述输入电路响应于所接收的输入信号,控制上拉节点PU的电位;
所述输出电路响应于输入到输出电路的时钟信号以及上拉节点PU的电位,生成输出信号;
所述控制电路响应于输出电路所生成的输出信号,断开其与上拉节点PU的连接,
所述控制电路包括反相器和控制开关元件。
2.根据权利要求1所述的GOA单元,其中:
所述控制开关元件包括第一晶体管,所述第一晶体管的漏极连接到所述输出电路的栅极信号端,栅极连接到所述反相器,源极经由上拉节点PU连接到所述输入电路、所述复位电路和所述下拉电路。
3.根据权利要求2所述的GOA单元,其中:
所述反相器包括第二和第三晶体管,所述第二晶体管的栅极与漏极连接到第三电压信号端,源极连接到所述第一晶体管的栅极以及所述第三晶体管的漏极。
4.根据权利要求2所述的GOA单元,其中:
所述反相器包括第二、第三和第四晶体管,所述第二晶体管的漏极以及所述第四晶体管的栅极和漏极均连接到第三电压信号端,所述第二晶体管的栅极连接到所述第四晶体管的源极,所述第二晶体管的源极连接到所述第一晶体管的栅极以及所述第三晶体管的漏极。
5.根据权利要求3或4所述的GOA单元,其中所述第三晶体管的源极连接到所述第一电压信号端,漏极连接到所述第二晶体管的源极,并且栅极连接到所述输出电路的输出端。
6.根据权利要求3所述的GOA单元,其中所述第二晶体管的电阻大于所述第三晶体管的电阻。
7.根据权利要求5所述的GOA单元,其中,所述时钟信号、所述第一电压信号、所述第二电压信号和所述第三电压信号输入到所述GOA单元。
8.一种用于根据权利要求1-7的任一个所述的GOA单元的驱动方法,所述驱动方法包括以下步骤:
由输入电路响应于所接收的输入信号,控制上拉节点PU的电位;
由输出电路响应于输入到输出电路的时钟信号以及上拉节点PU的电位,生成输出信号;
由控制电路响应于输出电路所生成的输出信号,断开其与上拉节点PU的连接。
9.根据权利要求8所述的GOA单元的驱动方法,其中:
控制电路响应于输出电路所生成的输出信号,断开该控制电路中包括的第一晶体管的源极与上拉节点PU的连接。
10.根据权利要求9所述的GOA单元的驱动方法,进一步包括:
在断开第一晶体管的源极与上拉节点PU的连接之后,控制电路响应于输入到输出电路的时钟信号,接通第一晶体管的源极与上拉节点PU的连接。
11.一种GOA装置,包括级联的多个根据权利要求1-7的任一个所述的GOA单元。
12.根据权利要求11的GOA装置,其中在所述级联的多个GOA单元中,
除了第一GOA单元和最后GOA单元之外的每个GOA单元的信号输入端连接到与其相邻的上一级GOA单元的输出端,
除了第一GOA单元和最后GOA单元之外的每个GOA单元的复位信号端连接到与其相邻的下一级GOA单元的输出端。
13.一种显示装置,包括根据权利要求11所述的GOA装置。
CN201710001592.2A 2017-01-03 2017-01-03 阵列基板行驱动单元、装置、驱动方法及显示装置 Expired - Fee Related CN107068077B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710001592.2A CN107068077B (zh) 2017-01-03 2017-01-03 阵列基板行驱动单元、装置、驱动方法及显示装置
US15/751,066 US10902810B2 (en) 2017-01-03 2017-07-28 Array substrate gate driving unit and apparatus thereof, driving method and display apparatus
PCT/CN2017/094820 WO2018126656A1 (zh) 2017-01-03 2017-07-28 阵列基板行驱动单元、装置、驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710001592.2A CN107068077B (zh) 2017-01-03 2017-01-03 阵列基板行驱动单元、装置、驱动方法及显示装置

Publications (2)

Publication Number Publication Date
CN107068077A CN107068077A (zh) 2017-08-18
CN107068077B true CN107068077B (zh) 2019-02-22

Family

ID=59623363

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710001592.2A Expired - Fee Related CN107068077B (zh) 2017-01-03 2017-01-03 阵列基板行驱动单元、装置、驱动方法及显示装置

Country Status (3)

Country Link
US (1) US10902810B2 (zh)
CN (1) CN107068077B (zh)
WO (1) WO2018126656A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107564458A (zh) * 2017-10-27 2018-01-09 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN108711401B (zh) * 2018-08-10 2021-08-03 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN110827735B (zh) * 2018-08-13 2021-12-07 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN109584780B (zh) 2019-01-30 2020-11-06 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
TWI719505B (zh) * 2019-06-17 2021-02-21 友達光電股份有限公司 元件基板
CN112309335B (zh) * 2019-07-31 2021-10-08 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN112802419B (zh) * 2019-11-13 2024-07-12 瀚宇彩晶股份有限公司 信号产生电路及显示装置
CN112967646B (zh) * 2020-11-11 2022-12-16 重庆康佳光电技术研究院有限公司 低电平有效的goa单元和显示屏
CN113035258B (zh) * 2021-03-09 2024-08-09 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示面板
CN114078417B (zh) * 2021-11-19 2024-01-09 京东方科技集团股份有限公司 Goa电路及其驱动方法、显示面板和显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103065578A (zh) * 2012-12-13 2013-04-24 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN103474038A (zh) * 2013-08-09 2013-12-25 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器与显示装置
CN103700355A (zh) * 2013-12-20 2014-04-02 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN105096865A (zh) * 2015-08-06 2015-11-25 京东方科技集团股份有限公司 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
CN105185349A (zh) * 2015-11-04 2015-12-23 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9437324B2 (en) * 2013-08-09 2016-09-06 Boe Technology Group Co., Ltd. Shift register unit, driving method thereof, shift register and display device
CN104766575B (zh) * 2015-04-07 2017-10-17 深圳市华星光电技术有限公司 一种goa电路及液晶显示器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103065578A (zh) * 2012-12-13 2013-04-24 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN103474038A (zh) * 2013-08-09 2013-12-25 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器与显示装置
CN103700355A (zh) * 2013-12-20 2014-04-02 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN105096865A (zh) * 2015-08-06 2015-11-25 京东方科技集团股份有限公司 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
CN105185349A (zh) * 2015-11-04 2015-12-23 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置

Also Published As

Publication number Publication date
WO2018126656A1 (zh) 2018-07-12
US20200090611A1 (en) 2020-03-19
US10902810B2 (en) 2021-01-26
CN107068077A (zh) 2017-08-18

Similar Documents

Publication Publication Date Title
CN107068077B (zh) 阵列基板行驱动单元、装置、驱动方法及显示装置
CN106128347B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105741802B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US10892028B2 (en) Shift register and method of driving the same, gate driving circuit and display device
US11037515B2 (en) Shift register unit and method for controlling the same, gate driving circuit, display device
CN104409038B (zh) 栅极驱动电路及其单元和一种amoled显示器
US11749154B2 (en) Gate driver on array circuit and display panel
CN103050106B (zh) 栅极驱动电路、显示模组和显示器
CN104637430B (zh) 栅极驱动电路及显示装置
US9524665B2 (en) Display panel and gate driver
CN107068088A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107464521A (zh) 移位寄存器单元、栅极驱动电路及驱动方法、显示装置
CN113257205B (zh) 一种栅极驱动电路及显示面板
US10971102B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN107527587A (zh) 移位寄存器单元、栅极驱动电路及驱动方法、显示装置
US10204586B2 (en) Gate driver on array (GOA) circuits and liquid crystal displays (LCDs)
CN110517622A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN110782940A (zh) 移位寄存单元、栅极驱动电路、阵列基板及显示装置
CN103632644B (zh) 显示面板
CN105489182B (zh) 显示基板和显示装置
CN108417183B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN106601178B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2021163912A1 (zh) 移位寄存器、栅极驱动电路及其驱动方法
CN107204176A (zh) 移位寄存器及其驱动方法、栅极驱动电路
CN111696490A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20190222

CF01 Termination of patent right due to non-payment of annual fee