[go: up one dir, main page]

CN106898603A - 高速半导体模块 - Google Patents

高速半导体模块 Download PDF

Info

Publication number
CN106898603A
CN106898603A CN201611020249.4A CN201611020249A CN106898603A CN 106898603 A CN106898603 A CN 106898603A CN 201611020249 A CN201611020249 A CN 201611020249A CN 106898603 A CN106898603 A CN 106898603A
Authority
CN
China
Prior art keywords
semiconductor
semiconductor chip
package
chip
join domain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611020249.4A
Other languages
English (en)
Other versions
CN106898603B (zh
Inventor
金炅洙
姜善远
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN106898603A publication Critical patent/CN106898603A/zh
Application granted granted Critical
Publication of CN106898603B publication Critical patent/CN106898603B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • H10W70/611
    • H10W70/635
    • H10W70/65
    • H10W72/00
    • H10W90/00
    • H10W90/701
    • H10W70/60
    • H10W72/07254
    • H10W72/247
    • H10W72/29
    • H10W72/59
    • H10W72/884
    • H10W74/00
    • H10W90/26
    • H10W90/291
    • H10W90/297
    • H10W90/721
    • H10W90/722
    • H10W90/724
    • H10W90/732
    • H10W90/734
    • H10W90/754

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

提供了一种高速半导体模块,所述半导体模块包括:模块基底,具有电连接元件;至少一个半导体封装件,设置在模块基底上,所述至少一个半导体封装件包括多个半导体芯片;连接区域,将半导体封装件电连接到模块基底,其中,连接区域包括:第一区域,在半导体封装件的半导体芯片的第一芯片的数据信号端子与模块基底之间电连接;第二区域,在半导体封装件的半导体芯片的第二芯片的数据信号端子与模块基底之间电连接;第三区域,在半导体封装件的第一芯片和第二芯片两者的指令/地址信号端子与模块基底之间电连接,其中,与第三区域相比,第一区域更接近于模块基底的电连接元件。

Description

高速半导体模块
本专利申请要求于2015年12月17日在韩国知识产权局提交的第10-2015-0181147号韩国专利申请的优先权,该申请的全部内容通过引用包含于此。
技术领域
本公开涉及半导体装置,具体地讲,涉及高速半导体模块。
背景技术
在数据处理系统(例如,计算机或通信系统)中,具有多个半导体封装件的半导体模块通常设置在模块板上。从半导体封装件传输或传输到半导体封装件的信号的延迟时间取决于与模块板的连接器的距离,或和与模块板的连接器的距离成比例,因此,半导体模块可能遭受减小的处理速度或信号失真。为了克服这些技术问题,正在研究各种半导体模块结构。
发明内容
一些实施例包括半导体模块,所述半导体模块包括:模块基底,具有电连接元件;至少一个半导体封装件,设置在模块基底上,所述至少一个半导体封装件包括多个半导体芯片;连接区域,将半导体封装件电连接到模块基底,其中,连接区域包括:第一区域,在半导体封装件的半导体芯片的第一芯片的数据信号端子与模块基底之间电连接;第二区域,在半导体封装件的半导体芯片的第二芯片的数据信号端子与模块基底之间电连接;第三区域,在半导体封装件的第一芯片和第二芯片两者的指令/地址信号端子与模块基底之间电连接,其中,与第三区域相比,第一区域更接近于模块基底的电连接元件。
一些实施例包括半导体模块,所述半导体模块包括:模块基底;多个半导体封装件,在模块基底上沿第一方向布置;电连接元件,在模块基底上沿第一方向延伸;其中,半导体封装件中的每个包括:封装基底,具有彼此相对的顶表面和底表面;多个半导体芯片,设置在封装基底的顶表面上并沿与第一方向交叉的第二方向布置;其中:半导体芯片共同安装在封装基底的顶表面上;第一方向和第二方向与封装基底的顶表面平行;第二方向为远离电连接元件延伸的方向。
一些实施例包括半导体模块,所述半导体模块包括设置在具有电连接元件的模块基底上的多个半导体封装件,其中,半导体封装件中的每个包括:封装基底,具有彼此相对的底表面和顶表面,所述底表面面对模块基底;多个半导体芯片,共同安装在封装基底的顶表面上,使得当在封装基底的顶表面上测量时所述多个半导体芯片与模块基底的电连接元件的距离彼此不同;封装基底的多个电连接元件,设置在封装基底的底表面上以将半导体芯片电连接到模块基底,其中,封装基底的所述多个电连接元件包括:多个第一连接元件,电连接到半导体芯片的数据信号端子;多个第二连接元件,电连接到半导体芯片的指令/地址信号端子,其中,封装基底包括:第一连接区域,设置在封装基底的底表面上,并且第一连接元件布置在第一连接区域上;第二连接区域,设置在封装基底的底表面上,并且第二连接元件布置在第二连接区域上,其中,第一连接区域比第二连接区域更接近于模块基底的电连接元件。
一些实施例包括半导体封装件,所述半导体封装件包括:封装基底,包括顶表面和底表面;第一半导体芯片和第二半导体芯片,安装在封装基底的顶表面上;多个数据连接元件,设置在封装基底的底表面上,并电连接到第一半导体芯片和第二半导体芯片中的每个的数据信号端子;多个指令/地址连接元件,设置在封装基底的底表面上,并电连接到第一半导体芯片和第二半导体芯片中的每个的指令/地址信号端子;其中,数据连接元件比指令/地址连接元件更接近封装基底的边缘设置。
附图说明
通过下面结合附图的简要描述,将更清楚地理解实施例。附图表现如这里描述的非限制性的示例实施例。
图1A是示出根据一些实施例的半导体模块的平面图。
图1B是示出图1A的一部分(例如,半导体封装件)的俯视图。
图1C是示出图1A的一部分(例如,半导体封装件)的仰视图。
图1D是沿图1C的线IA-IB截取的剖视图。
图2A是示出图1C的改进的示例的仰视图。
图2B是示出图1D的改进的示例的沿图2A的线IA'-IB'截取的剖视图。
图3A是示出根据一些实施例的半导体模块的平面图。
图3B是示出图3A的一部分(例如,半导体封装件)的俯视图。
图3C是示出图3A的一部分(例如,半导体封装件)的仰视图。
图3D是沿图3C的线IC-ID截取的剖视图。
图3E和图3F是示出图3C的改进的示例的俯视图。
图4A是示出根据一些实施例的半导体模块的平面图。
图4B是示出图4A的一部分(例如,半导体封装件)的俯视图。
图4C是示出图4A的一部分(例如,半导体封装件)的仰视图。
图4D是沿图4C的线IE-IF截取的剖视图。
图5A是示出根据一些实施例的半导体模块的平面图。
图5B是示出图5A的一部分(例如,半导体封装件)的俯视图。
图5C是示出图5A的一部分(例如,半导体封装件)的仰视图。
图5D是沿图5C的线IG-IH截取的剖视图。
图5E是沿图5C的线II-IJ截取的剖视图。
具体实施方式
图1A是示出根据一些实施例的半导体模块的平面图。图1B是示出图1A的一部分(例如,半导体封装件)的俯视图。图1C是示出图1A的一部分(例如,半导体封装件)的仰视图。图1D是沿图1C的线IA-IB截取的剖视图。
参照图1A,半导体模块10可以包括:模块基底90,具有两个相对的表面(例如,顶表面90a和底表面90b);至少一个半导体封装件100,设置在模块基底90的顶表面90a上;连接器95,设置在模块基底90的顶表面90a的边缘区域上。箭头151和152可以代表在半导体封装件100与连接器95之间交换的数据信号(例如,DQ、DQS、DQSB)的传输或路线。如这里所使用的,数据信号将由参考符号“DQ1”和/或“DQ2”表示。例如,参考符号“DQ1”可以包括诸如DQ、DQS和DQSB的数据信号。相同的情况可以适用于参考符号“DQ2”。
半导体模块10可以包括存储器模块(例如,动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、相变随机存取存储器(PRAM)、磁阻随机存取存储器(MRAM)、铁电随机存取存储器(FeRAM)、电阻式随机存取存储器(RRAM)、闪存或电可擦除可编程只读存储器(EEPROM)模块)。例如,半导体模块10可以包括多个半导体封装件100,半导体封装件100中的每个可以包括两个或更多个存储芯片。半导体模块10还可以包括设置在模块基底90的顶表面90a上的缓冲芯片190。缓冲芯片190可以被配置为以缓冲的方式将从外部装置80(例如,存储控制器)提供的信号(例如,指令信号(CMD)、地址信号(ADDR)和控制信号(CTRL))提供到半导体封装件100。外部装置80可以被配置为使用这样的信号来控制从半导体封装件100读取数据和向半导体封装件100写入数据。箭头195可以代表从外部装置80或缓冲芯片190传输到半导体封装件100的非数据信号(例如,CMD、ADDR和CTRL)的传输或路线。为了简洁起见,非数据信号将被称为“指令/地址信号C/A”。例如,指令/地址信号C/A可以包括指令信号(CMD)、地址信号(ADDR)和控制信号(CTRL)等。
模块基底90可以具有矩形形状;例如,模块基底90的在第一方向X上的长度可以比在与第一方向X垂直的第二方向Y上的长度长。半导体封装件100可以在第一方向X上彼此分隔开。缓冲芯片190可以设置在模块基底90的顶表面90a的中心处或者与中心邻近的区域处。连接器95可以包括多个焊盘,所述多个焊盘设置在模块基底90的顶表面90a的下边缘区域上并布置在第一方向X上。
设置在模块基底90的顶表面90a上的结构可以与位于模块基底90的底表面90b上的结构基本相同或相似。例如,半导体模块10还可以包括设置在模块基底90的底表面90b上的多个半导体封装件100,在一些实施例中,半导体模块10还可以包括设置在模块基底90的底表面90b上的缓冲芯片190。
参照图1B和图1D,半导体封装件100可以包括具有两个相对表面(例如,顶表面101a和底表面101b)的封装基底101(例如,印刷电路板)、设置在封装基底101的顶表面101a上的至少两个芯片堆110和120以及覆盖芯片堆110和120的模制层103。
第一芯片堆110可以包括堆叠在封装基底101的顶表面101a上的第一下半导体芯片111和第一上半导体芯片112。第一粘合层113可以设置在第一下半导体芯片111与封装基底101之间以及第一下半导体芯片111与第一上半导体芯片112之间。第一下半导体芯片111和第一上半导体芯片112可以彼此电连接和/或通过第一接合布线114电连接到封装基底101。第一下半导体芯片111和第一上半导体芯片112中的每个可以包括第一芯片焊盘116,第一接合布线114电连接到第一芯片焊盘116。在一些实施例中,还可以在第一上半导体芯片112上堆叠至少一个半导体芯片。
第二芯片堆120可以具有与第一芯片堆110相同或相似的结构。例如,第二芯片堆120可以包括与第一芯片堆110的相应结构相似的第二下半导体芯片121、第二上半导体芯片122、第二粘合层123、第二接合布线124和第二芯片焊盘126。
半导体芯片111、112、121和122可以具有相同的结构或者可以是相同的种类;例如,全部的半导体芯片111、112、121和122可以是相同种类的存储芯片。在一些实施例中,半导体芯片111、112、121和122中的至少一个可以被配置为具有彼此不同的结构。尽管仅使用两个芯片堆110和120作为示例,但在其他实施例中,更多个芯片堆可以类似地安装在封装基底101上。
根据本实施例,如图1B所示,第一芯片堆110和第二芯片堆120可以一起安装在单个封装基底101上。第一芯片堆110和第二芯片堆120可以在单个封装基底101上在第二方向Y上布置。因此,能够减小半导体封装件100的尺寸(例如,在第二方向Y上的长度H1)。第一接合布线114和第二接合布线124中的每个可以在第一方向X上延伸。这可以能够减小第一芯片堆110与第二芯片堆120之间的空间,因此,可以进一步减小半导体封装件100的尺寸H1。由于减小半导体封装件100的尺寸H1,因此能够减小图1A的半导体模块10的在第二方向Y上的尺寸H2。
参照图1C和图1D,半导体模块10可以包括多个连接区域110A、120A和130A,多个连接区域110A、120A和130A设置在封装基底101的底表面101b上并且分别包括用于将半导体封装件100电连接到模块基底90的连接元件115、125和135。连接区域110A、120A和130A可以包括分别作为从半导体封装件100传输和/或向半导体封装件100传输的数据信号DQ1和DQ2的传输路径的第一数据连接区域110A和第二数据连接区域120A、以及作为向半导体封装件100传输指令/地址信号C/A的传输路径的共连接区域130A。
第一数据连接区域110A可以包括作为在第一芯片堆110与连接器95之间传输的第一数据信号DQ1的传输路径的多个第一连接元件115。第一连接元件115可以通过第一接合布线114电连接到第一芯片焊盘116。第一芯片焊盘116中的一些可以是被配置为传输和/或接收第一数据信号DQ1的数据信号端子。第二数据连接区域120A可以包括作为在第二芯片堆120与连接器95之间传输的第二数据信号DQ2的传输路径的多个第二连接元件125。第二连接元件125可以通过第二接合布线124电连接到第二芯片焊盘126。第二芯片焊盘126中的一些可以是被配置为传输和/或接收第二数据信号DQ2的数据信号端子。共连接区域130A可以包括作为向半导体封装件100传输的指令/地址信号C/A的传输路径的多个第三连接元件135。第三连接元件135可以电连接到第一芯片焊盘116和第二芯片焊盘126。第一芯片焊盘116和第二芯片焊盘126中的一些可以是被配置为传输和/或接收指令/地址信号C/A的指令/地址信号端子。第一连接元件至第三连接元件115、125和135可以包括例如设置在封装基底101的底表面101b与模块基底90的顶表面90a之间的焊料突起或焊料球;然而,在其他实施例中,不同的结构可以用于第一连接元件至第三连接元件115、125和135。
一对第一芯片堆110和第二芯片堆120可以被配置为共享指令/地址信号C/A。这可以能够减小第三连接元件135的数量。传输到半导体封装件100的指令/地址信号C/A可以通过第三连接元件135中的至少一个传输到第一芯片堆110和第二芯片堆120中的一个。例如,指令/地址信号C/A可以传输到由第三连接元件135中的至少一个(例如,芯片选择球)选择的至少一个半导体芯片111、112、121和122。数据信号DQ1和DQ2可以通过连接元件115和125中的相应的连接元件来传输到半导体芯片111、112、121和122中的相应的半导体芯片。
第一数据连接区域110A和第二数据连接区域120A中的每个可以与第一芯片堆110的至少一部分叠置,共连接区域130A可以与第二芯片堆120的至少一部分叠置。然而,实施例不限于此。例如,共连接区域130A可以与第一芯片堆110的至少一部分叠置。
根据本实施例,与共连接区域130A相比,第一数据连接区域110A和第二数据连接区域120A中的至少一个可以更靠近连接器95。例如,第一数据连接区域110A和第二数据连接区域120A可以在封装基底101的底表面101b上在第一方向X上布置并且可以与连接器95邻近设置。由于第一数据连接区域110A与连接器95邻近,因此能够减小连接器95与电连接到第一连接元件115的第一芯片焊盘116之间的第一路线151的长度。第一路线151的长度的减小可以能够实现第一芯片堆110与连接器95之间的第一数据信号DQ1的更快的传输或交换。由于第二数据连接区域120A类似地设置,因此也可以改善第二芯片堆20与连接器95之间的第二数据信号DQ2的传输或交换。
在一些实施例中,半导体封装件100还可以包括第三芯片堆和第三数据连接区域,这里,第三数据连接区域可以作为用于传输到第三芯片堆的第三数据信号的信号路径。与第一芯片堆110和第二芯片堆120一起的第三芯片堆可以布置在第二方向Y上。与第一数据连接区域110A和第二数据连接区域120A一起的第三数据连接区域可以布置在第一方向X上。在一些实施例中,半导体封装件100的所有数据连接区域可以沿X方向布置,使得每个数据连接区域与连接器95邻近。
如这里所使用的,第一路线151和第二路线152中的每个可以用于表示“信号传输”或“信号传输路径”,但实施例不限于此。例如,第一路线151可以代表第一连接元件115与连接器95之间的信号线,第二路线152可以代表第二连接元件125与连接器95之间的信号线。
图2A是示出图1C的改进的示例的仰视图。图2B是示出图1D的改进的示例的沿图2A的线IA'-IB'截取的剖视图。
参照图2A,共连接区域130A和混合数据连接区域140A可以设置在封装基底101的底表面101b上。这里,共连接区域130A可以作为指令/地址信号C/A的传输路径,混合数据连接区域140A可以设置为与连接器95邻近,比共连接区域130A更接近连接器95,并且可以作为数据信号DQ1和DQ2的传输路径。混合数据连接区域140A可以包括多个第一连接元件115和多个第二连接元件125,多个第一连接元件115设置为将第一芯片堆110电连接到连接器95,多个第二连接元件125设置为将第二芯片堆120电连接到连接器95。根据本实施例,第一连接元件115和第二连接元件125可以混合并且设置在单个混合数据连接区域140A中。
参照图2B,半导体封装件100可以具有单层结构。例如,半导体封装件100可以包括设置在封装基底101的顶表面101a上的第一下半导体芯片111和第二下半导体芯片121。如先前参照图1C和图1D描述的,第一下半导体芯片111和第二下半导体芯片121可以通过接合布线连接到封装基底101。然而,在其他实施例中,芯片堆可以用于如上所述的单个半导体芯片111和121中的一个或更多个的位置中。
图3A是示出根据一些实施例的半导体模块的平面图。图3B是示出图3A的一部分(例如,半导体封装件)的俯视图。图3C是示出图3A的一部分(例如,半导体封装件)的仰视图。图3D是沿图3C的线IC-ID截取的剖视图。图3E和图3F是示出图3C的改进的示例的俯视图。
参照图3A,半导体模块20可以具有与图1A的半导体模块10相似的结构。半导体模块20可以包括多个半导体封装件200,多个半导体封装件200设置在模块基底90的顶表面90a上并布置在第一方向X上。在一些实施例中,多个半导体封装件200还可以设置在模块基底90的底表面90b上。
参照图3B和图3D,半导体封装件200可以安装在单个封装基底101的顶表面101a上并且可以包括包封有模制层203的至少两个芯片堆210和220。第一芯片堆210和第二芯片堆220可以布置在第二方向Y上。
第一芯片堆210可以堆叠在封装基底101的顶表面101a上并且可以包括第一下半导体芯片211和第一上半导体芯片212。第一芯片堆210可以包括至少一个第一贯穿电极214,所述至少一个第一贯穿电极214设置在第一下半导体芯片211和第一上半导体芯片212中的每个中。例如,第一贯穿电极214可以设置为穿过第一下半导体芯片211和第一上半导体芯片212中的每个的至少一部分。第一连接端子213(例如,焊料球或焊料突起)可以设置在第一下半导体芯片211与封装基底101之间以及第一下半导体芯片211与第一上半导体芯片212之间并且可以电连接到第一贯穿电极214。第一下半导体芯片211和第一上半导体芯片212可以彼此电连接和/或通过第一贯穿电极214电连接到封装基底101。在一些实施例中,还可以在第一上半导体芯片212上堆叠至少一个半导体芯片。
第二芯片堆220可以与第一芯片堆210具有相同或相似的结构。例如,第二芯片堆220可以堆叠在封装基底101的顶表面101a上并且可以包括与第一芯片堆210的相应结构相似的第二下半导体芯片221、第二上半导体芯片222、第二连接端子223和第二贯穿电极224。
除了上述特征之外,图3C和图3D的半导体模块可以被配置为具有与图1C和图1D的半导体模块基本相同的特征。在一些实施例中,如先前参照图2A描述的,半导体模块20可以包括共连接区域130A和混合数据连接区域140A。
如图3B或图3C所示,在第二方向Y上延伸的第一贯穿电极214可以布置在第一芯片堆210的中心区域上以形成与第二方向Y平行的一个或更多个列。相似地,在第二方向Y上延伸的第二贯穿电极224可以布置在第二芯片堆220的中心区域上以形成与第二方向Y平行的一个或更多个列。第一贯穿电极214和第二贯穿电极224可以设置为在第二方向Y上对齐。
可选择地,如图3E所示,在第一方向X上延伸的第一贯穿电极214可以布置在第一芯片堆210的中心区域上以形成与第一方向X平行的一个或更多个列。相似地,在第一方向X上延伸的第二贯穿电极224可以布置在第二芯片堆220的中心区域上以形成与第一方向X平行的一个或更多个列。在一些实施例中,如图3F所示,第一贯穿电极214和第二贯穿电极224可以以网状或栅格状布置。
图4A是示出根据一些实施例的半导体模块的平面图。图4B是示出图4A的一部分(例如,半导体封装件)的俯视图。图4C是示出图4A的一部分(例如,半导体封装件)的仰视图。图4D是沿图4C的线IE-IF截取的剖视图。
参照图4A,半导体模块30可以具有与图1A的半导体模块10相似的结构。半导体模块30可以包括多个半导体封装件300,多个半导体封装件300在模块基底90的顶表面90a和底表面90b中的至少一个上在第一方向X上布置。
参照图4B和图4D,半导体封装件300可以具有单层结构。例如,半导体封装件300可以包括第一半导体芯片311和第二半导体芯片321,第一半导体芯片311和第二半导体芯片321在封装基底101的顶表面101a上沿第二方向Y布置并且包封有模制层303。在一些实施例中,第一半导体芯片311和第二半导体芯片321可以以倒装芯片的方式安装在封装基底101上。第一半导体芯片311可以通过一个或更多个第一连接端子314(例如,焊料球或焊料突起)来电连接到封装基底101。第一半导体芯片311可以包括结合到第一连接端子314的第一芯片焊盘316。相似地,第二半导体芯片321可以通过一个或更多个第二连接端子324(例如,焊料球或焊料突起)来电连接到封装基底101。第二半导体芯片321可以包括结合到第二连接端子324的第二芯片焊盘326。
参照图4C和图4D,封装基底101的底表面101b和位于底表面101b上的结构可以与参照图1C和图1D描述的底表面101b和其上结构相同或相似。例如,半导体模块30可以包括与连接器95邻近的第一数据连接区域110A和第二数据连接区域120A以及远离连接器95的共连接区域130A。除了上述特征之外,图4C和图4D的半导体模块可以被配置为具有与图1C和图1D的半导体模块基本相同或相似的特征。在一些实施例中,如先前参照图2A描述的,半导体模块30可以包括共连接区域130A和混合数据连接区域140A。
图5A是示出根据一些实施例的半导体模块的平面图。图5B是示出图5A的一部分(例如,半导体封装件)的俯视图。图5C是示出图5A的一部分(例如,半导体封装件)的仰视图。图5D是沿图5C的线IG-IH截取的剖视图。图5E是沿图5C的线II-IJ截取的剖视图。
参照图5A,半导体模块40可以具有与图1A的半导体模块10相似的结构。半导体模块40可以包括多个半导体封装件400,多个半导体封装件400在模块基底90的顶表面90a和底表面90b中的至少一个上在第一方向X上布置。
参照图5B,半导体封装件400可以设置在封装基底101的顶表面101a上并且可以包括包封有模制层403(例如,见图5D或图5E)的第一芯片堆410和第二芯片堆420。第一芯片堆410和第二芯片堆420可以布置在第一方向X上。例如,如果半导体封装件400或半导体模块40的尺寸不强烈取决于设置在第一芯片堆410和第二芯片堆420中的半导体芯片的一些尺寸(例如,在第一方向X上的长度),则第一芯片堆410和第二芯片堆420可以布置在第一方向X上。
如图5D所示,第一芯片堆410可以包括堆叠在封装基底101的顶表面101a上的第一下半导体芯片411和第一上半导体芯片412、用于将第一下半导体芯片411附着到第一上半导体芯片412并且将第一下半导体芯片411附着到封装基底101的第一粘合层413以及用于将第一下半导体芯片411和第一上半导体芯片412电连接到封装基底101的第一接合布线414。第一下半导体芯片411和第一上半导体芯片412可以包括电连接到第一接合布线414的第一芯片焊盘416。如图5B所示,第一接合布线414中的每个可以在第二方向Y上延伸。
如图5E所示,第二芯片堆420可以包括堆叠在封装基底101的顶表面101a上的第二下半导体芯片421和第二上半导体芯片422、用于将第二下半导体芯片421附着到第二上半导体芯片422并且将第二下半导体芯片421附着到封装基底101的第二粘合层423以及用于将第二下半导体芯片421和第二上半导体芯片422电连接到封装基底101的第二接合布线424。第二下半导体芯片421和第二上半导体芯片422可以包括电连接到第二接合布线424的第二芯片焊盘426。如图5B所示,第二接合布线424中的每个可以在第二方向Y上延伸。
参照图5C、图5D和图5E,封装基底101的底表面101b和位于底表面101b上的结构可以与参照图1C和图1D描述的底表面101b和其上结构相同或相似。除了上述特征之外,图5C至图5E的半导体模块可以被配置为具有与图1C和图1D的半导体模块基本相同或相似的特征。在一些实施例中,如先前参照图2A描述的,半导体模块40可以包括共连接区域130A和混合数据连接区域140A。
根据一些实施例,多个半导体封装件集成为单个半导体封装件,因此,能够减小半导体封装件的整体尺寸并且能够减小半导体模块的尺寸。此外,连接端子可以布置为减小路线路径的长度或使路线路径的长度最小化,因此,能够改善半导体模块的数据处理速度。
尽管已经示出并描述了具体实施例,但是本领域的普通技术人员将理解的是,在不脱离所附权利要求的精神和范围的情况下,在这里可以做出形式上和细节上的改变。

Claims (25)

1.一种半导体模块,所述半导体模块包括:
模块基底,具有电连接元件;
至少一个半导体封装件,设置在模块基底上,所述至少一个半导体封装件包括多个半导体芯片;以及
连接区域,将半导体封装件电连接到模块基底,
其中,连接区域包括:第一区域,在半导体封装件的半导体芯片的第一芯片的数据信号端子与模块基底之间电连接;第二区域,在半导体封装件的半导体芯片的第二芯片的数据信号端子与模块基底之间电连接;以及第三区域,在半导体封装件的第一芯片和第二芯片两者的指令/地址信号端子与模块基底之间电连接,
其中,与第三区域相比,第一区域更接近于模块基底的电连接元件。
2.根据权利要求1所述的半导体模块,其中:
半导体封装件包括具有彼此相对的底表面和顶表面的封装基底,所述底表面面对模块基底;
半导体芯片设置在封装基底的顶表面上并沿与封装基底的顶表面平行的第一方向布置;
第一方向远离模块基底的电连接元件延伸。
3.根据权利要求2所述的半导体模块,其中:
连接区域设置在封装基底的底表面上;
连接区域的第一区域和第三区域沿第一方向布置。
4.根据权利要求3所述的半导体模块,其中,第一区域和第二区域沿与第一方向垂直的第二方向布置。
5.根据权利要求1所述的半导体模块,其中,半导体封装件还包括将半导体芯片电连接到封装基底的多条接合布线。
6.根据权利要求1所述的半导体模块,其中,半导体封装件还包括多个贯穿电极,所述多个贯穿电极分别将半导体芯片电连接到封装基底并且穿过半导体芯片的至少一部分。
7.根据权利要求1所述的半导体模块,其中,半导体封装件还包括多个连接端子,所述多个连接端子将半导体芯片电连接到封装基底并且设置在半导体芯片与封装基底之间。
8.根据权利要求1所述的半导体模块,其中
模块基底包括彼此相对的顶表面和底表面,
半导体封装件设置在顶表面和底表面中的至少一者上。
9.根据权利要求1所述的半导体模块,其中:
第一区域包括多个第一连接元件;
第二区域包括多个第二连接元件;
第一连接元件与第二连接元件交错。
10.根据权利要求1所述的半导体模块,其中:
半导体封装件包括具有彼此相对的底表面和顶表面的封装基底,所述底表面面对模块基底;
半导体芯片设置在封装基底的顶表面上并沿与封装基底的顶表面平行的第一方向布置;
第一方向与模块基底的电连接元件平行地延伸。
11.一种半导体模块,所述半导体模块包括:
模块基底;
多个半导体封装件,在模块基底上沿第一方向布置;
电连接元件,在模块基底上沿第一方向延伸;
其中,每个半导体封装件包括:封装基底,具有彼此相对的顶表面和底表面;以及多个半导体芯片,设置在封装基底的顶表面上并沿与第一方向交叉的第二方向布置;
其中:
半导体芯片共同安装在封装基底的顶表面上;
第一方向和第二方向与封装基底的顶表面平行;
第二方向为远离电连接元件延伸的方向。
12.根据权利要求11所述的半导体模块,所述半导体模块还包括连接区域,所述连接区域设置在模块基底与封装基底之间以将半导体封装件电连接到模块基底,对于每个半导体封装件,所述连接区域包括:
第一区域,在半导体芯片的数据信号端子与模块基底之间电连接;以及第二区域,在半导体芯片的指令/地址信号端子与模块基底之间电连接,其中,第一区域和第二区域在封装基底的底表面上沿第二方向布置。
13.根据权利要求12所述的半导体模块,其中,第一区域比第二区域更接近于电连接元件。
14.根据权利要求13所述的半导体模块,其中,对于每个半导体封装件,半导体芯片包括:
第一半导体芯片,与电连接元件邻近;以及
第二半导体芯片,比第一半导体芯片更远离电连接元件;
其中,第一区域包括:
第一数据连接区域,电连接到第一半导体芯片的数据信号端子;以及
第二数据连接区域,电连接到第二半导体芯片的数据信号端子。
15.根据权利要求14所述的半导体模块,其中:
第二区域包括电连接到第一半导体芯片和第二半导体芯片的指令/地址信号端子的共连接区域,
第一半导体芯片和第二半导体芯片电连接到共连接区域以共享通过共连接区域传输的指令/地址信号。
16.根据权利要求14所述的半导体模块,其中,第一数据连接区域和第二数据连接区域在封装基底的底表面上沿第一方向布置。
17.根据权利要求14所述的半导体模块,其中,在第一数据连接区域与电连接元件之间传输的数据信号的传输路径的长度等于在第二数据连接区域与电连接元件之间传输的数据信号的传输路径的长度。
18.一种半导体模块,所述半导体模块包括设置在具有电连接元件的模块基底上的多个半导体封装件,其中,每个半导体封装件包括:
封装基底,具有彼此相对的底表面和顶表面,所述底表面面对模块基底;
多个半导体芯片,共同安装在封装基底的顶表面上,使得当在封装基底的顶表面上测量时所述多个半导体芯片与模块基底的电连接元件的距离彼此不同;以及
封装基底的多个电连接元件,设置在封装基底的底表面上以将半导体芯片电连接到模块基底,
其中,封装基底的所述多个电连接元件包括:多个第一连接元件,电连接到半导体芯片的数据信号端子;以及多个第二连接元件,电连接到半导体芯片的指令/地址信号端子,
其中,封装基底包括:第一连接区域,设置在封装基底的底表面上,并且第一连接元件布置在第一连接区域上;以及第二连接区域,设置在封装基底的底表面上,并且第二连接元件布置在第二连接区域上,
其中,第一连接区域比第二连接区域更接近于模块基底的电连接元件。
19.根据权利要求18所述的半导体模块,其中:
模块基底包括彼此相对的顶表面和底表面,
半导体封装件设置在模块基底的顶表面上并且沿与模块基底的顶表面平行的第一方向布置,
每个半导体封装件的半导体芯片设置在封装基底的顶表面上并且沿与第一方向垂直的第二方向布置,
第一连接区域和第二连接区域在封装基底的底表面上沿第二方向布置。
20.根据权利要求19所述的半导体模块,其中,对于每个半导体封装件,第一连接区域包括:
第一数据连接区域,电连接到半导体芯片中的第一半导体芯片的数据信号端子;以及
第二数据连接区域,电连接到半导体芯片中的第二半导体芯片的数据信号端子,
其中,第一数据连接区域和第二数据连接区域在封装基底的底表面上沿第一方向布置。
21.一种半导体封装件,所述半导体封装件包括:
封装基底,包括顶表面和底表面;
第一半导体芯片和第二半导体芯片,安装在封装基底的顶表面上;
多个数据连接元件,设置在封装基底的底表面上,并电连接到第一半导体芯片和第二半导体芯片中的每个的数据信号端子;以及
多个指令/地址连接元件,设置在封装基底的底表面上,并电连接到第一半导体芯片和第二半导体芯片中的每个的指令/地址信号端子;
其中,数据连接元件比指令/地址连接元件更接近封装基底的边缘设置。
22.根据权利要求21所述的半导体封装件,其中:
数据连接元件设置在第一连接区域和第二连接区域中;
设置在第一连接区域中的数据连接元件电连接到第一半导体芯片;
设置在第二连接区域中的数据连接元件电连接到第二半导体芯片;
第一连接区域和第二连接区域分开。
23.根据权利要求21所述的半导体封装件,其中:
数据连接元件设置在第一连接区域和第二连接区域中;
设置在第一连接区域中的数据连接元件电连接到第一半导体芯片;
设置在第二连接区域中的数据连接元件电连接到第二半导体芯片;
第一连接区域和第二连接区域交错。
24.根据权利要求21所述的半导体封装件,其中,第一半导体芯片和第二半导体芯片沿与封装基底的所述边缘垂直的方向布置。
25.根据权利要求21所述的半导体封装件,其中,第一半导体芯片和第二半导体芯片沿与封装基底的所述边缘平行的方向布置。
CN201611020249.4A 2015-12-17 2016-11-18 高速半导体模块 Active CN106898603B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2015-0181147 2015-12-17
KR1020150181147A KR102497239B1 (ko) 2015-12-17 2015-12-17 고속 신호 특성을 갖는 반도체 모듈

Publications (2)

Publication Number Publication Date
CN106898603A true CN106898603A (zh) 2017-06-27
CN106898603B CN106898603B (zh) 2021-11-05

Family

ID=59066382

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611020249.4A Active CN106898603B (zh) 2015-12-17 2016-11-18 高速半导体模块

Country Status (3)

Country Link
US (2) US10522506B2 (zh)
KR (1) KR102497239B1 (zh)
CN (1) CN106898603B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110061002A (zh) * 2018-08-31 2019-07-26 济南德欧雅安全技术有限公司 一种存储器件
WO2021204072A1 (zh) * 2020-04-08 2021-10-14 北京芯海视界三维科技有限公司 端子连接结构、显示单元及显示器

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180130043A (ko) * 2017-05-25 2018-12-06 에스케이하이닉스 주식회사 칩 스택들을 가지는 반도체 패키지
KR102560781B1 (ko) * 2018-04-27 2023-07-31 삼성전자주식회사 반도체 모듈
US10952327B2 (en) * 2018-04-27 2021-03-16 Samsung Electronics Co., Ltd. Semiconductor module
KR102818468B1 (ko) 2020-09-04 2025-06-11 삼성전자주식회사 비휘발성 메모리 패키지 및 이를 포함하는 스토리지 장치
US20240243112A1 (en) * 2023-01-12 2024-07-18 Meta Platforms, Inc. Three Dimensional Application-Specific Integrated Circuit Architecture

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050006784A1 (en) * 2003-05-30 2005-01-13 Seiko Epson Corporation Semiconductor device, electronic device, electronic apparatus, and method of manufacturing semiconductor device
US20100078809A1 (en) * 2007-02-06 2010-04-01 Frank Lambrecht Semiconductor Module with Micro-Buffers
CN104798450A (zh) * 2012-12-28 2015-07-22 英特尔公司 多通道存储器模块

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100314130B1 (ko) * 1999-06-15 2001-11-15 윤종용 단위 메모리에서 출력되는 데이터의 수보다 넓은 전송율을 가지는 패키징 방법
US6734539B2 (en) * 2000-12-27 2004-05-11 Lucent Technologies Inc. Stacked module package
US7447240B2 (en) * 2004-03-29 2008-11-04 Micron Technology, Inc. Method and system for synchronizing communications links in a hub-based memory system
US7317256B2 (en) * 2005-06-01 2008-01-08 Intel Corporation Electronic packaging including die with through silicon via
US8516185B2 (en) 2009-07-16 2013-08-20 Netlist, Inc. System and method utilizing distributed byte-wise buffers on a memory module
US8787060B2 (en) 2010-11-03 2014-07-22 Netlist, Inc. Method and apparatus for optimizing driver load in a memory package
JP5649293B2 (ja) 2009-08-27 2015-01-07 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. メモリモジュール
US8930647B1 (en) 2011-04-06 2015-01-06 P4tents1, LLC Multiple class memory systems
JP5857129B2 (ja) * 2011-10-03 2016-02-10 インヴェンサス・コーポレイション 窓なしのワイヤボンドアセンブリのためのスタブ最小化
KR20130078455A (ko) 2011-12-30 2013-07-10 삼성전자주식회사 메모리 특성 정보를 저장하는 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 메모리 시스템 및 반도체 메모리 장치의 동작방법
KR20130093455A (ko) 2012-02-14 2013-08-22 삼성전자주식회사 메모리 모듈
KR102107147B1 (ko) * 2013-02-01 2020-05-26 삼성전자주식회사 패키지 온 패키지 장치
US9000599B2 (en) 2013-05-13 2015-04-07 Intel Corporation Multichip integration with through silicon via (TSV) die embedded in package
CN105612580B (zh) 2013-11-11 2019-06-21 拉姆伯斯公司 使用标准控制器部件的大容量存储系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050006784A1 (en) * 2003-05-30 2005-01-13 Seiko Epson Corporation Semiconductor device, electronic device, electronic apparatus, and method of manufacturing semiconductor device
US20100078809A1 (en) * 2007-02-06 2010-04-01 Frank Lambrecht Semiconductor Module with Micro-Buffers
CN104798450A (zh) * 2012-12-28 2015-07-22 英特尔公司 多通道存储器模块

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110061002A (zh) * 2018-08-31 2019-07-26 济南德欧雅安全技术有限公司 一种存储器件
CN110061002B (zh) * 2018-08-31 2021-09-21 济南德欧雅安全技术有限公司 一种存储器件
WO2021204072A1 (zh) * 2020-04-08 2021-10-14 北京芯海视界三维科技有限公司 端子连接结构、显示单元及显示器

Also Published As

Publication number Publication date
US10522506B2 (en) 2019-12-31
CN106898603B (zh) 2021-11-05
US20170179079A1 (en) 2017-06-22
US10720408B2 (en) 2020-07-21
KR102497239B1 (ko) 2023-02-08
KR20170073004A (ko) 2017-06-28
US20200083195A1 (en) 2020-03-12

Similar Documents

Publication Publication Date Title
US10720408B2 (en) High-speed semiconductor modules
US9679876B2 (en) Microelectronic package having at least two microelectronic elements that are horizontally spaced apart from each other
JP4072505B2 (ja) 積層型半導体パッケージ
US9423824B2 (en) Stub minimization for multi-die wirebond assemblies with parallel windows
US8441111B2 (en) Stub minimization for multi-die wirebond assemblies with parallel windows
KR102509048B1 (ko) 반도체 패키지
CN108155174A (zh) 包括堆叠芯片的半导体存储器件及具有其的存储模块
US9559079B2 (en) Semiconductor stack packages
CN108091643A (zh) 半导体封装及其制造方法
CN104779218B (zh) 芯片封装结构
TWI867174B (zh) 半導體封裝
US9159664B2 (en) Semiconductor device
KR20210034784A (ko) 솔리드 스테이트 드라이브 장치 및 그 제조 방법
CN114121873A (zh) 具有球栅阵列的设备和系统及相关微电子装置和装置封装
US9219050B2 (en) Microelectronic unit and package with positional reversal
KR20200011820A (ko) 반도체 패키지
US12362313B2 (en) Semiconductor package with balanced wiring structure
US20260033389A1 (en) Semiconductor package
KR20240018741A (ko) 반도체 패키지
KR20250026014A (ko) 반도체 패키지

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant