CN106816467B - 半导体装置及其制造方法 - Google Patents
半导体装置及其制造方法 Download PDFInfo
- Publication number
- CN106816467B CN106816467B CN201510860803.9A CN201510860803A CN106816467B CN 106816467 B CN106816467 B CN 106816467B CN 201510860803 A CN201510860803 A CN 201510860803A CN 106816467 B CN106816467 B CN 106816467B
- Authority
- CN
- China
- Prior art keywords
- fins
- substrate
- amorphous layer
- region
- etching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6215—Fin field-effect transistors [FinFET] having multiple independently-addressable gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
- H10D62/371—Inactive supplementary semiconductor regions, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0217—Manufacture or treatment of FETs having insulated gates [IGFET] forming self-aligned punch-through stoppers or threshold implants under gate regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
- H10D30/0241—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] doping of vertical sidewalls, e.g. using tilted or multi-angled implants
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H10P30/20—
-
- H10P95/90—
-
- H10W10/014—
-
- H10W10/17—
Landscapes
- Engineering & Computer Science (AREA)
- Element Separation (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了一种半导体装置及其制造方法,涉及半导体技术领域。其中,所述方法包括:提供衬底;在所述衬底中形成非晶层;以所述非晶层为停止层对所述衬底进行第一刻蚀,以形成一个或多个第一鳍片;对所述非晶层进行沟道停止离子注入,以在所述非晶层中形成杂质区;执行退火工艺,以激活所述杂质区中的杂质,所述非晶层在退火工艺中消失;对各个第一鳍片之间的衬底进行第二刻蚀,以将所述第一鳍片形成第二鳍片;在各个第二鳍片之间形成隔离区,以至少部分填充各个第二鳍片之间的空间。本发明能够抑制沟道停止离子注入的杂质向沟道中扩散。
Description
技术领域
本发明涉及半导体技术领域,尤其涉及一种半导体装置及其制造方法。
背景技术
随着金属氧化物半导体场效应晶体管(Metal Oxide Semiconductor FieldEffect Transistor,MOSFET)关键尺寸的缩小,短沟道效应(Short Channel Effect,SCE)成为一个至关重要的问题。鳍式场效应晶体管(Fin Field Effect Transistor,FinFET)具有良好的栅控能力,能够有效地抑制短沟道效应。因此,在小尺寸的半导体元件设计中通常采用FinFET器件。
由于器件尺寸的减小,容易出现穿通效应(punch through effect)。为了抑制穿通效应,通常需要在鳍片的底部进行沟道停止离子注入(channel stop IMP)。然而对于NMOS器件来说,沟道停止离子注入的离子通常为硼离子或二氟化硼离子,在退火激活后,由于随机掺杂波动(Random Dopant Fluctuation,RDF),通过沟道停止离子注入掺入的杂质很容易扩散到沟道中,沟道中杂质的增大会降低器件的性能,例如降低载流子的迁移率。
为了抑制注入杂质向沟道的扩散,通常会在鳍片中形成非晶层,但是本发明的发明人发现,现有的工艺是先进行浅沟槽隔离(STI)工艺,后进行沟道停止离子注入,因此STI工艺的高温退火会使得非晶层消失,这样,在进行沟道停止离子注入后,注入的杂质仍会向沟道中扩散。
发明内容
本公开的一个实施例的目的在于提出一种新颖的半导体装置的制造方法,能够抑制沟道停止离子注入的杂质向沟道中扩散。
根据本公开的一个实施例,提供了一种半导体装置的制造方法,包括:提供衬底;在所述衬底中形成非晶层;以所述非晶层为停止层对所述衬底进行第一刻蚀,以形成一个或多个第一鳍片;对所述非晶层进行沟道停止离子注入,以在所述非晶层中形成杂质区;执行退火工艺,以激活所述杂质区中的杂质,所述非晶层在退火工艺中消失;对各个第一鳍片之间的衬底进行第二刻蚀,以将所述第一鳍片形成第二鳍片;在各个第二鳍片之间形成隔离区,以至少部分填充各个第二鳍片之间的空间。
在一个实施方式中,所述在所述衬底中形成非晶层包括:在所述衬底中注入锗离子或碳离子,从而形成所述非晶层。
在一个实施方式中,所述以所述非晶层为停止层对所述衬底进行第一刻蚀包括:在所述衬底上形成图案化的硬掩模;以所述图案化的硬掩模为掩膜对所述衬底进行第一刻蚀,从而形成所述第一鳍片。
在一个实施方式中,所述在各个第二鳍片之间形成隔离区包括:沉积隔离材料以填充各个第二鳍片之间的空间并覆盖各个第二鳍片和第二鳍片上的硬掩模;对所述隔离材料进行平坦化,以使隔离材料的顶表面与所述硬掩模的顶表面基本齐平;对所述隔离材料进行回刻蚀,以至少露出各个第二鳍片的一部分;去除各个第二鳍片上的硬掩模,从而在各个第二鳍片之间形成所述隔离区。
在一个实施方式中,通过流体化学气相沉积FCVD的方式沉积隔离材料。
在一个实施方式中,通过离子注入的方式对所述非晶层进行掺杂,注入的离子包括硼离子或二氟化硼离子。
在一个实施方式中,所述衬底中形成有阱区,所述阱区与所述杂质区具有相同的导电类型;并且所述阱区的掺杂浓度小于所述杂质区的掺杂浓度。
根据本公开的另一个实施例,提供了一种半导体装置,包括:衬底;在所述衬底上的一个或多个鳍片;用于隔离各个鳍片的隔离区;其中,所述鳍片包括半导体材料区、在所述半导体材料区中的杂质区。
在一个实施方式中,所述杂质区的上表面低于所述隔离区的上表面。
在一个实施方式中,所述杂质区用于形成沟道停止层。
在一个实施方式中,所述衬底中形成有阱区,所述阱区与所述杂质区具有相同的导电类型;并且所述阱区的掺杂浓度小于所述杂质区的掺杂浓度。
通过以下参照附图对本公开的示例性实施例的详细描述,本公开的其它特征、方面及其优点将会变得清楚。
附图说明
附图构成本说明书的一部分,其描述了本公开的示例性实施例,并且连同说明书一起用于解释本发明的原理,在附图中:
图1是根据本公开一个实施例的半导体装置的制造方法的简化流程图;
图2示出了根据本公开的一些实施例的半导体装置的制造方法的一个阶段的截面图;
图3示出了根据本公开的一些实施例的半导体装置的制造方法的一个阶段的截面图;
图4示出了根据本公开的一些实施例的半导体装置的制造方法的一个阶段的截面图;
图5示出了根据本公开的一些实施例的半导体装置的制造方法的一个阶段的截面图;
图6示出了根据本公开的一些实施例的半导体装置的制造方法的一个阶段的截面图;
图7示出了根据本公开的一些实施例的半导体装置的制造方法的一个阶段的截面图;
图8示出了根据本公开的一些实施例的半导体装置的制造方法的一个阶段的截面图。
具体实施方式
现在将参照附图来详细描述本公开的各种示例性实施例。应理解,除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不应被理解为对本发明范围的限制。
此外,应当理解,为了便于描述,附图中所示出的各个部件的尺寸并不必然按照实际的比例关系绘制,例如某些层的厚度或宽度可以相对于其他层有所夸大。
以下对示例性实施例的描述仅仅是说明性的,在任何意义上都不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和装置可能不作详细讨论,但在适用这些技术、方法和装置情况下,这些技术、方法和装置应当被视为本说明书的一部分。
应注意,相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义或说明,则在随后的附图的说明中将不需要对其进行进一步讨论。
图1为根据本公开一个实施例的半导体装置的制造方法的简化流程图。如图1所示,本实施例的半导体装置的制造方法包括:
步骤101,提供衬底,例如硅衬底等其他半导体材料的衬底。
步骤103,在衬底中形成非晶层,该非晶层的形成有利于阻止沟道停止离子注入的杂质向沟道中扩散。
步骤105,以非晶层为停止层对衬底进行第一刻蚀,以形成一个或多个第一鳍片。
步骤107,对非晶层进行沟道停止离子注入,以在非晶层中形成杂质区。例如对非晶层注入硼离子或二氟化硼离子等以形成杂质区,该杂质区可以作为沟道停止层。
步骤109,执行退火工艺,以激活杂质区中的杂质,非晶层在退火工艺中消失。该步骤中的退火工艺一方面可以激活杂质区中的杂质,杂质在扩散时不会扩散到非晶层之外的地方,即抑制沟道停止离子注入的杂质向沟道扩散;另一方面退火工艺也可以修复非晶层。杂质扩散和非晶层的修复过程同步进行,因此,非晶层可以抑制杂质的扩散。
步骤111,对各个第一鳍片之间的衬底进行第二刻蚀,以将第一鳍片形成第二鳍片。
步骤113,在各个第二鳍片之间形成隔离区,以至少部分填充各个第二鳍片之间的空间。例如,可以通过流式化学气相沉积(Flowable Chemical Vapour Deposition,FCVD)沉积隔离材料(例如电介质材料)来填充各个第二鳍片之间的空间,形成浅沟槽隔离(STI)区。
本实施例中,由于先进行沟道停止离子注入和退火工艺,再形成隔离区,在退火工艺中,杂质区中的杂质被激活,但由于非晶层的存在,使得杂质不会扩散到非晶层之外的地方,因此,与现有技术相比,不会在形成隔离区时导致沟道停止离子注入的杂质向沟道扩散,抑制了穿通效应。
需要指出的是,除非特别指出,否则本文中的术语“基本齐平”是指在半导体工艺偏差范围内的齐平。
下面结合图2-图8对本公开一些实施例的半导体装置的制造方法进行详细说明。
首先,如图2所示,提供衬底201,并在衬底201中形成非晶层202。这里,衬底201例如可以是单晶硅衬底、锗衬底、III-V族材料的半导体衬底等。优选地,可以在衬底201中注入锗离子或碳离子,从而形成非晶层202。非晶层202的存在有利于阻止之后沟道停止离子注入的杂质向沟道中扩散。另外,衬底201中可以形成有阱区(未示出),例如P阱。
然后,如图3所示,在衬底201上形成图案化的硬掩模300,硬掩模300例如可以是氮化硅、氧化硅或氮氧化硅等。以图案化的硬掩模300为掩膜,以非晶层202为停止层对衬底201进行第一刻蚀,例如干法刻蚀,从而形成一个或多个第一鳍片301。
接下来,如图4所示,对非晶层202进行沟道停止离子注入,以在非晶层202中形成杂质区401。这里,应注意,杂质区401和非晶层202被示出为一体。杂质区401中的杂质会在非晶层中横向扩散。例如,对于NMOS器件来说,可以对非晶层注入硼离子或二氟化硼离子等以形成杂质区,该杂质区可以作为沟道停止层。在一些实施例中,杂质区与衬底中的阱区具有相同的导电类型,并且阱区的掺杂浓度小于杂质区的掺杂浓度。对于NMOS器件来说,衬底中可以形成有P阱,P阱与杂质区的导电类型均为P型,P阱的掺杂浓度小于杂质区的掺杂浓度。
然后,如图5所示,执行退火工艺,以激活杂质区401中的杂质,非晶层202在退火工艺中消失。
之后,如图6所示,对各个第一鳍片之间的衬底进行第二刻蚀,以将第一鳍片301形成第二鳍片601。这里,对各个第一鳍片301之间的衬底进行第二刻蚀也包括对杂质区401进行刻蚀,所形成的第二鳍片601中包括杂质区401。
之后,如图7所示,通过FCVD的方式沉积隔离材料701以填充各个第二鳍片601之间的空间并覆盖各个第二鳍片601和第二鳍片上的硬掩模300;然后,进行高温退火。由于杂质区401中的杂质已经被激活,因此,形成隔离区不会再次使得杂质扩散。之后,对隔离材料701进行平坦化,例如化学机械抛光(CMP),以使隔离材料701的顶表面与硬掩模300的顶表面基本齐平。
然后,如图8所示,对隔离材料701进行回刻蚀,以至少露出各个第二鳍片601的一部分;然后,去除各个第二鳍片601上的硬掩模300,从而在各个第二鳍片601之间形成隔离区801。
如上,描述了半导体装置的制造方法,通过上述方法形成了如图8所示的半导体装置。
下面参照图8对本公开的半导体装置进行描述。如图8所示,半导体装置可以包括:
衬底201;在衬底201上的一个或多个鳍片601;以及用于隔离各个鳍片的隔离区801;
其中,鳍片601包括半导体材料区、在半导体材料区中的杂质区401。该杂质区401可以用于形成沟道停止层。并且,优选地,杂质区401的上表面低于隔离区801的上表面。在一个实施例中,衬底201中形成有阱区,阱区与杂质区401具有相同的导电类型;并且阱区的掺杂浓度小于杂质区401的掺杂浓度。
至此,已经详细描述了根据本公开实施例的半导体装置及其制造方法。为了避免遮蔽本公开的构思,没有描述本领域所公知的一些细节,本领域技术人员根据上面的描述,完全可以明白如何实施这里公开的技术方案。另外,本说明书公开所教导的各实施例可以自由组合。本领域的技术人员应该理解,可以对上面说明的实施例进行多种修改而不脱离如所附权利要求限定的本公开的精神和范围。
Claims (7)
1.一种半导体装置的制造方法,其特征在于,包括:
提供衬底;
在所述衬底中形成非晶层;
以所述非晶层为停止层对所述衬底进行第一刻蚀,以形成一个或多个第一鳍片;
对所述非晶层进行沟道停止离子注入,以在所述非晶层中形成杂质区;
执行退火工艺,以激活所述杂质区中的杂质,所述非晶层在退火工艺中消失;
对各个第一鳍片之间的衬底进行第二刻蚀,以将所述第一鳍片形成第二鳍片;
在各个第二鳍片之间形成隔离区,以至少部分填充各个第二鳍片之间的空间。
2.根据权利要求1所述的方法,其特征在于,所述在所述衬底中形成非晶层包括:
在所述衬底中注入锗离子或碳离子,从而形成所述非晶层。
3.根据权利要求1所述的方法,其特征在于,所述以所述非晶层为停止层对所述衬底进行第一刻蚀包括:
在所述衬底上形成图案化的硬掩模;
以所述图案化的硬掩模为掩膜对所述衬底进行第一刻蚀,从而形成所述第一鳍片。
4.根据权利要求3所述的方法,其特征在于,所述在各个第二鳍片之间形成隔离区包括:
沉积隔离材料以填充各个第二鳍片之间的空间并覆盖各个第二鳍片和第二鳍片上的硬掩模;
对所述隔离材料进行平坦化,以使隔离材料的顶表面与所述硬掩模的顶表面基本齐平;
对所述隔离材料进行回刻蚀,以至少露出各个第二鳍片的一部分;
去除各个第二鳍片上的硬掩模,从而在各个第二鳍片之间形成所述隔离区。
5.根据权利要求4所述的方法,其特征在于,通过流体化学气相沉积FCVD的方式沉积隔离材料。
6.根据权利要求1所述的方法,其特征在于,通过离子注入的方式对所述非晶层进行掺杂,注入的离子包括硼离子或二氟化硼离子。
7.根据权利要求1所述的方法,其特征在于,所述衬底中形成有阱区,所述阱区与所述杂质区具有相同的导电类型;并且
所述阱区的掺杂浓度小于所述杂质区的掺杂浓度。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510860803.9A CN106816467B (zh) | 2015-12-01 | 2015-12-01 | 半导体装置及其制造方法 |
| EP16199530.3A EP3176813A1 (en) | 2015-12-01 | 2016-11-18 | Semiconductor device and manufacturing method thereof |
| US15/365,825 US10446648B2 (en) | 2015-12-01 | 2016-11-30 | Semiconductor device and manufacturing method thereof |
| US16/562,093 US11575010B2 (en) | 2015-12-01 | 2019-09-05 | Semiconductor device and manufacturing method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201510860803.9A CN106816467B (zh) | 2015-12-01 | 2015-12-01 | 半导体装置及其制造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN106816467A CN106816467A (zh) | 2017-06-09 |
| CN106816467B true CN106816467B (zh) | 2019-10-08 |
Family
ID=57354204
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201510860803.9A Active CN106816467B (zh) | 2015-12-01 | 2015-12-01 | 半导体装置及其制造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US10446648B2 (zh) |
| EP (1) | EP3176813A1 (zh) |
| CN (1) | CN106816467B (zh) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106816467B (zh) | 2015-12-01 | 2019-10-08 | 中芯国际集成电路制造(北京)有限公司 | 半导体装置及其制造方法 |
| CN107799421B (zh) * | 2016-09-05 | 2021-04-02 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的形成方法 |
| CN109216277B (zh) * | 2017-06-29 | 2021-03-16 | 中芯国际集成电路制造(上海)有限公司 | 半导体装置的制造方法 |
| KR102550605B1 (ko) * | 2018-08-28 | 2023-07-04 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 제조방법 |
| CN111508842B (zh) * | 2019-01-31 | 2023-05-26 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
| CN113571418B (zh) * | 2021-05-31 | 2024-03-08 | 上海华力集成电路制造有限公司 | 一种FinFET的超级阱形成方法 |
| US20240079239A1 (en) * | 2022-09-07 | 2024-03-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Etch Stop Region for Semiconductor Device Substrate Thinning |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103531477A (zh) * | 2012-07-05 | 2014-01-22 | 台湾积体电路制造股份有限公司 | 具有位于下方的嵌入式抗穿通层的FinFET方法和结构 |
| CN104752214A (zh) * | 2013-12-30 | 2015-07-01 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管的形成方法 |
| CN104916539A (zh) * | 2014-03-12 | 2015-09-16 | 中芯国际集成电路制造(上海)有限公司 | 一种制作半导体器件的方法 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4551811B2 (ja) * | 2005-04-27 | 2010-09-29 | 株式会社東芝 | 半導体装置の製造方法 |
| JP2009054705A (ja) * | 2007-08-24 | 2009-03-12 | Toshiba Corp | 半導体基板、半導体装置およびその製造方法 |
| US7871873B2 (en) * | 2009-03-27 | 2011-01-18 | Global Foundries Inc. | Method of forming fin structures using a sacrificial etch stop layer on bulk semiconductor material |
| US8575708B2 (en) * | 2011-10-26 | 2013-11-05 | United Microelectronics Corp. | Structure of field effect transistor with fin structure |
| CN103426765B (zh) * | 2012-05-24 | 2016-12-14 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的形成方法、鳍式场效应管的形成方法 |
| CN103855001A (zh) * | 2012-12-04 | 2014-06-11 | 中芯国际集成电路制造(上海)有限公司 | 晶体管及其制造方法 |
| CN104681557B (zh) * | 2013-11-28 | 2018-02-06 | 中国科学院微电子研究所 | 半导体装置及其制造方法 |
| US9224842B2 (en) * | 2014-04-22 | 2015-12-29 | Globalfoundries Inc. | Patterning multiple, dense features in a semiconductor device using a memorization layer |
| CN105097527B (zh) * | 2014-05-04 | 2018-08-10 | 中国科学院微电子研究所 | 一种FinFET制造方法 |
| CN105336617B (zh) | 2014-07-15 | 2019-01-22 | 中国科学院微电子研究所 | 一种FinFET制造方法 |
| US9349793B2 (en) * | 2014-09-08 | 2016-05-24 | International Business Machines Corporation | Semiconductor structure with airgap |
| US9450078B1 (en) * | 2015-04-03 | 2016-09-20 | Advanced Ion Beam Technology, Inc. | Forming punch-through stopper regions in finFET devices |
| US9583563B1 (en) * | 2015-10-26 | 2017-02-28 | International Business Machines Corporation | Conformal doping for punch through stopper in fin field effect transistor devices |
| CN106816467B (zh) | 2015-12-01 | 2019-10-08 | 中芯国际集成电路制造(北京)有限公司 | 半导体装置及其制造方法 |
-
2015
- 2015-12-01 CN CN201510860803.9A patent/CN106816467B/zh active Active
-
2016
- 2016-11-18 EP EP16199530.3A patent/EP3176813A1/en not_active Withdrawn
- 2016-11-30 US US15/365,825 patent/US10446648B2/en active Active
-
2019
- 2019-09-05 US US16/562,093 patent/US11575010B2/en active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103531477A (zh) * | 2012-07-05 | 2014-01-22 | 台湾积体电路制造股份有限公司 | 具有位于下方的嵌入式抗穿通层的FinFET方法和结构 |
| CN104752214A (zh) * | 2013-12-30 | 2015-07-01 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管的形成方法 |
| CN104916539A (zh) * | 2014-03-12 | 2015-09-16 | 中芯国际集成电路制造(上海)有限公司 | 一种制作半导体器件的方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP3176813A1 (en) | 2017-06-07 |
| US10446648B2 (en) | 2019-10-15 |
| US20170154962A1 (en) | 2017-06-01 |
| CN106816467A (zh) | 2017-06-09 |
| US20190393310A1 (en) | 2019-12-26 |
| US11575010B2 (en) | 2023-02-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN106816467B (zh) | 半导体装置及其制造方法 | |
| US10276568B2 (en) | Semiconductor device and manufacturing method thereof | |
| CN104934472B (zh) | Finfet结构及其制造方法 | |
| CN107026083B (zh) | 半导体装置的制造方法 | |
| CN103035527B (zh) | 源极和漏极凹槽的氮钝化 | |
| CN104916542B (zh) | 半导体器件的结构及其制造方法 | |
| CN102842503B (zh) | 半导体器件的制造方法 | |
| WO2012055198A1 (zh) | 半导体结构及其形成方法 | |
| CN107452627B (zh) | 半导体装置的制造方法 | |
| CN106409679A (zh) | 具有掺杂的隔离绝缘层的鳍式场效应晶体管 | |
| CN103456782B (zh) | 半导体器件及其制造方法 | |
| CN108022841B (zh) | 半导体装置的制造方法 | |
| CN106960846A (zh) | 半导体元件及其制作方法 | |
| CN102569076B (zh) | 一种半导体器件及其制造方法 | |
| CN106816464B (zh) | 半导体装置的制造方法 | |
| CN103531470B (zh) | 一种半导体器件以及制作半导体器件的方法 | |
| US9831242B2 (en) | Semiconductor device and manufacturing method thereof | |
| CN102237277A (zh) | 半导体器件及其形成方法 | |
| CN102254824B (zh) | 半导体器件及其形成方法 | |
| CN110838445B (zh) | 半导体器件及其形成方法 | |
| CN109904231B (zh) | 半导体器件及其制造方法 | |
| CN109390225B (zh) | 半导体结构及其制造方法 | |
| CN106653599B (zh) | 半导体装置及其制造方法 | |
| CN106601620B (zh) | 一种半导体器件及其制备方法、电子装置 | |
| CN103779276A (zh) | Cmos制造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |