CN106784011A - 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 - Google Patents
具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 Download PDFInfo
- Publication number
- CN106784011A CN106784011A CN201710177593.2A CN201710177593A CN106784011A CN 106784011 A CN106784011 A CN 106784011A CN 201710177593 A CN201710177593 A CN 201710177593A CN 106784011 A CN106784011 A CN 106784011A
- Authority
- CN
- China
- Prior art keywords
- cell structure
- self
- surge voltage
- overvoltage protection
- parts
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 229910010271 silicon carbide Inorganic materials 0.000 title claims abstract description 16
- 230000001629 suppression Effects 0.000 claims description 4
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 abstract description 14
- 230000000694 effects Effects 0.000 abstract description 7
- 238000000034 method Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 239000000872 buffer Substances 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 208000033999 Device damage Diseases 0.000 description 1
- 238000010521 absorption reaction Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000006735 deficit Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 239000011819 refractory material Substances 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/101—Integrated devices comprising main components and built-in components, e.g. IGBT having built-in freewheel diode
- H10D84/141—VDMOS having built-in components
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞结构,该元胞结构的p‑well区分为三层,最上层位于U型槽的左右两侧,且与U型槽接触;中间层和最下层均由分别设置在元胞结构左右两侧的两部分构成,且二者的左右两部分均不接触;中间层的左右两部分与元胞结构竖向中轴向之间的距离大于最下层的左右两部分与元胞结构竖向中轴向之间的距离;即在元胞结构的漏极电流通路上引入一JFET结构。本申请通过在漏极电流通路上特意引入的JFET结构,自动调节器件导通电阻和自锁保护效应的同时还能够保持较小器件元胞尺寸。
Description
技术领域
本发明属于H01L 27/00类半导体器件技术领域,具体涉及一种具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞结构。
背景技术
SiC材料因其优良特性在高功率方面具有强大的吸引力,成为高性能功率MOSFET的理想材料之一。SiC垂直功率MOSFET器件主要有横向型的双扩散DMOSFET以及垂直栅槽结构的UMOSFET,如图1所示。DMOSFET结构采用了平面扩散技术,采用难熔材料,如多晶硅栅作掩膜,用多晶硅栅的边缘定义P基区和N+源区。DMOS的名称就源于这种双扩散工艺。利用P型基区和n+源区的侧面扩散差异来形成表面沟道区域。而垂直栅槽结构的UMOSFET,其命名源于U型沟槽结构。该U型沟槽结构利用反应离子刻蚀在栅区形成。U型沟槽结构具有较高的沟道密度(沟道密度定义为有源区沟道宽度),这使得器件的开态特征电阻显著减小。
平面型SiC MOSFET经过行业内多年的研究,已经有一些厂商率先推出了商业化产品。对于普通横向型DMOSFET结构而言,现代技术进步已经达到了缩小MOS元胞尺寸而无法降低导通电阻的程度,主要原因是由于JFET颈区电阻的限制,即使采用更小的光刻尺寸,单位面积导通电阻也难以降到2mΩ·cm2,而沟槽结构可以有效解决这个问题。U型沟槽结构如图1(右)所示,其采用了在存储器存储电容制各工艺中发明的沟槽刻蚀技术,使导电沟道从横向变为纵向,相比普通结构消除了JFET颈电阻,大大增加了原胞密度,提高了功率半导体的电流处理能力。
然而,SiC UMOSFET在实际制作和应用中仍然存在几个问题:1)SiC漂移区的高电场导致栅氧化层上的电场很高,这个问题在槽角处加剧,从而在高漏极电压下造成栅氧化层迅速击穿;对于恶劣环境的静电效应以及电路中的高压尖峰耐受能力差;2)由于SiC功率MOSFET主要应用在高压高频大电流领域,电路中的寄生参数会使得在高频开关过程中产生overshoot等尖峰毛刺,如图2所示,造成器件电流通路上的瞬时过压同时增加了开关过程的损耗;或由于功率负载等变化形成大的浪涌电压,因此MOSFET抗浪涌电压能力和过压保护也非常重要。因为现有MOSFET器件本身并不具备抗浪涌电压自抑制能力和过压保护能力,往往需要在实际应用中设计复杂的缓冲电路,浪涌电压抑制电路和过压保护电路,如图3所示。而这种外部匹配的抑制和过压保护电路往往有时间上的延迟,实际开关过程中的高频尖峰电压浪涌仍然由器件本身承受,有时会导致器件沟道区的击穿失效,以及栅结构和电极欧姆接触区域的逐渐失效,引起器件可靠性问题。
发明内容
针对现有技术中存在的问题,本发明的目的在于提供具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞结构,其通过在漏极电流通路上特意引入的JFET结构,自动调节器件导通电阻和自锁保护效应的同时还能够保持较小器件元胞尺寸。
为实现上述目的,本发明采用以下技术方案:
具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞结构,所述元胞结构的p-well区分为三层,其中,最上层位于U型槽的左右两侧,且与U型槽接触;中间层和最下层均由分别设置在元胞结构左右两侧的两部分构成,且二者的左右两部分均不接触;中间层的左右两部分与元胞结构竖向中轴向之间的距离大于最下层的左右两部分与元胞结构竖向中轴向之间的距离;即在元胞结构的漏极电流通路上引入一JFET结构。
本发明具有以下有益技术效果:
本申请通过在漏极电流通路上特意引入的JFET结构,自动调节器件导通电阻和自锁保护效应的同时还能够保持较小器件元胞尺寸。
本申请利用掩埋P层故意构造的JFET区域,在大的浪涌电压下可以自动扩展两侧的耗尽区从而增大JFET区的导通电阻,相当于一个snubber电路结构自行抑制浪涌尖峰;同时在浪涌电压过大时,两侧耗尽区域继续扩展而相互重叠,起到封锁效应,保护内部的U型槽栅极区域的栅氧化层,起到一定的尖峰电压过压保护作用。
虽然在引入JFET后会增加一定的导通电阻,却具有了开关缓冲和浪涌电压自抑制效果:
能增加器件对于浪涌电压和过电压的自抑制抗性,避免过压保护电路和过流保护电路由于实际作用上的时延造成的器件损坏和可靠性的减损;
同时也对电路开关过程中的尖峰jitter起到缓冲作用,减小开关损耗;可以减少电路设计中的缓冲电路及snubber电路结构,减少离散性的元器件,从而降低成本,也减少了实际模块体积,增强可靠性。
附图说明
图1为现有技术中横向DMOSFET(左)和U沟槽UTMOSFET(右)的原胞结构示意图;
图2为MOSFET开关瞬间的电压过冲及振荡现象的波形图;
图3为本发明的具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞的结构示意图;
图4为本发明的具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞在开通瞬间的主要电流通路示意图(右侧对称为画出);
图5为本发明的具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞在JFET构造区的等效寄生参数示意图。
具体实施方式
下面,参考附图,对本发明进行更全面的说明,附图中示出了本发明的示例性实施例。然而,本发明可以体现为多种不同形式,并不应理解为局限于这里叙述的示例性实施例。而是,提供这些实施例,从而使本发明全面和完整,并将本发明的范围完全地传达给本领域的普通技术人员。
如图3所示,本发明提供了具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞结构,该元胞结构的p-well区分为三层,其中,最上层1位于U型槽的左右两侧,且与U型槽接触;中间层2和最下层3均由分别设置在元胞结构左右两侧的两部分构成,且二者的左右两部分均不接触;中间层2的左右两部分与元胞结构竖向中轴向之间的距离大于最下层3的左右两部分与元胞结构竖向中轴向之间的距离;即在元胞结构的漏极电流通路上引入一JFET结构。
如图4所示,当MOSFET应用于实际电路中,MOS开启瞬间,电流会流过JFET区域。由于电流的迅速变化,在电路中产生高频尖峰电压,而与此同时由于电流通路上的电压迅速变化,JFET区域耗尽区域迅速扩展(或收缩,对应于不同的电压变化情况),JFET此时等效于一个可变电阻和一个结电容的并联结构,类似于一个缓冲吸收电路,如图5所示。通过具体的电路应用及器件电学模型模拟,选取合适的掩埋P区域厚度d以及掺杂浓度,就可以得到合适的寄生参数值,对实际应用于不同开关频率电路模块中时,起到有效的电压尖峰抑制作用,同时减小开通损耗。
上面所述只是为了说明本发明,应该理解为本发明并不局限于以上实施例,符合本发明思想的各种变通形式均在本发明的保护范围之内。
Claims (1)
1.具有浪涌电压自抑和自过压保护的碳化硅UMOSFET器件元胞结构,其特征在于,所述元胞结构的p-well区分为三层,其中,最上层位于U型槽的左右两侧,且与U型槽接触;中间层和最下层均由分别设置在元胞结构左右两侧的两部分构成,且二者的左右两部分均不接触;中间层的左右两部分与元胞结构竖向中轴向之间的距离大于最下层的左右两部分与元胞结构竖向中轴向之间的距离;即在元胞结构的漏极电流通路上引入一JFET结构。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201710177593.2A CN106784011A (zh) | 2017-03-23 | 2017-03-23 | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 |
| US16/494,563 US20200176561A1 (en) | 2017-03-23 | 2017-11-30 | Cellular structure of silicon carbide umosfet device having surge voltage self-suppression and self-overvoltage protection capabilities |
| PCT/CN2017/113964 WO2018171253A1 (zh) | 2017-03-23 | 2017-11-30 | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201710177593.2A CN106784011A (zh) | 2017-03-23 | 2017-03-23 | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN106784011A true CN106784011A (zh) | 2017-05-31 |
Family
ID=58966324
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201710177593.2A Pending CN106784011A (zh) | 2017-03-23 | 2017-03-23 | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20200176561A1 (zh) |
| CN (1) | CN106784011A (zh) |
| WO (1) | WO2018171253A1 (zh) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2018171253A1 (zh) * | 2017-03-23 | 2018-09-27 | 北京世纪金光半导体有限公司 | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 |
| CN114141627A (zh) * | 2021-11-17 | 2022-03-04 | 湖北九峰山实验室 | 碳化硅半导体器件及其制作方法 |
| CN114464680A (zh) * | 2022-01-04 | 2022-05-10 | 湖北九峰山实验室 | 碳化硅mosfet器件及其制作方法 |
| CN116344593A (zh) * | 2023-05-29 | 2023-06-27 | 深圳市威兆半导体股份有限公司 | 半导体器件及其制造方法 |
| CN117790578A (zh) * | 2024-01-05 | 2024-03-29 | 南京第三代半导体技术创新中心有限公司 | 一种SiC MOSFET器件及制造方法 |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2023088013A1 (zh) * | 2021-11-17 | 2023-05-25 | 湖北九峰山实验室 | 碳化硅半导体器件及其制作方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012069797A (ja) * | 2010-09-24 | 2012-04-05 | Toyota Motor Corp | 絶縁ゲート型トランジスタ |
| CN103348478A (zh) * | 2011-02-11 | 2013-10-09 | 株式会社电装 | 碳化硅半导体器件及其制造方法 |
| WO2016042738A1 (ja) * | 2014-09-16 | 2016-03-24 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8637922B1 (en) * | 2012-07-19 | 2014-01-28 | Infineon Technologies Ag | Semiconductor device |
| WO2014103257A1 (ja) * | 2012-12-28 | 2014-07-03 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
| CN106784011A (zh) * | 2017-03-23 | 2017-05-31 | 北京世纪金光半导体有限公司 | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 |
-
2017
- 2017-03-23 CN CN201710177593.2A patent/CN106784011A/zh active Pending
- 2017-11-30 US US16/494,563 patent/US20200176561A1/en not_active Abandoned
- 2017-11-30 WO PCT/CN2017/113964 patent/WO2018171253A1/zh not_active Ceased
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012069797A (ja) * | 2010-09-24 | 2012-04-05 | Toyota Motor Corp | 絶縁ゲート型トランジスタ |
| CN103348478A (zh) * | 2011-02-11 | 2013-10-09 | 株式会社电装 | 碳化硅半导体器件及其制造方法 |
| WO2016042738A1 (ja) * | 2014-09-16 | 2016-03-24 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2018171253A1 (zh) * | 2017-03-23 | 2018-09-27 | 北京世纪金光半导体有限公司 | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 |
| CN114141627A (zh) * | 2021-11-17 | 2022-03-04 | 湖北九峰山实验室 | 碳化硅半导体器件及其制作方法 |
| CN114141627B (zh) * | 2021-11-17 | 2025-07-11 | 湖北九峰山实验室 | 碳化硅半导体器件及其制作方法 |
| CN114464680A (zh) * | 2022-01-04 | 2022-05-10 | 湖北九峰山实验室 | 碳化硅mosfet器件及其制作方法 |
| CN114464680B (zh) * | 2022-01-04 | 2025-12-05 | 湖北九峰山实验室 | 碳化硅mosfet器件及其制作方法 |
| CN116344593A (zh) * | 2023-05-29 | 2023-06-27 | 深圳市威兆半导体股份有限公司 | 半导体器件及其制造方法 |
| CN116344593B (zh) * | 2023-05-29 | 2023-08-22 | 深圳市威兆半导体股份有限公司 | 半导体器件及其制造方法 |
| CN117790578A (zh) * | 2024-01-05 | 2024-03-29 | 南京第三代半导体技术创新中心有限公司 | 一种SiC MOSFET器件及制造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20200176561A1 (en) | 2020-06-04 |
| WO2018171253A1 (zh) | 2018-09-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN109155338B (zh) | 使用主体区扩展的碳化硅金属氧化物半导体(mos)装置单元中的电场屏蔽 | |
| CN106784011A (zh) | 具有浪涌电压自抑和自过压保护的碳化硅umosfet器件元胞结构 | |
| TW201436459A (zh) | 用於mosfet應用的可變緩衝電路 | |
| CN112234095B (zh) | 含有增强元胞设计的功率mosfet器件 | |
| US20240170540A1 (en) | Silicon carbide semiconductor device and manufacturing method therefor | |
| CN106057868A (zh) | 一种纵向超结增强型mis hemt器件 | |
| CN106992212B (zh) | 具有增大的栅-漏电容的晶体管器件 | |
| CN111799334A (zh) | 一种含有反向导电槽栅结构的超结mosfet | |
| CN115528090A (zh) | 一种双沟槽SiC MOSFET器件 | |
| CN115117156A (zh) | 包括沟槽结构的半导体器件 | |
| US9263560B2 (en) | Power semiconductor device having reduced gate-collector capacitance | |
| US20240282810A1 (en) | Silicon carbide mosfet device and manufacturing method therefore | |
| CN103681819B (zh) | 一种沟槽型的绝缘栅双极性晶体管及其制备方法 | |
| CN108172610B (zh) | 一种具有内置镇流电阻的高压igbt器件 | |
| CN115050815B (zh) | 一种自保护的半导体结构及制造方法 | |
| CN114141627B (zh) | 碳化硅半导体器件及其制作方法 | |
| CN116978927A (zh) | 宽带隙半导体器件 | |
| CN108598152A (zh) | 一种超结器件终端结构 | |
| CN114725206A (zh) | 一种基于低介电常数介质的SiCVDMOSFET器件 | |
| CN107359193B (zh) | 一种ldmos器件 | |
| CN107359191B (zh) | 一种超结ldmos器件 | |
| CN219873535U (zh) | 一种沟槽型mosfet元胞结构、器件 | |
| CN203339169U (zh) | 场效应半导体器件 | |
| CN203242638U (zh) | 横向扩散型低导通电阻mos器件 | |
| CN106847925B (zh) | 具有表面反型固定界面电荷的功率器件 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| RJ01 | Rejection of invention patent application after publication | ||
| RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170531 |