CN105321828A - 封装方法 - Google Patents
封装方法 Download PDFInfo
- Publication number
- CN105321828A CN105321828A CN201410284034.8A CN201410284034A CN105321828A CN 105321828 A CN105321828 A CN 105321828A CN 201410284034 A CN201410284034 A CN 201410284034A CN 105321828 A CN105321828 A CN 105321828A
- Authority
- CN
- China
- Prior art keywords
- layer
- forming
- metal carrier
- wire
- carrier plate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H10W70/635—
-
- H10W72/012—
-
- H10W70/095—
-
- H10W70/479—
-
- H10W72/20—
-
- H10W95/00—
-
- H10W72/072—
-
- H10W72/241—
-
- H10W72/252—
-
- H10W74/473—
-
- H10W90/00—
-
- H10W90/22—
-
- H10W90/724—
Landscapes
- Engineering & Computer Science (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Laminated Bodies (AREA)
- Casting Or Compression Moulding Of Plastics Or The Like (AREA)
Abstract
本发明提供一种封装方法,其步骤包括:提供一金属承载板,其具有相对的一第一表面与一第二表面;形成一第一导线层于金属承载板的第二表面上;形成一第一导电柱层于第一导线层上;形成一介电材料层包覆第一导线层、第一导电柱层与金属承载板的第二表面;露出第一导电柱层的一端;形成一第二导线层于露出的第一导电柱层的一端上;形成一防焊层于介电材料层与第二导线层上;移除金属承载板。
Description
技术领域
本发明涉及一种封装方法,特别是有关于一种半导体封装方法。
背景技术
在新一代的电子产品中,不断追求更轻薄短小,更要求产品具有多功能与高性能,因此,集成电路(IntegratedCircuit,IC)必须在有限的区域中容纳更多电子元件以达到高密度与微型化的要求,为此电子产业开发新型构装技术,将电子元件埋入基板中,大幅缩小构装体积,也缩短电子元件与基板的连接路径,另外还可利用增层技术(Build-Up)增加布线面积,以符合轻薄短小及多功能的潮流趋势。
集成电路的封装技术在高阶技术的需求下,绝大部分的高阶晶片都采用覆晶封装(FlipChip,FC)形成,特别是在一种晶片尺寸封装(ChipScalePackage,CSP)为目前集成电路基板适用在封装方式的主流产品,其主要应用于智慧型手机、平板、网通、笔记型电脑等产品,需要在高频高速下运作及需要轻薄短小的集成电路封装。对于封装用的基板而言,则朝向细线路间距、高密度、薄型化、低成本化与高电气特性发展。
图1A至图1D为传统的铸模化合物基板结构的转注铸模流程图。传统的转注铸模(TransferMolding)方法是凭借椭圆形药锭形式(caplettype)的模具,并且使用侧边闸口(sidegate)或顶侧闸口(topgate)的灌注方式将铸模化合物(MoldingCompound)转注铸模为金属承载板100上的铸模化合物基板结构110。其中单次的转注铸模只能在金属承载板100上形成六个互不接触的铸模化合物基板结构110,如图1A至图1D所示依序进行四次转注铸模才能在全板面金属承载板100上完成铸模化合物基板结构110的制程。
图2为图1A的铸模化合物基板结构A-A’截面图。铸模化合物基板结构110制作于金属承载板100上,其包括有第一导线层120、第一导电柱层130、铸模化合物层(MoldingCompoundLayer)140、介电材料层(Dielectricmateriallayer)150、第二导线层160及防焊层170。第一导线层120设置在金属承载板100上,第一导电柱层130设置在第一导线层120上。凭借转注铸模(TransferMolding)方法将复数组铸模化合物层140设置在第一导线层120与第一导电柱层130的部份区域内,其中每一铸模化合物层140之间具有空隙142而互不接触。介电材料层150设置在铸模化合物层140上,第二导线层160设置在第一导电柱层130、铸模化合物层140与介电材料层150上,防焊层170设置在介电材料层150与第二导线层160上。
然而,上述传统的铸模化合物基板结构必须以铸模化合物层140与介电材料层150作为无核心基板(CorelessSubstrate)的主体材料,并利用电镀导电柱层形成导通与铸模互连基板(MoldedInterconnectionSubstrate,MIS)封装方式于基板制作中,除可改善单独使用铸模化合物层作为无核心基板所造成的刚性过强而易碎裂的缺点外,更可增加铸模化合物层的稳定度,故可适用于高密度、细线宽与细间距的多层叠层的封装制程。
但是,上述传统的转注铸模方法依旧具有以下的缺点:(1)其必须增加介电材料层150的制程以解决第二导线层160结合力不佳的问题,进而才能进行半加成制程(Semi-AdditiveProcess,SAP)的细线路产品制作,但是增加介电材料层150的制程将造成流程长与成本高的问题。(2)依序进行四次转注铸模才能在全板面金属承载板100上完成铸模化合物基板结构110的制程,其所需制作时间长。(3)每一铸模化合物层140之间的空隙142将造成介电材料层150加工不易。(4)每一铸模化合物层140之间的空隙142将造成金属承载板100裸露面积较大,其于后续化学制程将造成溶解污染后续的制程药液。
发明内容
本发明提出一种封装方法,其可使用真空压合制程进行全板面金属承载板上压合介电材料层,再进行增层技术流程制作细线路产品,并使金属承载板裸露面积较小而降低后续化学制程的药液污染,适合进行大面积的封装制程以降低成本及生产时间。
为实现上述目的,本发明采用的技术方案是:
一种封装方法,其特征在于,其步骤包括:
提供一金属承载板,其具有相对的一第一表面与一第二表面;
在该金属承载板的该第二表面上形成一第一导线层;
在该第一导线层上形成一第一导电柱层;
形成一介电材料层,其包覆该第一导线层、该第一导电柱层与该金属承载板的该第二表面;
露出该第一导电柱层的一端;
在露出的该第一导电柱层的一端上形成一第二导线层;
在该介电材料层与该第二导线层上形成一防焊层;以及
移除该金属承载板。
所述的封装方法,其还包括:
提供一第一外接元件,其设置并电性连结于该第一导线层的一第一表面上;
形成一外部铸模化合物层,其包覆于该第一外接元件与该第一导线层的该第一表面上;
在该第二导线层上形成复数个导电元件;及
形成一第二外接元件,其设置并电性连结于复数个导电元件上。
所述的封装方法,其中:在该第一导线层上形成该第一导电柱层之前的步骤包括:
在该金属承载板的该第二表面上形成一第一光阻层,在该金属承载板的该第一表面上形成一第二光阻层;
在该金属承载板的该第二表面上形成该第一导线层;
在该第一光阻层与该第一导线层上形成一第三光阻层;
移除该第三光阻层的部分区域以露出该第一导线层;
在该第一导线层上形成该第一导电柱层;及
移除该第一光阻层、该第二光阻层与该第三光阻层。
所述的封装方法,其中:形成一介电材料层,其包覆该第一导线层、该第一导电柱层与该金属承载板的该第二表面的步骤是应用真空压合制程将该介电材料层压合于该金属承载板的该第二表面。
所述的封装方法,其中:该介电材料层是一树脂材质、一氮化硅材质或一氧化硅材质。
所述的封装方法,其中:该第一导线层与该第二导线层包括至少一走线或至少一晶片座。
所述的封装方法,其中:该第一外接元件是一主动元件、一被动元件、一半导体晶片、一软性电路板或一印刷电路板。
所述的封装方法,其中:该第二外接元件是一主动元件、一被动元件、一半导体晶片、一软性电路板或一印刷电路板。
所述的封装方法,其中:形成该外部铸模化合物层的步骤包括:
提供一铸模化合物,其中该铸模化合物具有树脂及粉状的二氧化硅;
加热该铸模化合物至液体状态;
在该金属承载板的该第二表面上注入呈液态的该铸模化合物,该铸模化合物在高温和高压下包覆该第一导线层与该被动元件;及
固化该铸模化合物,使该铸模化合物形成该外部铸模化合物层。
所述的封装方法,其中:该导电元件是一金属焊球。
本发明的封装方法使用真空压合制程进行全板面金属承载板上压合介电材料层来取代传统铸模化合物层与介电材料层作为无核心基板(CorelessSubstrate)的主体材料的封装方法,其具有以下的优点:(1)可减少同时使用铸模化合物层与介电材料层的材料而降低成本,并且仅需真空压合单层的介电材料层以缩短制作时间。(2)对于进行增层技术流程制作细线路产品时,仅使用介电材料层的作法加工容易。(3)避免传统铸模化合物层之间的空隙,可使金属承载板裸露面积较小而降低后续化学制程的药液污染。(4)适合进行大面积的封装制程以降低成本及生产时间。
附图说明
图1A、图1B、图1C、图1D为传统的铸模化合物基板结构的转注铸模流程图;
图2为图1A的铸模化合物基板结构A-A’截面图;
图3为本发明实施例的封装方法流程图;
图4A、图4B、图4C、图4D、图4E、图4F、图4G、图4H、图4I-a、图4I-b、图4J、图4K、图4L、图4M、图4N、图4O、图4P为本发明实施例的封装示意图;
图5为本发明实施例介电材料层真空压合于金属承载板的上视图。
附图标记说明:100-金属承载板;110-铸模化合物基板结构;120-第一导电层;130-第二导电层;140-铸模化合物层;142-空隙;150-介电材料层;160-第三导电层;170-防焊层;20-封装方法;步骤S202-步骤S232;200-金属承载板;202-第一表面;204-第二表面;210-第一导线层;212-第一表面;220-第一导电柱层;222-第一导电柱层的一端;230-介电材料层;240-第二导线层;250-防焊层;260-第一外接元件;270-外部铸模化合物层;280-导电元件;290-第二外接元件;310-第一光阻层;320-第二光阻层;330-第三光阻层。
具体实施方式
图3为本发明实施例的封装方法流程图,图4A至图4P为本发明实施例的封装示意图。封装方法20的步骤包括:
步骤S202,如图4A所示,提供一金属承载板200,其具有相对的一第一表面202与一第二表面204。
步骤S204,如图4B所示,在金属承载板300的第二表面304上形成一第一光阻层310与在金属承载板300的第一表面302上形成一第二光阻层320。在本实施例中,第一光阻层310是应用压合干膜光阻或涂布液态光阻制程,再利用微影制程(Photolithography)技术所形成。在另一实施例中,也可增加一暂时性的金属层、有机保护层或直接沿用原来的金属承载板200来取代第一光阻层310,但不以此为限。
步骤S206,如图4C所示,在金属承载板200的第二表面204上形成一第一导线层210。在本实施例中,第一导线层210是应用电镀(ElectrolyticPlating)技术所形成,但不以此为限。其中第一导线层210可以为图案化导线层,其包括至少一走线或至少一晶片座,第一导线层210的材质可以为金属,例如是铜。
步骤S208,如图4D所示,在第一光阻层310与第一导线层210上形成一第三光阻层330。在本实施例中,第三光阻层330是应用压合干膜光阻或涂布液态光阻制程所形成,但不以此为限。
步骤S210,如图4E所示,移除第三光阻层330的部分区域以露出第一导线层210。在本实施例中,移除第三光阻层330的部分区域是应用微影制程(Photolithography)技术所达成,但不以此为限。
步骤S212,如图4F所示,在第一导线层210上形成一第一导电柱层220。在本实施例中,第一导电柱层220是应用电镀(ElectrolyticPlating)技术所形成,但不以此为限。其中,第一导电柱层220包括至少一导电柱,其形成对应于第一导线层210的走线与晶片座上,第一导电柱层220的材质可以为金属,例如是铜。
步骤S214,如图4G所示,移除第一光阻层310、第二光阻层320与第三光阻层330。
步骤S216,如图4H所示,形成一介电材料层230包覆第一导线层210、第一导电柱层220与金属承载板200的第二表面204。在本实施例中,请参考图5为本发明实施例介电材料层真空压合于金属承载板的上视图,其是应用真空压合制程将介电材料层230压合于全板面金属承载板200的上,介电材料层230的材质可以为一树脂材质、一氮化硅材质或一氧化硅材质,但不以此为限。
在此要特别说明,本发明使用真空压合制程进行全板面金属承载板上压合介电材料层来取代传统铸模化合物层与介电材料层作为无核心基板(CorelessSubstrate)的主体材料的封装方法,其具有以下的优点:(1)可减少同时使用铸模化合物层与介电材料层的材料而降低成本,并且仅需真空压合单层的介电材料层以缩短制作时间。(2)对于进行增层技术流程制作细线路产品时,仅使用介电材料层的作法加工容易。(3)避免传统铸模化合物层之间的空隙,可使金属承载板裸露面积较小而降低后续化学制程的药液污染。(4)适合进行大面积的封装制程以降低成本及生产时间。
步骤S218,如图4I-a所示,露出第一导电柱层220的一端222。在本实施例中,露出第一导电柱层220是应用微影制程(Photolithography)或蚀刻制程(EtchProcess)或研磨制程移除介电材料层230的一部分,以露出第一导电柱层220的一端222。
此外,如图4I-b所示,在另一实施例中,也可通过研磨制程移除介电材料层230的一部分,以使得第一导电柱层220的一端222与介电材料层230为同一平面。
步骤S220,如图4J所示,在露出的第一导电柱层220的一端222上形成一第二导线层240。在本实施例中,第二导线层240同时形成于介电材料层230与露出的第一导电柱层220的一端222上。在一实施例中,第二导线层240可应用电镀(ElectrolyticPlating)技术或无电镀(ElectrolessPlating)技术、溅镀(SputteringCoating)技术或蒸镀(ThermalCoating)技术所形成,但不以此为限。其中第二导线层240可以为图案化导线层,其包括至少一走线或至少一晶片座,并形成对应于露出的第一导电柱层220的一端222上,第二导线层240的材质可以为金属,例如是铜。
步骤S222,如图4K所示,在介电材料层230与第二导线层240上形成一防焊层250,并露出部份的第二导线层240。其中,防焊层250具有绝缘第二导线层240的各走线电性的功效。
步骤S224,如图4L所示,移除金属承载板200。在本实施例中,移除金属承载板200是应用蚀刻制程(EtchProcess)或剥离制程(DebondingProcess)所达成,然而,移除金属承载板200的方法也可使用物理制程,例如承载板研磨,但不以此为限。第一导线层210的走线与晶片座可直接露出。
步骤S226,如图4M所示,提供一第一外接元件260,其设置并电性连结于第一导线层210的一第一表面212上。在一实施例中,第一外接元件260是一主动元件、一被动元件、一半导体晶片、一软性电路板或一印刷电路板,但不以此为限。
步骤S228,如图4N所示,形成一外部铸模化合物层270包覆于第一外接元件260与第一导线层210的第一表面212上。在本实施例中,外部铸模化合物层270是应用转注铸模(TransferMolding)以顶侧注入铸模(TopMolding)的铸模技术所形成,外部铸模化合物层270的材质可包括酚醛基树脂(Novolac-BasedResin)、环氧基树脂(Epoxy-BasedResin)、硅基树脂(Silicone-BasedResin)或其他适当的铸模化合物,在高温和高压下,以液体状态包覆第一外接元件260与第一导线层210的第一表面212上,其固化后形成外部铸模化合物层270。外部铸模化合物层270也可包括适当的填充剂,例如是粉状的二氧化硅。在另一实施例中,也可应用注射铸模(InjectionMolding)或压缩铸模(CompressionMolding)或真空压合铸膜的铸模技术形成外部铸模化合物层270。
步骤S230,如图4O所示,在第二导线层240上形成复数个导电元件280。在本实施例中,导电元件280是一金属焊球。此外,每一导电元件280的材质可以为金属,例如是铜。
步骤S232,如图4P所示,形成一第二外接元件290,其设置并电性连结于复数个导电元件280上。在一实施例中,第二外接元件290是一主动元件、一被动元件、一半导体晶片、一软性电路板或一印刷电路板,但不以此为限。
综上所述,本发明的封装方法使用真空压合制程进行全板面金属承载板上压合介电材料层来取代传统铸模化合物层与介电材料层作为无核心基板(CorelessSubstrate)的主体材料的封装方法,其具有以下的优点:(1)可减少同时使用铸模化合物层与介电材料层的材料而降低成本,并且仅需真空压合单层的介电材料层以缩短制作时间。(2)对于进行增层技术流程制作细线路产品时,仅使用介电材料层的作法加工容易。(3)避免传统铸模化合物层之间的空隙,可使金属承载板裸露面积较小而降低后续化学制程的药液污染。(4)适合进行大面积的封装制程以降低成本及生产时间。
以上说明对本发明而言只是说明性的,而非限制性的,本领域普通技术人员理解,在不脱离权利要求所限定的精神和范围的情况下,可作出许多修改、变化或等效,但都将落入本发明的保护范围之内。
Claims (10)
1.一种封装方法,其特征在于,其步骤包括:
提供一金属承载板,其具有相对的一第一表面与一第二表面;
在该金属承载板的该第二表面上形成一第一导线层;
在该第一导线层上形成一第一导电柱层;
形成一介电材料层,其包覆该第一导线层、该第一导电柱层与该金属承载板的该第二表面;
露出该第一导电柱层的一端;
在露出的该第一导电柱层的一端上形成一第二导线层;
在该介电材料层与该第二导线层上形成一防焊层;以及
移除该金属承载板。
2.根据权利要求1所述的封装方法,其特征在于,其还包括:
提供一第一外接元件,其设置并电性连结于该第一导线层的一第一表面上;
形成一外部铸模化合物层,其包覆于该第一外接元件与该第一导线层的该第一表面上;
在该第二导线层上形成复数个导电元件;及
形成一第二外接元件,其设置并电性连结于复数个导电元件上。
3.根据权利要求1所述的封装方法,其特征在于:在该第一导线层上形成该第一导电柱层之前的步骤包括:
在该金属承载板的该第二表面上形成一第一光阻层,在该金属承载板的该第一表面上形成一第二光阻层;
在该金属承载板的该第二表面上形成该第一导线层;
在该第一光阻层与该第一导线层上形成一第三光阻层;
移除该第三光阻层的部分区域以露出该第一导线层;
在该第一导线层上形成该第一导电柱层;及
移除该第一光阻层、该第二光阻层与该第三光阻层。
4.根据权利要求1所述的封装方法,其特征在于:形成一介电材料层,其包覆该第一导线层、该第一导电柱层与该金属承载板的该第二表面的步骤是应用真空压合制程将该介电材料层压合于该金属承载板的该第二表面。
5.根据权利要求1所述的封装方法,其特征在于:该介电材料层是一树脂材质、一氮化硅材质或一氧化硅材质。
6.根据权利要求1所述的封装方法,其特征在于:该第一导线层与该第二导线层包括至少一走线或至少一晶片座。
7.根据权利要求2所述的封装方法,其特征在于:该第一外接元件是一主动元件、一被动元件、一半导体晶片、一软性电路板或一印刷电路板。
8.根据权利要求2所述的封装方法,其特征在于:该第二外接元件是一主动元件、一被动元件、一半导体晶片、一软性电路板或一印刷电路板。
9.根据权利要求2所述的封装方法,其特征在于:形成该外部铸模化合物层的步骤包括:
提供一铸模化合物,其中该铸模化合物具有树脂及粉状的二氧化硅;
加热该铸模化合物至液体状态;
在该金属承载板的该第二表面上注入呈液态的该铸模化合物,该铸模化合物在高温和高压下包覆该第一导线层与该被动元件;及
固化该铸模化合物,使该铸模化合物形成该外部铸模化合物层。
10.根据权利要求2所述的封装方法,其特征在于:该导电元件是一金属焊球。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW103120749 | 2014-06-16 | ||
| TW103120749A TWI474417B (zh) | 2014-06-16 | 2014-06-16 | 封裝方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN105321828A true CN105321828A (zh) | 2016-02-10 |
| CN105321828B CN105321828B (zh) | 2018-09-14 |
Family
ID=51211662
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201410284034.8A Active CN105321828B (zh) | 2014-06-16 | 2014-06-23 | 封装方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US9214437B1 (zh) |
| EP (1) | EP2958140B1 (zh) |
| JP (1) | JP2016004992A (zh) |
| CN (1) | CN105321828B (zh) |
| TW (1) | TWI474417B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN114334876A (zh) * | 2020-09-30 | 2022-04-12 | 华为技术有限公司 | 垂直互连结构及其制造方法、封装芯片及芯片封装方法 |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI616981B (zh) * | 2015-07-15 | 2018-03-01 | 恆勁科技股份有限公司 | 基板結構 |
| TWI620274B (zh) * | 2015-07-15 | 2018-04-01 | 恆勁科技股份有限公司 | 基板結構之製作方法 |
| CN106356355B (zh) | 2015-07-15 | 2020-06-26 | 恒劲科技股份有限公司 | 基板结构及其制作方法 |
| KR101706470B1 (ko) | 2015-09-08 | 2017-02-14 | 앰코 테크놀로지 코리아 주식회사 | 표면 마감층을 갖는 반도체 디바이스 및 그 제조 방법 |
| TWI573502B (zh) * | 2016-01-20 | 2017-03-01 | 恆勁科技股份有限公司 | 基板結構及其製作方法 |
| CN106992165B (zh) * | 2016-01-20 | 2019-08-30 | 恒劲科技股份有限公司 | 半导体基板及其制作方法 |
| US20170287838A1 (en) | 2016-04-02 | 2017-10-05 | Intel Corporation | Electrical interconnect bridge |
| US20200161206A1 (en) | 2018-11-20 | 2020-05-21 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure and semiconductor manufacturing process |
| US11210471B2 (en) * | 2019-07-30 | 2021-12-28 | Accenture Global Solutions Limited | Machine learning based quantification of performance impact of data veracity |
| US11776820B2 (en) | 2020-09-30 | 2023-10-03 | Huawei Technologies Co., Ltd. | Vertical interconnection structure and manufacturing method thereof, packaged chip, and chip packaging method |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1516272A (zh) * | 2002-12-03 | 2004-07-28 | ������������ʽ���� | 半导体装置、及其制作方法和薄板相互连线部件 |
| US20120181688A1 (en) * | 2007-07-19 | 2012-07-19 | Shih-Ping Hsu | Packaging substrate with conductive structure |
| CN102867799A (zh) * | 2011-07-08 | 2013-01-09 | 欣兴电子股份有限公司 | 封装基板及其制造方法 |
Family Cites Families (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6261941B1 (en) * | 1998-02-12 | 2001-07-17 | Georgia Tech Research Corp. | Method for manufacturing a multilayer wiring substrate |
| JP3973340B2 (ja) * | 1999-10-05 | 2007-09-12 | Necエレクトロニクス株式会社 | 半導体装置、配線基板、及び、それらの製造方法 |
| JP3498732B2 (ja) * | 2000-06-30 | 2004-02-16 | 日本電気株式会社 | 半導体パッケージ基板及び半導体装置 |
| TW561805B (en) * | 2001-05-16 | 2003-11-11 | Unimicron Technology Corp | Fabrication method of micro-via |
| JP2003209366A (ja) * | 2002-01-15 | 2003-07-25 | Sony Corp | フレキシブル多層配線基板およびその製造方法 |
| US20030197285A1 (en) * | 2002-04-23 | 2003-10-23 | Kulicke & Soffa Investments, Inc. | High density substrate for the packaging of integrated circuits |
| JP2004071656A (ja) * | 2002-08-01 | 2004-03-04 | Sumitomo Bakelite Co Ltd | 多層配線板および半導体装置 |
| US6964881B2 (en) * | 2002-08-27 | 2005-11-15 | Micron Technology, Inc. | Multi-chip wafer level system packages and methods of forming same |
| JP2004363169A (ja) * | 2003-06-02 | 2004-12-24 | Shinko Electric Ind Co Ltd | 半導体装置実装用テープ基板の製造方法 |
| JP4865197B2 (ja) * | 2004-06-30 | 2012-02-01 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| JP2006135277A (ja) * | 2004-10-06 | 2006-05-25 | North:Kk | 配線基板と、その製造方法 |
| US20080136041A1 (en) * | 2006-01-24 | 2008-06-12 | Tessera Interconnect Materials, Inc. | Structure and method of making interconnect element having metal traces embedded in surface of dielectric |
| TWI275150B (en) * | 2005-05-12 | 2007-03-01 | Phoenix Prec Technology Corp | Embedded chip package structure |
| DE112006001506T5 (de) * | 2005-06-16 | 2008-04-30 | Imbera Electronics Oy | Platinenstruktur und Verfahren zu ihrer Herstellung |
| JP4787559B2 (ja) * | 2005-07-26 | 2011-10-05 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US7682972B2 (en) * | 2006-06-01 | 2010-03-23 | Amitec-Advanced Multilayer Interconnect Technoloiges Ltd. | Advanced multilayer coreless support structures and method for their fabrication |
| CN101507373A (zh) * | 2006-06-30 | 2009-08-12 | 日本电气株式会社 | 布线板、使用布线板的半导体器件、及其制造方法 |
| US7820233B2 (en) * | 2006-09-27 | 2010-10-26 | Unimicron Technology Corp. | Method for fabricating a flip chip substrate structure |
| DE102007034402B4 (de) * | 2006-12-14 | 2014-06-18 | Advanpack Solutions Pte. Ltd. | Halbleiterpackung und Herstellungsverfahren dafür |
| JP5010316B2 (ja) * | 2007-03-16 | 2012-08-29 | 日本電気株式会社 | 金属ポストを有する配線基板、半導体装置 |
| TWI334324B (en) * | 2007-09-19 | 2010-12-01 | Unimicron Technology Corp | Printed circuit board and method of fabricating the same |
| JP4828559B2 (ja) * | 2008-03-24 | 2011-11-30 | 新光電気工業株式会社 | 配線基板の製造方法及び電子装置の製造方法 |
| JP4957638B2 (ja) * | 2008-04-24 | 2012-06-20 | イビデン株式会社 | 多層プリント配線板及び多層プリント配線板の製造方法 |
| TWI402017B (zh) * | 2008-07-23 | 2013-07-11 | 日本電氣股份有限公司 | 半導體裝置及其製造方法 |
| TWI427716B (zh) * | 2010-06-04 | 2014-02-21 | 矽品精密工業股份有限公司 | 無載具之半導體封裝件及其製法 |
| US8455304B2 (en) * | 2010-07-30 | 2013-06-04 | Atmel Corporation | Routable array metal integrated circuit package fabricated using partial etching process |
| TWI543327B (zh) * | 2010-08-31 | 2016-07-21 | 先進封裝技術私人有限公司 | 半導體承載元件 |
| JP5742957B2 (ja) * | 2011-10-11 | 2015-07-01 | 日立化成株式会社 | 導体回路を有する構造体及びその製造方法並びに熱硬化性樹脂組成物 |
| US8541883B2 (en) * | 2011-11-29 | 2013-09-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor device having shielded conductive vias |
| US9165878B2 (en) * | 2013-03-14 | 2015-10-20 | United Test And Assembly Center Ltd. | Semiconductor packages and methods of packaging semiconductor devices |
-
2014
- 2014-06-16 TW TW103120749A patent/TWI474417B/zh active
- 2014-06-23 CN CN201410284034.8A patent/CN105321828B/zh active Active
- 2014-07-17 US US14/333,641 patent/US9214437B1/en active Active
- 2014-07-21 EP EP14177902.5A patent/EP2958140B1/en active Active
- 2014-08-29 JP JP2014175734A patent/JP2016004992A/ja active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1516272A (zh) * | 2002-12-03 | 2004-07-28 | ������������ʽ���� | 半导体装置、及其制作方法和薄板相互连线部件 |
| US20120181688A1 (en) * | 2007-07-19 | 2012-07-19 | Shih-Ping Hsu | Packaging substrate with conductive structure |
| CN102867799A (zh) * | 2011-07-08 | 2013-01-09 | 欣兴电子股份有限公司 | 封装基板及其制造方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN114334876A (zh) * | 2020-09-30 | 2022-04-12 | 华为技术有限公司 | 垂直互连结构及其制造方法、封装芯片及芯片封装方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20150364435A1 (en) | 2015-12-17 |
| US9214437B1 (en) | 2015-12-15 |
| JP2016004992A (ja) | 2016-01-12 |
| EP2958140B1 (en) | 2019-02-20 |
| TW201601227A (zh) | 2016-01-01 |
| TWI474417B (zh) | 2015-02-21 |
| EP2958140A1 (en) | 2015-12-23 |
| CN105321828B (zh) | 2018-09-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN105321828B (zh) | 封装方法 | |
| TWI597811B (zh) | 晶片封裝方法及晶片封裝結構 | |
| TWI581690B (zh) | 封裝裝置及其製作方法 | |
| TW201434097A (zh) | 封裝一半導體裝置之方法及封裝裝置 | |
| TWI582861B (zh) | 嵌埋元件之封裝結構及其製法 | |
| CN107195607B (zh) | 一种芯片封装方法及芯片封装结构 | |
| US11246223B2 (en) | Package apparatus | |
| CN105321926A (zh) | 封装装置及其制作方法 | |
| CN107622953B (zh) | 封装堆迭结构的制法 | |
| CN105448883B (zh) | 芯片封装基板及、芯片封装结构及二者之制作方法 | |
| TWI566348B (zh) | 封裝結構及其製法 | |
| CN105304583A (zh) | 封装结构及其制法 | |
| CN104167369B (zh) | 芯片封装结构的制作方法 | |
| CN104952839B (zh) | 封装装置及其制作方法 | |
| CN104517895B (zh) | 半导体封装件及其制法 | |
| US9589935B2 (en) | Package apparatus and manufacturing method thereof | |
| CN106941101A (zh) | 封装基板及其制作方法 | |
| TWI591788B (zh) | 電子封裝件之製法 | |
| CN104851847B (zh) | 封装装置及其制作方法 | |
| CN105810659A (zh) | 封装装置及其制作方法 | |
| WO2019109600A1 (zh) | 集成电路模组结构及其制作方法 | |
| TW201822331A (zh) | 電子封裝件 | |
| CN105226042B (zh) | 封装基板及其制作方法 | |
| TWI555153B (zh) | 基板結構及其製法 | |
| US20140097545A1 (en) | Package structure and method for manufacturing package structure |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |