NL8020352A - SAMPLING AND HOLDING CIRCUIT WITH SHIFT LIFT. - Google Patents
SAMPLING AND HOLDING CIRCUIT WITH SHIFT LIFT. Download PDFInfo
- Publication number
- NL8020352A NL8020352A NL8020352A NL8020352A NL8020352A NL 8020352 A NL8020352 A NL 8020352A NL 8020352 A NL8020352 A NL 8020352A NL 8020352 A NL8020352 A NL 8020352A NL 8020352 A NL8020352 A NL 8020352A
- Authority
- NL
- Netherlands
- Prior art keywords
- transistor
- capacitor
- operational amplifier
- sample
- terminal
- Prior art date
Links
- 238000005070 sampling Methods 0.000 title description 10
- 239000003990 capacitor Substances 0.000 claims description 25
- 230000000295 complement effect Effects 0.000 claims description 5
- 239000004020 conductor Substances 0.000 claims 5
- 238000010586 diagram Methods 0.000 description 5
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000001962 electrophoresis Methods 0.000 description 1
- 210000003746 feather Anatomy 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
- G11C27/02—Sample-and-hold arrangements
- G11C27/024—Sample-and-hold arrangements using a capacitive memory element
- G11C27/026—Sample-and-hold arrangements using a capacitive memory element associated with an amplifier
Landscapes
- Amplifiers (AREA)
- Filters That Use Time-Delay Elements (AREA)
- Measurement Of Current Or Voltage (AREA)
Description
-1- 21627/JF/lv 8 02 0352-1- 21627 / JF / lv 8 02 0352
Aanvrager: American Microsystems, Inc., Santa Clara, Californië, Verenigde Staten van Amerika.Applicant: American Microsystems, Inc., Santa Clara, California, United States of America.
Korte aanduiding: Bemonster-en houdschakeling met verschuivingsopheffing. Uittreksel van de onthulling.Short designation: Sample and hold circuit with shift override. Extract of the disclosure.
55
Een op een operationele versterker gebaseerde bemonster-en houdschakeling, ingericht voor de implementatie als een geïntegreerde schakeling omvat MOS-transistorelementen. De operationele versterker heeft een positieve klem verbonden met de aarde en een negatieve ingangsleiding verbonden met een IQ zijde van een condensator,waarvan de andere zijde is verbonden met een eerste MOSrtransistor, waarvan de stuurelectrode'wordt gestuurd door klok-signalen. Een terugkoppelleiding van de operationele versterkeruitgang is parallel verbonden aan een tweede en derde transistor. De tweede transistor is verbonden met de ingangsleiding tussen de condensator en de operationele ^versterker en de derde transistor is verbonden met de ingangsleiding tussen de condensator en de eerste transistor. De stuurelectrodan van de tweede en derde transistor' zijn verbonden met de afzonderlijke kloksignaalbronnen.An operational amplifier-based sample and hold circuit arranged for implementation as an integrated circuit includes MOS transistor elements. The operational amplifier has a positive terminal connected to ground and a negative input lead connected to an IQ side of a capacitor, the other side of which is connected to a first MOS transistor, the control electrode of which is driven by clock signals. A feedback lead from the operational amplifier output is connected in parallel to a second and third transistor. The second transistor is connected to the input line between the capacitor and the operational amplifier and the third transistor is connected to the input line between the capacitor and the first transistor. The control electrodes of the second and third transistors are connected to the separate clock signal sources.
De tijdtelling van de kloksignalen naar de drie transistoren is dusdanig, dat het Vin signaal wordt bemonsterd en gehouden en de verschuiving van de 2Qoperationele versterker Wordt opgeheven.The timing of the clock signals to the three transistors is such that the Vin signal is sampled and held and the offset of the operational amplifier canceled.
Achtergrond van de uitvinding.Background of the invention.
Deze uitvinding is gericht op operationele versterkers en in het bijzonder op een verbeterde, spanningsgestuurde bemonster-en houdschakeling met een operationele versterker, die kan worden geïmplementeerd als een geïn-2rtegreerde monolitische schakeling zonder uitwendige componenten.This invention is directed to operational amplifiers and in particular to an improved voltage controlled sampling and holding circuit with an operational amplifier, which can be implemented as an integrated monolithic circuit without external components.
Operationele versterkerschakelingen van het bemonster- en houdtype worden gebruil· in gegevens verkrijgings- en gegevens omzet tings- (digitaal naar analoog of analoog naar digitaal omzetting) inrichtingen, al waar een behoefte bestaat een g^ignaalspanning te bemonsteren en die spanning gedurende een bepaalde tijdsduur te houden. Een probleemkat rees bij dergelijke schakelingen, met betrekking tot de inherente verschuivingsspanning van de conventionele bemonster - en houdschakeling en de variatie van die verschuivingsspanning met de temperatuur. Verschuivingsspanning kan worden gedefinieerd als de waarde van de gi^itgangsspanning bij bemonstering van een nulingangsspanning op een bepaalde temperatuur.Sampling and holding type operational amplifier circuits are used in data acquisition and data conversion (digital to analog or analog to digital conversion) devices, where there is a need to sample a signal voltage and that voltage for a period of time to keep. A problem has arisen with such circuits, with respect to the inherent shift voltage of the conventional sample and hold circuit and the variation of that shift voltage with temperature. Shift voltage can be defined as the value of the output voltage when sampling a zero input voltage at a given temperature.
In bemonster -en houcfeohakelingen met een operationele versterker is het wenselijk de verschuivingsspanning te elimineren, omdat deze fouten inbrengt in het signaal,dat wordt bemonsterd. Verder heeft de verandering van de ver- 8020352 -2- 21627/JF/lv schuivingsspanning met de temperatuur tot gevolg dat deze fout temperatuur-afhankelijk wordt en derhalve niet absoluut bepaalbaar ten tijde van de vervaardiging.In sampling and holding circuits with an operational amplifier, it is desirable to eliminate the offset voltage because it introduces errors into the signal being sampled. Furthermore, the change of the shear voltage with the temperature 8020352-2-21627 / JF / lv results in this error becoming temperature dependent and therefore not absolutely determinable at the time of manufacture.
In bemonster-en houdschakelingen, welke tot nu toe werden vervaar- 5 digd, werd verschuivingsspanningsopheffirg volbracht door middel van uitwendige afstelling onder gebruikmaking van uitwendige weerstanden.In sample and hold circuits previously made, shift voltage cancellation was accomplished by external adjustment using external resistors.
Dergelijke verschuivingsspanningafstelinrichtingen waren echter slechts goed voor de temperatuur, waarbij de afstelling werd uitgevoerd en daardoor waren temperatuurvariaties van de verschuivingsspanning niet te corrigeren.However, such shift voltage adjusters were only good for the temperature at which the adjustment was made, and therefore temperature variations of the shift voltage could not be corrected.
10 Het is een algemeen doel van de onderhavige uitvinding een verbe terde op een operationele versterker gebaseerde, bemonster- en houdschakeling te verschaffen.It is a general object of the present invention to provide an improved operational amplifier based sampling and holding circuit.
Een ander doel van de onderhavige uitvinding is te voorzien in een bemonster- en houdschakeling met een operationele versterker die: 15 (1) verschuivingsspanning, die normaal is geassocieerd met dergelijke schakelingen,opheft zonder dat uitwendige schakelingen zijn vereist; (2) de effecten van temperatuurvariaties op de verschuivingsspanning opheft; en (3) de effecten van verschuivingsdrift op de lange termijn 20 opheft.Another object of the present invention is to provide a sample and hold circuit with an operational amplifier that: (1) cancels shift voltage normally associated with such circuitry without requiring external circuitry; (2) eliminates the effects of temperature variations on the shift voltage; and (3) eliminates the long-term effects of shift drift.
Een ander doel van de onderhavige uitvinding is te voorzien in een bemonster- en houdschakeling met een operationele versterker, welke is vervaardigd om te werken bij een gemeenschappelijke modusingangsspanning van oV, waardoor de'ontwerpvereis'ten ervan worden vereenvoudigd.Another object of the present invention is to provide a sample and hold circuit with an operational amplifier, which is constructed to operate at a common mode input voltage of oV, thereby simplifying its design requirements.
25 Nog een ander doel van de onderhavige uitvinding is te voorzien in een bemonster- en houdschakeling met een operationele versterker, welke in het bijzonder geschikt is te maken voor implementatie als een MOS-type gelnter greerde schakelingshalfgeleider zonder uitwendige componenten.Yet another object of the present invention is to provide a sample and hold circuit with an operational amplifier, which is particularly suitable for implementation as an MOS type integrated greyed circuit semiconductor without external components.
Samenvatting' van de uitvinding.Summary of the invention.
30 In het kort voorziet de onderhavige uitvinding in een bemonster-en houdschakeling, welke een operationele versterker omvat met een instelgedeelte, een constante stroombron voor een verschilversterker-gedeelte en een uitgangstrap, dit alles verbonden tussen gemeenschappelijke voedingsleidingen, welke de en VgS voedingsniveaus verschaffen.Briefly, the present invention provides a sample and hold circuit comprising an operational amplifier having an adjustment section, a constant current source for a differential amplifier section and an output stage, all connected between common power lines, providing the and VgS power levels.
35 Deingangsleidingnaar.de negatieve klem van de operationele ver sterker is allereerst verbonden met een eerste transistor, waarvan de stuurelectrode is verbonden met een bemonsterklokbron Verbonden tussen deze schakelthansistor en de negatieve ingangsleiding is een condensator.The input lead to the negative terminal of the operational amplifier is first connected to a first transistor, the control electrode of which is connected to a sample clock source. Connected between this switching transistor and the negative input lead is a capacitor.
8020352 -3- 2l627/rJF/lv 7 *8020352 -3- 2l627 / rJF / lv 7 *
Een terugkoppelleiding van de uitgang van de operationele versterker is parallel verbonden aan een tweede en derde transistor. Deze tweede transistor is verbonden met de ingangsleiding tussen de condensator en de negatieve ingangsleiding van de operationele versterker en de stuurelectrode ervan 5 is eveneens verbonden met de bemonsterklokbron De derde transistor is verbonden met de ingangsleiding tussen de eerste transistor en de condensator en de stuurelectrode ervan is verbonden met de houdklokbron.A feedback lead from the output of the operational amplifier is connected in parallel to a second and third transistor. This second transistor is connected to the input lead between the capacitor and the negative input lead of the operational amplifier and its control electrode 5 is also connected to the sampling clock source. The third transistor is connected to the input lead between the first transistor and the capacitor and its control electrode is connected to the holding clock source.
Wanneer de bemonsterklok ' wordt gestuurd om de eerste en tweede transistor aan te schakelen, wordt de verschuivingsspanning middels de uitgangsterug-10 koppeling van de operationele versterker opgeslagen op het knooppunt tussen de condensator en de negatieve ingangsleiding ervan. Tegelijkertijd is het ingangssignaal Vin aanwezig op het buitenknooppunt tussen de condensator en de eerste transistor. Vervolgens, wanneer hetibemonstersignaal eindigt en transistor één en twee afschakelen, wordt het houdsignaal toegevoerd aan 15 de stuurelectrode. van de derde transistor en aan het buitenknooppunt wordt de uitgangsspanning gedwongen op de waarde Vin. Vin wordt dus bemonsterd en gehouden en de operationele versterkersverschuiving is opgeheven.When the sample clock is driven to turn on the first and second transistors, the offset voltage is stored through the output feedback of the operational amplifier on the node between the capacitor and its negative input lead. At the same time, the input signal Vin is present at the outer node between the capacitor and the first transistor. Then, when the sample signal ends and transistors one and two turn off, the hold signal is applied to the control electrode. of the third transistor and at the outer node, the output voltage is forced to the value Vin. Thus, Vin is sampled and held, and the operational amplifier shift is canceled.
Wanneer de tweede transistor wordt voorzien van een relatief kleine geometrie en de condensator een relatief grote waarde heeft, kan de verschuiving, 20 veroorzaakt door schakeldoorvoeding ( dat wil zeggen wanneer de tweede transistor uitschakelt) geschikt klein worden gehouden. : Een dergelijke versterker, gedwongen om te werken met een gemeenschappelijke modusspanning van oV verschaft .’belangrijke voordele^ wanneer geïmplementeerd als een MOS-geïnte-greerde operationele versterker door het vereenvoudigen van de ontwerpvereis-25 ten met betrekking tot de operationele versterker. De eerste, tweede en derde transistor kunnen worden vervangen door complementaire inrichtingen, dat wil zeggen elke transistor wordt vervangen door een P-kanaal-en een N-kanaal-transistor, die parallel aan elkaar zijn geknoopt. Dit geeft aan de inrichting! de mogelijkheid grote signalen te behandelen, omdat de 30 complementaire inrichtingen geschikt zijn bipolaire signalen te behandelen.When the second transistor is provided with a relatively small geometry and the capacitor has a relatively large value, the shift caused by switching feed-through (ie when the second transistor turns off) can be conveniently kept small. Such an amplifier, forced to operate with a common mode voltage of oV, provides significant advantage when implemented as a MOS integrated operational amplifier by simplifying the design requirements regarding the operational amplifier. The first, second and third transistors can be replaced by complementary devices, i.e. each transistor is replaced by a P-channel and an N-channel transistor knotted in parallel. This indicates the interior! the ability to handle large signals, because the complementary devices are suitable to treat bipolar signals.
Andere doelen, voordelen en kenmerken van de uitvinding zullen duidelijk worden aan de hand van de volgende gedetailleerde beschrijving van een voorkeursuitvoeringsvorm, gepresenteerd in samenhang met de bijbehorende tekeMng.Other objects, advantages and features of the invention will become apparent from the following detailed description of a preferred embodiment presented in conjunction with the accompanying drawings.
35 Korte beschrijving van de tekening.35 Brief description of the drawing.
’ Fig. 1. is een schematisch blokdiagram van een op een operationele versterker gebaseerde bemonster- en houdlnrichtlng volgens de onderhavige uitvinding.Fig. 1. is a schematic block diagram of an operational amplifier-based sampling and holding device according to the present invention.
8020352 I i -4- 21627/JF/lv8020352 I i -4-21627 / JF / lv
Fig. 2 is een spanning- tijd-diagram, dat golfvormen toont voor de drie stuurtransistoren voor de schakeling van fig. 1a; enFig. 2 is a voltage-time diagram showing waveforms for the three control transistors for the circuit of FIG. 1a; and
Fig. 3 een gedetailleerd schakelingsschema is voor de inrichting van fig. 1.Fig. 3 is a detailed circuit diagram for the device of FIG. 1.
5 Gedetailleerde beschrijving van uitvoeringsvorm.5 Detailed description of embodiment.
Onder verwijzing naar de tekening, toont fig. 1 een op een operationele versterker gebaseerde bemonster-en houdschakeling 10, die de principes van de onderhavige uitvinding belichaamt. In het algemeen omvat deze een operationele versterker 11 met een positieve ingangsklem verbonden 10 door een leiding 12 met de aardpotentiaal, een negatieve ingangsklem, verbonden met een leiding 14 en een uitgangsleiding 16. Een ingangslei-ding 15, die een signaalspanning'verschaft van een spanning gestuurde signaal bron Vin is verbonden met de bron van een eerste transistor 18, waarvan de afvoer is verbonden met een zijde van de condensator 20.Referring to the drawing, Fig. 1 shows an operational amplifier based sample and hold circuit 10 embodying the principles of the present invention. Generally, it comprises an operational amplifier 11 having a positive input terminal connected by a line 12 to ground potential, a negative input terminal connected to a line 14 and an output line 16. An input line 15 providing a signal voltage of a voltage controlled signal source Vin is connected to the source of a first transistor 18, the drain of which is connected to one side of capacitor 20.
15 De andere zijde van deze condensator is verbonden met de negatieve ingangs-leiding van de operationele versterker.The other side of this capacitor is connected to the negative input lead of the operational amplifier.
Een terugkoppelleiding 22 sterkt zich uit van de uitgangsleiding 16 en is parallel verbonden aan de afvoerklem van een tweede transistor 24 en eveneens met de afvoerklem van een derde ’translator 26. De andere 20 bronklem van de transistor 24 is verbonden met een knooppunt 28 in de leiding 14, tussen de condensator en de negatieve ingangsklem,en de bronklem van de derde transistor 26 is verbonden met knooppunt 30 tussen de eerste transistor en de condensator.A feedback line 22 extends from the output line 16 and is connected in parallel to the drain terminal of a second transistor 24 and also to the drain terminal of a third translator 26. The other source terminal of transistor 24 is connected to a node 28 in the lead 14, between the capacitor and the negative input terminal, and the source terminal of the third transistor 26 is connected to node 30 between the first transistor and the capacitor.
De algemene werking van de schakeling 10 kan worden toegelicht 25 onder verwijzing naar de golf diagrammen van fig. 2. Zoals getoont, worden in de bemonsterfase, de spanningen en allereerst toegevoerd aan de stuurelectroden van de transistoren 24 en 18 om deze transistoren aan te schakelen. Merk op dat de spanning iets voor loopt in de tijd op de spanning . Dit is zo omdat transistor 26 uit dient te zijn voordat tran-30 sistor 24 aan schakelt, zodat de verschuivingsspanning wordt opgeslagen en' gehouden op knooppu nt 28 voordat transistor 24 afèchakelt. . Met transistor 24 aangeschakelt, is de verschuivingsspanning van de operationele versterker 10 opgeslagen op knooppunt 28 tussen de condensator 20 en de negatieve ingangsleiding. Het signaal Vin is opgeslagen op het knooppunt 30 35 tussen de condensator en de eerste transistor 18. Nu gaat de spanning V0 5 uit, gevolgd door de spanning . De spanning V^, toegevoerd aan de derde transistor 26 schakelt aan wanneer V' wordt afgeschakelt en dit verbindt de uitgang met het knooppunt 30, waardoor de uitgangsspanning wordt ge- 8020352 ί 1 -5- 21627/JF/lv dwongen naar de waarde van Vin op knooppunt 30 (voordat afsohakelt).The general operation of the circuit 10 can be explained with reference to the wave diagrams of Figure 2. As shown, in the sampling phase, the voltages and first of all are applied to the control electrodes of the transistors 24 and 18 to turn on these transistors . Note that the voltage is slightly ahead of the voltage in time. This is because transistor 26 must be turned off before transistor sistor 24 turns on, so that the offset voltage is stored and held at node 28 before transistor 24 turns off. . With transistor 24 turned on, the shift voltage of the operational amplifier 10 is stored on node 28 between capacitor 20 and the negative input lead. The signal Vin is stored on the node 30 between the capacitor and the first transistor 18. Now the voltage V0 goes out, followed by the voltage. The voltage V ^ applied to the third transistor 26 turns on when V 'is turned off and this connects the output to the node 30, forcing the output voltage to 8020352 ½-21627 / JF / lv to the value of Fin on node 30 (before shutting down).
Vin wordt dus bemonsterd en gehouden en de veEschuiving van de operationele versterker is opgeheven. Enige restverschuiving blijft gehandhaaft vanwege de capacitieve doorvoer van V^ naar de para sitaire stuurelectrode overlappings^apaciteit van de transistor 24. Deze waarde wordt echter 5 geminimaliseerd door gebruiknaking van een P-kanaal- en een N-kanaal-transistor met complementaire klokaansturing en door gebruikmaking Van een condensator 20 met een relatief grote waarde.Thus, Vin is sampled and held, and the offset of the operational amplifier is canceled. Some residual shift is maintained because of the capacitive throughput of V to the parasitic electrode overlapping capacitance of transistor 24. However, this value is minimized by using a P channel and an N channel transistor with complementary clock driving and by use of a capacitor 20 with a relatively large value.
In fig. 3 is een volledige schakelingsschema voor de bemonster en houdtype schakeling 10 gedètailleerder getoond,, inclusief alle elementen 10 van een bijzondereoperationele versterker 10, omvattende complementaire MOS-elementen.In Fig. 3, a complete circuit diagram for the sample and hold type circuit 10 is shown in more detail, including all elements 10 of a particular operational amplifier 10, including complementary MOS elements.
In het algemeen omvat de operationele versterker 10 een verschil» versterker 32,verbonden met een instelnetwerk 34 en een tussenliggende niveauverschuivingstrap 36, verbonden met een uitgangstrap 38. De verschil-15 versterker omvat kenmerkend een ingangstrap 40 en een constante stroombron 42.Generally, the operational amplifier 10 includes a differential amplifier 32 connected to an adjustment network 34 and an intermediate level shift stage 36 connected to an output stage 38. The differential amplifier typically includes an input stage 40 and a constant current source 42.
Op een na alle transistorelementen van de verschillende componenten van de operationele versterker 10 zijn M0SFET-inri'ohtingen en de meeste ervan werken in de verzadigingsmcdus in tegenstelling tot delineai-20 re modus. Het instelnetwerk 34, dat verzekert dat de geschikte M0SFET-inrichtingen van de schakeling werken in het geschikte verzadingsgebied, omvat twee MOSFET-inrichtingen 44 en 46, elk'met een bron -afvoer-en stuurelectrode. De bronelectrode van transistor 44 is verbonden met een positieve voedingsspanning νρ0 middels een voedingsleiding 48 en de bronele°trode van 25 transistor 46 is verbonden door een leiding 50 met een negatieve voedingsspanning Vp_. De afvoer- en stuurelectrode van transistor 44 zijn verbonden met een knoop-All but one of the transistor elements of the various components of the operational amplifier 10 are MOSFET devices, and most of them operate in the saturation mode as opposed to the linear mode. The setting network 34, which ensures that the appropriate MOSFET devices of the circuit operate in the appropriate saturation range, includes two MOSFET devices 44 and 46, each having a source drain and control electrode. The source electrode of transistor 44 is connected to a positive supply voltage νρ0 via a supply line 48 and the source electrode of transistor 46 is connected by a line 50 to a negative supply voltage Vp_. The drain and drive electrodes of transistor 44 are connected to a node
, OU, OU
punt 52 en de afvoer en stuurelectroëfe van transistor 46 zijn verbonden met een knooppunt 54 Deze knooppunten 52 en 54 zijn onderling verbonden door een leiding 56, en een leiding 58 van het knooppunt 54 verschaft de instel-30 spanning voor de schakeling.point 52 and the drain and drive electrophoresis of transistor 46 are connected to a node 54 These nodes 52 and 54 are interconnected by a lead 56, and a lead 58 from the node 54 provides the bias voltage for the circuit.
De constante stroombron 42 omvat een MOSFÉT-inrichting 60, waarvan de de stuurelectrode met de instelspanningsleiding 58 is verbonden. De bronelectrode van de transistor 60 is verbonden met de negatieve voedingsleiding 50 en de afvoerelectrode ervan is verbonden met de ingangstrap 40 van de verschilversterker 35 Deze ingangstrap omvat een tweetal MOSFET-inrichtingen 62 en 64, waarvan de respectieve bronelectroden zijn verbonden met gemeenschappelijke leiding 66, die eveneens is verbonden met de afvoerelectrode van transistor 60.The constant current source 42 includes a MOSFÉT device 60, the control electrode of which is connected to the bias voltage line 58. The source electrode of transistor 60 is connected to the negative power supply line 50 and its drain electrode is connected to the input stage 40 of the differential amplifier 35. This input stage includes two MOSFET devices 62 and 64, the respective source electrodes of which are connected to common line 66, which is also connected to the drain electrode of transistor 60.
8020352 -6- 21627/JF/lv M fc f 18020352 -6- 21627 / JF / lv M fc f 1
De afvoerelectrode van de inrichting 62 is verbonden met een knooppunt 68 van de verschilversterker en de afvoerelectrode van de inrichting 64 is verbonden met een knooppunt 70 van de verschilversterker. De stuurelectro-de van ingangsinrichting 62 is verbonden met de negatieve ingangsklem 5 van de operationele versterker en de stuurelectrode van de inrichting 64 is geaard.The drain electrode of the device 62 is connected to a node 68 of the differential amplifier, and the drain electrode of the device 64 is connected to a node 70 of the differential amplifier. The control electrode of input device 62 is connected to the negative input terminal 5 of the operational amplifier and the control electrode of device 64 is grounded.
Het belastingsgedeelte . van de verschilversterker 32 omvat een tweetal MOSFET—inrichtingen 72 en 74, waarvan de bronklemmen beide zijn verbonden met de positieve voedingsleiding 48. De stuurelectrode van deze in-10 richtingen zijn onderling verbonden door een leiding 76, welke eveneens is verbonden door een leiding 78 met het knooppunt 68.The tax part. of the differential amplifier 32 comprises two MOSFET devices 72 and 74, the source terminals of which are both connected to the positive supply line 48. The control electrodes of these devices are interconnected by a line 76, which is also connected by a line 78. with the node 68.
De tussenliggende niveauverschuivingstrap 36 van de operationele versterker 11 omvat een tweetal MOSFET-inrichtingen 80 en 82, in serie verbonden tussen de positieve en negatieve voedingsleiding. De afvoerelectrode 15 van inrichting 80 is verbonden met de positieve voedingsleiding 48 en de bron-electrode van de inrichting 82 is verbonden met de negatieve voedingsleiding 50.The intermediate level shift stage 36 of the operational amplifier 11 includes two MOSFET devices 80 and 82 connected in series between the positive and negative power lines. The drain electrode 15 of device 80 is connected to the positive supply line 48 and the source electrode of the device 82 is connected to the negative supply line 50.
De bronelectrode van inrichting 80 is verbonden door een leiding 84 met de afvoer van inrichting 82. De stuurelectrode van inrichting 80 is door een leiding 86 met het knooppunt 70 verbonden. Een eerste knooppunt 20 88 in de leiding 86 is verbonden door een leiding 90 met de stuurelectrode van een MOSFET-inrichting 92 in de uitgangstrap 38 van de operationele versterker 11. Een tweede knooppunt 94 in de leiding 86 is verbonden door een leiding 96 met een eenzijde van een condensator 98, waarvan de andere zijde is verbonden met de leiding 84.The source electrode of device 80 is connected by a line 84 to the drain of device 82. The control electrode of device 80 is connected by a line 86 to the node 70. A first node 88 in line 86 is connected by a line 90 to the control electrode of a MOSFET device 92 in the output stage 38 of the operational amplifier 11. A second node 94 in line 86 is connected by a line 96 to a one side of a capacitor 98, the other side of which is connected to the lead 84.
25 De uitgangstrap 38 omvat de MOSFET-inrichting 92, waarvan de bron electrode is verbonden met de positieve voedingsleiding '48 en een tweede MOS-FET-inrichting 100, waarvan de bronelectrode is verbonden met de negatieve voedingsleiding 50.De afvoerelectroden van deze twee transistoren zijn onderling verbonden dooreen gemeenschappelijke leiding 102. De stuurelectrode van 30 MOSFET 100 is verbonden door leiding 104 met een knooppunt 106 in de leiding 84 tussen de inrichtingen 80 en 82. Een tweede gedeelte van de uitgangstrap is bijvoorkeur aangebracht in de vorm van een NPN transistor 108, waarvan de emitterklem is verbonden door een leiding 110 met een Nxkanaal MOS-transistor 112. De collectorklem van inrichting 108 is verbonden met de 35 Vpp_lijn 48 en de bronelectrode van de transistor 112 is verbonden met de Velijn 50. De basisklem van transistor 108 is verbonden door een leiding 114 met de verbindinesleidine 102 en de stuurelectrode van inrichting 112 is verbonden met de leiding 104 van het niveauverschuivingsgedeelte.The output stage 38 comprises the MOSFET device 92, the source electrode of which is connected to the positive supply line '48 and a second MOS-FET device 100, the source electrode of which is connected to the negative supply line 50. The drain electrodes of these two transistors are interconnected by a common lead 102. The control electrode of MOSFET 100 is connected by lead 104 to a node 106 in lead 84 between devices 80 and 82. A second portion of the output stage is preferably arranged in the form of an NPN transistor 108, the emitter terminal of which is connected by a line 110 to an Nx channel MOS transistor 112. The collector terminal of device 108 is connected to the Vpp line 48 and the source electrode of the transistor 112 is connected to the Vellum 50. The base terminal of transistor 108 is connected by a line 114 to the connection lead 102 and the control electrode of device 112 is connected to the line 1 04 of the level shift section.
8020352 • t8020352 • t
4 I4 I
-7- 21627/JF/lv21627 / JF / lv
Een frequentiecompenseringsorgaan voor de operationele versterker is bijvoorkeur aangebracht tussen het versdaïlversterkergedeelte 32 en de uitgangstrap 38. Dit omvat een condensator 116 (C^) met een zijde verbonden aan een knooppunt 118 in de uitgangsleiding van de verschil-5 versterker 32. De andere zijde van deze condensator is verbonden door een leiding 120 met een onderling verbindende leiding 122 tussen* de af-voerelectroden van twee MOSFET-inrichtingen 124 en 126, waarvan de bronelectroden beide zijn verbonden met een einde van de leiding 128, waarvan het andere einde is verbonden met een uitgangsknooppunt 130 voor de operationele vedterker 11 in de 10 leiding 110. De stuurelectrode van MOSFET 124 is verbonden met voedingsleiding 48 en de stuurëlectrode van MOSFET 1.26 is verbonden met de leiding 50. In leiding 127 tussen de leidingen 102 en 104 is een condensator 129, die wordt gebruikt voor het frequentie -compenseren van de uitgangstrap.A frequency amplifier for the operational amplifier is preferably disposed between the versdial amplifier section 32 and the output stage 38. This includes a capacitor 116 (C1) with one side connected to a node 118 in the output line of the difference amplifier 32. The other side of this capacitor is connected by a lead 120 to an interconnecting lead 122 between the drain electrodes of two MOSFET devices 124 and 126, the source electrodes of which are both connected to one end of lead 128, the other end of which is connected to an output node 130 for the operational feather 11 in line 110. The control electrode of MOSFET 124 is connected to supply line 48 and the control electrode of MOSFET 1.26 is connected to line 50. In line 127 between lines 102 and 104 is a capacitor 129 , which is used for frequency compensation of the output stage.
De operationele versterker 11 werkt op conventionele wijze maar 15heeft een klasse A-B aansturing, hetgeen een ongebruikelijk lage vermogens dissipatie verschaft. Een gedetailleerde beschrijving van deze operationele versterker 11 kan worden gevonden in mijn samenhangende aanvrage, serie nummer ingediend op .Andere operationele versterkerschakelingen kunnen echter ook worden gebruikt bij de bemonster-20en houdschakelingen van de onderhavige uitvinding. Het voorbeeld getoond in fig. 3, toont hoe de totale schakeling 10 eenvoudig en efficiënt kan worden gevormd met CMOS Jtransistorelementen (en verenigbaar NPN-type transistoren) om te voorzien in de noodzakelijke verschuivingsopheffingsfunotie. De schakeling 10 kan dus een van de verscheidene bouwblokken van veel grotere 25geintegreerde schakelingen zijn, welke spanningsgestuurde bemonster en houd-functies vereisen.The operational amplifier 11 operates in a conventional manner but has a class A-B drive, providing unusually low power dissipation. A detailed description of this operational amplifier 11 can be found in my copending application, serial number filed on. Other operational amplifier circuits, however, can also be used with the sample and hold circuits of the present invention. The example shown in Fig. 3 shows how the overall circuit 10 can be simply and efficiently formed with CMOS J transistor elements (and compatible NPN type transistors) to provide the necessary offset cancellation function. Thus, circuit 10 may be one of several building blocks of much larger integrated circuits that require voltage controlled sampling and holding functions.
Ofschoon de getoonde uitvoeringsvorm gebruikt maakt van een MOS-transistorinrichtingen 18, 24, 26 met een enkele stuurefetrode, dient het zonder meer duidelijk te zijn dat de uitvinding eveneens het gebruik beschouwd van 3(£omplementaire inrichtingen met twee stuurelectroden in plaats van de inrichtingen 18, 24, 26, teneinde bipolaire signaalingangen onder te brengen.Although the shown embodiment uses a single driver FOS MOS transistor devices 18, 24, 26, it should be readily apparent that the invention also contemplates the use of 3 (2) dual driver electrodes instead of the devices 18 , 24, 26, to accommodate bipolar signal inputs.
Aan die, geschoöld in de techniek, waarop deze uitvinding is gericht, zullen vele veranderingeninconstructie en zeer verschillende uitvoeringsvormen en toepassing van de uitvinding zichzelf suggereren, zonder bui-35 tan de geest en <je strekking van de uitvinding te komen. De onthullingen en de beschrijving hierin zijn enkel illustratief en zijn niet bedoeld om op welke wijze dan ook beperkend te zijn.To those skilled in the art to which this invention is directed many changes of construction and very different embodiments and application of the invention will suggest themselves without departing from the spirit and scope of the invention. The disclosures and description herein are illustrative only and are not intended to be limitative in any way.
^ ^ „ CONCLUSIES.^ ^ "CONCLUSIONS.
80203528020352
Claims (4)
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US7933979A | 1979-09-27 | 1979-09-27 | |
| US7933979 | 1979-09-27 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| NL8020352A true NL8020352A (en) | 1981-07-01 |
Family
ID=22149901
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| NL8020352A NL8020352A (en) | 1979-09-27 | 1980-09-02 | SAMPLING AND HOLDING CIRCUIT WITH SHIFT LIFT. |
Country Status (7)
| Country | Link |
|---|---|
| JP (1) | JPS56501223A (en) |
| DE (1) | DE3049671A1 (en) |
| FR (1) | FR2466838A1 (en) |
| GB (1) | GB2075781A (en) |
| NL (1) | NL8020352A (en) |
| SE (1) | SE8103279L (en) |
| WO (1) | WO1981000928A1 (en) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2534415A1 (en) * | 1982-10-07 | 1984-04-13 | Cii Honeywell Bull | METHOD FOR MANUFACTURING ELECTRICAL RESISTORS IN POLYCRYSTALLINE SEMICONDUCTOR MATERIAL AND RESULTING INTEGRATED CIRCUIT ARRANGEMENT |
| NL8501492A (en) * | 1985-05-24 | 1986-12-16 | Philips Nv | SAMPLING AND HOLD SWITCHING DEVICE. |
| US4691125A (en) * | 1986-10-03 | 1987-09-01 | Motorola, Inc. | One hundred percent duty cycle sample-and-hold circuit |
| GB2214018A (en) * | 1987-12-23 | 1989-08-23 | Philips Electronic Associated | Current mirror circuit arrangement |
| US5162670A (en) * | 1990-01-26 | 1992-11-10 | Kabushiki Kaisha Toshiba | Sample-and-hold circuit device |
| JP2777302B2 (en) * | 1992-01-16 | 1998-07-16 | 株式会社東芝 | Offset detection circuit, output circuit, and semiconductor integrated circuit |
| KR100557501B1 (en) * | 2003-06-30 | 2006-03-07 | 엘지.필립스 엘시디 주식회사 | Analog buffer and its driving method |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3441913A (en) * | 1966-04-12 | 1969-04-29 | James J Pastoriza | Multiple signal sampling and storage elements sequentially discharged through an operational amplifier |
| FR96064E (en) * | 1968-10-31 | 1972-05-19 | Ferrieu Gilbert | Sampling device with memory of analog signals. |
| US4066919A (en) * | 1976-04-01 | 1978-01-03 | Motorola, Inc. | Sample and hold circuit |
-
1980
- 1980-09-02 JP JP50220380A patent/JPS56501223A/ja active Pending
- 1980-09-02 DE DE19803049671 patent/DE3049671A1/en active Pending
- 1980-09-02 WO PCT/US1980/001130 patent/WO1981000928A1/en not_active Ceased
- 1980-09-02 GB GB8104207A patent/GB2075781A/en not_active Withdrawn
- 1980-09-02 NL NL8020352A patent/NL8020352A/en not_active Application Discontinuation
- 1980-09-25 FR FR8020592A patent/FR2466838A1/en active Pending
-
1981
- 1981-05-25 SE SE8103279A patent/SE8103279L/en not_active Application Discontinuation
Also Published As
| Publication number | Publication date |
|---|---|
| FR2466838A1 (en) | 1981-04-10 |
| DE3049671A1 (en) | 1982-02-25 |
| JPS56501223A (en) | 1981-08-27 |
| SE8103279L (en) | 1981-05-25 |
| GB2075781A (en) | 1981-11-18 |
| WO1981000928A1 (en) | 1981-04-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4422408B2 (en) | Bias circuit to maintain a constant value of transconductance divided by load capacitance | |
| US7161413B2 (en) | Precision chopper-stabilized current mirror | |
| US8044950B2 (en) | Driver circuit usable for display panel | |
| US6707405B2 (en) | Integrated analog multiplexer | |
| US7795959B2 (en) | Switched-capacitor circuit having switch-less feedback path | |
| JPH09130171A (en) | Operational amplifier circuit | |
| EP0482942A2 (en) | A precision tristate output driver circuit having a voltage clamping feature | |
| US6628148B2 (en) | Sample and hold circuit having a single control signal | |
| JP3666377B2 (en) | Operational amplifier | |
| NL8020352A (en) | SAMPLING AND HOLDING CIRCUIT WITH SHIFT LIFT. | |
| JPH06216666A (en) | Differential amplifier | |
| JP3606264B2 (en) | Differential circuit, amplifier circuit, and display device using the same | |
| JP5765274B2 (en) | Analog switch | |
| JP3085803B2 (en) | Differential current source circuit | |
| JP2004129276A (en) | Track and hold circuit | |
| US8130029B2 (en) | Circuit for switchably connecting an input node and an output node | |
| US20030094994A1 (en) | Method and device for reducing influence of early effect | |
| JPH09130162A (en) | Current driver circuit with lateral current regulation | |
| CN111308171A (en) | Sampling circuit and sampling method | |
| RU2802051C1 (en) | High-speed op-amplifier output stage | |
| US6316999B1 (en) | Operational amplifier | |
| JP2014204427A (en) | Emitter follower circuit | |
| EP3490145A1 (en) | Low-pass filter arrangement | |
| JPS59229973A (en) | Clamping circuit | |
| BE1007225A3 (en) | DIFFERENTIAL TAX TRAP WITH GRADUALLY variable impedance. |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A1A | A request for search or an international-type search has been filed | ||
| BV | The patent application has lapsed |