TWI715661B - 用以減少寄生電容的閘極堆疊金屬間的差動功函數 - Google Patents
用以減少寄生電容的閘極堆疊金屬間的差動功函數 Download PDFInfo
- Publication number
- TWI715661B TWI715661B TW105136484A TW105136484A TWI715661B TW I715661 B TWI715661 B TW I715661B TW 105136484 A TW105136484 A TW 105136484A TW 105136484 A TW105136484 A TW 105136484A TW I715661 B TWI715661 B TW I715661B
- Authority
- TW
- Taiwan
- Prior art keywords
- gate electrode
- electrode material
- work function
- channel
- gate
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/751—Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/824—Heterojunctions comprising only Group III-V materials heterojunctions, e.g. GaN/AlGaN heterojunctions
-
- H10D64/01358—
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Materials Engineering (AREA)
Abstract
一種設備包括在基板上的非平坦本體,該本體包括在阻擋材料上的通道、及在該本體上的閘極堆疊,該閘極堆疊包括第一閘極電極材料及第二閘極電極材料,該第一閘極電極材料包括第一功函數、設置於該通道材料上,該第二閘極電極材料包括與該第一功函數不同的第二功函數、設置於該通道材料上及該阻擋材料上。一種方法包括形成非平坦本體於基板上,該非平坦本體包括在阻擋材料上的通道;及形成閘極堆疊於該本體上,該閘極堆疊包括第一閘極電極材料及第二閘極電極材料,該第一閘極電極材料包括第一功函數、設置於該通道上,該第二閘極電極材料包括與該第一功函數不同的第二功函數、設置於該通道上及該阻擋材料上。
Description
積體電路裝置。
採用諸如第III-V族化合物半導體的化合物半導體材料的多閘極電晶體可使用在通道區中的窄能隙材料(例如,InGaAs)以取得在導通狀態的高傳導性,而在子鰭區中的寬能隙材料(例如,GaAs)用以抑制在斷路狀態的子鰭洩漏。一個技術的目標為該窄與寬能隙材料的異質接面是在閘極內部以供子鰭控制。然而,當該異質接面是在該閘極內部時,該寬能隙材料的該閘控部份可能在高閘極偏壓時意外導通,導致額外寄生閘極電容,增加閘極延遲。此外,實際異質接面位置受制於程序變化。當該異質接面最後在該閘極之下時,該窄能隙材料的未閘控部份無法被截止,導致斷路狀態洩漏增加。
100:裝置
110:基板
120:緩衝層
130:阻擋層
135:擱板
140:通道
145:接面區
150:接面區
155:氧化層
160:閘極介電層
170:閘極電極
175:閘極電極
180:金屬接點
185:金屬接點
300:結構
310:基板
315:淺溝渠隔離區
320:緩衝層
330:阻擋層
335:擱板
340:本質層
345:介電層
350:接面
355:接面
358:氧化層
360:閘極介電層
365:偽閘極
370:第一閘極電極材料
375:第二閘極電極材料
400:中介層
402:第一基板
404:第二基板
406:球柵陣列
408:金屬互連
410:穿孔
412:通矽穿孔
414:嵌入式裝置
500:運算裝置
502:積體電路晶粒
504:中央處理單元
506:晶粒上記憶體
508:通訊晶片
510:揮發性記憶體
512:非揮發性記憶體
514:圖形處理單元
516:數位信號處理器
520:晶片組
522:天線
524:觸控螢幕顯示器
526:觸控螢幕控制器
528:電池
530:羅盤
532:動作感測器
534:揚聲器
536:相機
538:使用者輸入裝置
540:大量儲存裝置
542:加密處理器
544:全球定位系統裝置
第1圖顯示多閘極場效電晶體裝置的一部份的橫剖面側視圖。
第2圖顯示穿過線2-2'的第1圖的該結構。
第3圖顯示包括其上的緩衝層、阻擋層及本質層的半導體基板的yz橫剖面側視圖。
第4圖顯示穿過xz橫剖面的第3圖的該結構以及顯示具有比該阻擋層的寬度更小的寬度的該本質層。
第5圖顯示在形成犧牲閘極堆疊於該本質層的鰭部份及阻擋層上以後的第4圖的該結構之頂側透視圖。
第6圖顯示穿過線6-6'的第5圖的該結構。
第7圖顯示穿過線7-7'的第5圖的視圖,示出在形成該鰭中的接面以後的該結構。
第8圖顯示在移除該犧牲閘極及閘極介電層並且引入閘極介電層及第一閘極電極材料於該本質層及該阻擋層的一部份上以後的第6圖的該結構。
第9圖顯示在引入第二閘極電極材料於該第一閘極電極材料上以後的第8圖的該結構。
第10圖為實施一或更多實施例的中介層。
第11圖示出運算裝置的實施例。
用以使電晶體裝置中的次通道寄生洩漏及閘極引起的寄生電容降到最低的技術被描述。在一個實施例
中,次通道寄生洩漏及閘極引起的寄生電容是藉由將不同能隙的半導體材料的異質接面自對準至該電晶體的閘極而在目前電晶體設計上被降到最低。
第1圖顯示場效電晶體(FET)裝置的實施例的橫剖面側視圖,諸如金屬氧化物半導體場效電晶體(MOSFET)裝置、穿隧場效電晶體(TFET)裝置或其他FET。第2圖顯示穿過線2-2'的第1圖的該結構。參照第1圖及第2圖,裝置100包括基板110,其為例如單晶矽基板。在此實施例中設置於基板110上的是緩衝層120。緩衝層120含有例如具有比該基板(例如,矽基板110)的材料更大的晶格之材料。在緩衝層中的一個合適材料為鍺。為了降低穿透差排(threading dislocation)密度,諸如鍺的材料可在緩衝層120中漸次變化以逐漸增加磊晶生長鍺化矽膜中的鍺組成,使得愈靠近基板110,該鍺濃度愈小且遠離開基板而增加。
在第1圖及第2圖中的實施例中,設置於緩衝層120上的是阻擋層130。在一個實施例中,阻擋層130為具有比矽的能隙更大的能隙之阻擋材料(寬能隙材料)。寬能隙材料的實例為具有大約至少三個電子伏特(eV)的能隙的材料。在另一實施例中,阻擋層130為在該介面具有類似於緩衝層120的晶格的晶格結構之材料。針對在該介面的主要是鍺的緩衝層(緩衝層120),用於阻擋130的合適寬能隙材料為砷化鎵(GaAs)。
如第1圖中所示,設置於阻擋層130上的是
接面區145及接面區150。在一個實施例中,接面區145為MOSFET的源極區(例如,n+源極)且接面區150為汲極區(例如,n+汲極)。設置於接面區145與150間的是具有比矽的能隙更小的能隙之半導體材料(窄能隙材料)的通道140。窄能隙材料的實例為第III-IV族的通道材料或諸如砷化銦鎵(InGaAs)的第III-V族化合物半導體材料。第1圖顯示通道140具有例如10-30nm的長度尺寸L。
如第2圖中所示,在一個實施例中,通道140具有寬度尺寸W1,其小於通道區中的阻擋層130的寬度尺寸W2。代表性地,通道140具有寬度尺寸W1,大約5-10nm,而阻擋層130具有寬度尺寸W2,大約10-20nm。通道(W1)與阻擋層130(W2)間的寬度尺寸的差產生擱板或壁架135於該通道區中在該材料間的接面(異質接面)。擱板135具有阻擋材料的表面(例如,如第2圖中所見的水平表面)。
覆蓋通道區140的是例如二氧化矽的氧化層155,其為大約幾埃厚。覆蓋氧化層155的是例如二氧化矽或具有大於二氧化矽的介電常數的介電材料(高k材料)以及大約幾奈米的厚度之閘極介電層160。如所示,氧化層155及閘極介電層160的各者被設置於通道140以及通道區中的阻擋層130的一部份上。具體而言,氧化層155及閘極介電層160符合通道140及阻擋層130沿著包括被設置於擱板135以及通道140與阻擋層130的相對側
壁上的該通道之長度尺寸的輪廓。設置於閘極介電層160、通道140上並且也在通道區中的阻擋層130上共形地延伸的是例如諸如金屬材料的導電材料之閘極電極170。在一個實施例中,閘極電極170被設置於擱板135上且沿著該結構的通道區中的阻擋層130之長度尺寸中的相對側壁的一部份。設置於通道140上的閘極電極170上的是亦為導電材料的閘極電極175。如所示,閘極電極175被限制於通道140且未被設置於阻擋層130的側壁上。
在一個實施例中,閘極電極175的材料具有與閘極電極170的材料不同的功函數。針對MOSFET,閘極電極材料的功函數關連於臨限電壓(產生源極與汲極間的傳導路徑所需要的最小閘極對源極電壓)。較低功函數的閘極金屬(較多n型)產生對n-MOSFET的較低臨限電壓。在一個實施例中,用於閘極電極175的材料的功函數小於用於閘極電極170的材料的功函數。代表性地,降低該閘極電極的功函數降低n-MOSFET的臨限電壓。一般而言,較低臨限電壓意指對裝置的較少功率消耗但也可導致斷路狀態洩漏增加。在一個實施例中,閘極電極175的功函數設定通道140的臨限電壓。類似地,設置於阻擋層130上的閘極電極170的功函數設定該材料的臨限電壓。
在閘極電極175具有比閘極電極170的功函數更低的功函數且閘極電極175被限制於通道140而閘極電極170在阻擋層130上的實施例中,不同功函數設計使
異質接面135(阻擋層130與通道140間的接面)自對準於該閘極。此種自對準降低在斷路狀態透過該通道的洩漏,因為該通道被閘極電極175完全閘控。寄生電容也在導通狀態被降低,因為阻擋層130由於閘控該阻擋層的閘極電極170的較高功函數(高於閘極電極175的功函數)而無法被導通。在一個實施例中,MOSFET裝置的目標臨限電壓為大約100毫伏特(mV)至250mV。與此臨限電壓目標相容的用於閘極電極175的代表性材料為鈦鋁碳(TiAlC)。具有大致比TiAlC更高的功函數的適於閘極電極170之材料為氮化鈦(TiN)。
導電材料的功函數可被關連於該材料的厚度。在一個實施例中,閘極電極170及閘極電極175為相同材料(例如,TiAlC)且被形成於基板100上而具有不同厚度。一般而言,較厚的TiAlC層產生較低的功函數(較多n型)及對n-MOSFET的較低臨限電壓。在一個實施例中,當閘極電極170及閘極電極175為相同材料,閘極電極170具有比閘極電極175的厚度更小的厚度。針對諸如TiAlC的材料,厚度的差的結果在於,閘極電極170將具有比閘極電極175的功函數更大的功函數。為了代表性目的,在一個實施例中,TiAlC的閘極電極170具有大約5nm的總厚度,且TiAlC的閘極電極175具有大約10nm的總厚度。最終,第1圖也顯示對接面區145的金屬接點180及對接面區150的金屬接點185。額外接點可被形成於該閘極堆疊以操作該裝置。
第3-9圖描述用以形成第1圖及第2圖中所示之電晶體結構的程序。第3-9圖因此描述形成三維多閘極電晶體的一個實施例,該電晶體包括在通道下的阻擋層而第一閘極電極材料建立該阻擋層的臨限電壓且第二閘極電極材料建立該通道的臨限電壓。參照第3圖,該圖顯示從yz觀點的半導體基板的橫剖面側視圖。基板310包括可用作其上可建構多閘極電晶體的基礎的任何材料。代表性地,基板310為諸如晶圓的較大基板的一部份。在一個實施例中,基板310為諸如單晶矽的半導體材料。基板310可為塊體基板或在另一實施例中為絕緣體上半導體(SOI)結構。
在涉及非晶格匹配材料的實施例中,塊體半導體基板容許高品質裝置層的實施。設置於第3圖的基板310的表面上的是緩衝層320。在一個實施例中,緩衝層320包括半導體材料,包括於該層之中在組成上漸次變化的半導體材料(諸如鍺或第III-V族化合物材料)的濃度。在緩衝層320包括鍺的實施例中,鍺濃度從該層與半導體基板310的介面朝向該層的頂點而增加,如所見。以此方式,基板晶格常數從在該介面的矽有效地調整至在層320的頂點的鍺。在一個實施例中,包括漸次變化的鍺濃度的緩衝層320(例如,鍺化矽緩衝層)可被磊晶生長於基板310上。
覆蓋或設置於第3圖中所示結構300中的緩衝層320上的是阻擋材料的阻擋層330。在一個實施例
中,阻擋層330包括具有寬能隙的材料。寬能隙材料在一個實施例中為具有至少3eV的能隙的材料。代表性材料包括第III-IV族或第III-V族化合物半導體材料。用於阻擋層330的一個合適材料為具有類似於緩衝層320在它與阻擋層330的介面的晶格結構的晶格結構之半導體材料。當緩衝層320包括在它的頂點的高濃度的鍺,用於具有類似於鍺的晶格結構的阻擋層330的寬能隙半導體材料為砷化鎵(GaAs)。在一個實施例中,用於阻擋層330的材料具有對於後續形成於阻擋層330上的電晶體裝置的通道材料的合適能帶偏移。阻擋層330的厚度代表性地為大約10nm至100nm。針對GaAs的阻擋層,該GaAs可被磊晶生長。
覆蓋或設置於第5圖中所示結構300中的阻擋層330上的是本質層340。在一個實施例中,本質層340為窄能隙半導體材料。用於本質層340的代表性材料為第III-IV族或第III-V族化合物半導體材料。用於本質層340的代表性材料為諸如InGaAs的窄能隙半導體材料。在一個實施例中,InGaAs的本質層340可被磊晶生長至大約50nm的厚度。
第3圖顯示在形成淺溝渠隔離(STI)區315以定義該結構中的裝置區以後的結構300。用於STI 315的合適材料為二氧化矽。在一個實施例中,開口被蝕刻穿過本質層340、阻擋層330、緩衝層320及進入裝置結構區域周圍的基板310。該開口接著以介電材料(例如,藉
由沉積程序)加以充填來定義STI區。第3圖示出在STI區315的部份藉由例如蝕刻程序已經被移除以暴露本質層340與阻擋層330的一部份並且定義本質層340的鰭以後的結構300。該已暴露鰭的代表性高度為代表性地大約500埃(Å)。該鰭的代表性長度尺寸L1為大約20nm。
第4圖顯示從xz觀點的第3圖的該結構。第4圖也顯示在相對於阻擋層330的寬度尺寸將本質層340的寬度尺寸薄化以後的該結構。在一個實施例中,InGaAs的本質層可能相對於GaAs的阻擋層被選擇性薄化(寬度尺寸降低),藉由例如檸檬酸與過氧化物混合物的濕蝕刻。第4圖顯示本質層340具有大約10nm的寬度W1,其小於阻擋層330的寬度W2(例如,大約20nm)。本質層340相對於阻擋層的寬度的已降低寬度產生在該等材料的該接面(異質接面)的擱板或壁架。第4圖顯示具有阻擋材料的表面的擱板335。
第5圖顯示在形成犧牲或偽閘極堆疊於本質層340延伸於STI區315之上的該鰭部份上以後第3及4圖的該結構之頂側透視圖。在一個實施例中,閘極堆疊包括例如二氧化矽或高k介電材料的閘極介電層360。設置於閘極介電層360上的在一個實施例中是例如由例如化學氣相沉積法所沉積之多晶矽的偽閘極365。在一個實施例中,為了形成該閘極堆疊,遮罩材料被引入於該結構之上以及圖案化以具有對該閘極堆疊的開口。該閘極堆疊接著被引入。在形成該閘極堆疊以後,該遮罩被移除以及例如
二氧化矽的介電層345被沉積於該結構上以覆蓋該鰭。
第6圖顯示穿過線6-6'的第5圖的該結構,顯示在由本質層340所定義的該鰭上的閘極介電層360與偽閘極365的該閘極堆疊。第7圖顯示穿過線7-7'的第5圖的視圖,示出該鰭中的接面。代表性地,為了形成源極與汲極接面,在包括閘極介電層360及偽閘極365的該閘極堆疊被形成以後,該鰭的接面區被暴露於介電層345中。藉由移除該鰭材料的部份以及以源極與汲極材料(諸如磊晶生長矽、鍺化矽、純鍺、錫化鍺、第III-IV族化合物半導體或第III-V族化合物半導體)替換該已移除鰭材料來分別定義用於MOSFET的源極及汲極,接面350及355接著被形成。本質層340在接面350與接面355間的區為多閘極電晶體裝置的該通道。一旦該等接面被形成,介電材料被引入於該等接面之上(在第7圖中示為介電層345)。
第8圖顯示在從該結構移除該犧牲閘極及閘極介電層並且引入閘極堆疊以後的第7圖的該結構。藉由遮蔽該結構的頂表面(如所見)以暴露該犧牲閘極以及接著以蝕刻劑或一些蝕刻劑蝕刻該結構以移除該犧性閘極及閘極介電層,該犧牲閘極及閘極介電層可被移除。一旦移除,氧化層(氧化層358)可被允許生長於該已暴露本質層340及阻擋層330上至幾埃。具有大約幾奈米的厚度的閘極介電層360接著被共形地引入於已暴露本質層340及阻擋層330上。在一個實施例中,閘極介電層360為高K
介電材料,諸如氧化鉿、氮氧化鉿、矽酸鉿、氧化鑭、氧化鋯、矽酸鉿、氧化鉭、鈦酸鋇鍶、鈦酸鋇、鈦酸鍶、氧化釔、氧化鋁、鉛鈧鉭氧化物、鈮酸鉛鋅(lead zinc niobate)、或其組合。
第8圖顯示被共形地引入於本質層340及阻擋層330上的閘極介電層360上的第一閘極電極材料370,藉由例如原子層沉積程序。第一閘極電極材料370的共形沉積將該材料沉積於本質層340上,在擱板335上(在該異質接面)及在阻擋層330上。該共形沉積被沉積至一厚度而也充填阻擋層330與介電層345所定義之側壁間的空間(例如,代表性地該空間等於第一閘極電極材料370的厚度的兩倍)。第一閘極電極材料370的代表性厚度為2.5nm。被理解的是,在一些情況中,第一閘極電極材料370的厚度將由該材料的目標功函數所決定。
第9圖顯示在引入第二閘極電極材料作為該閘極堆疊的一部份以後的第8圖的該結構。在一個實施例中,第二閘極電極材料375被選擇以具有與該已沉積第一閘極電極材料370的功函數不同的功函數。第二閘極電極材料375例如藉由原子層沉積程序被共形地沉積於第一閘極電極材料370上以充填本質層340上的該第一閘極電極材料370間的該開口。如所示,第二閘極電極375被限制於形成在本質層340上(在該裝置的該通道上)。第二閘極電極材料375的代表性厚度為5nm。類似於第一閘極電極材料370,在一些情況中,第二閘極電極材料375的
厚度將由該材料的目標功函數所決定。在一個實施例中,第二閘極電極材料375具有比第一閘極電極材料370的功函數更小的功函數。第一閘極電極材料370的代表性材料為TiN且第二閘極電極375的代表性材料為TiAlC。
在形成該閘極堆疊以後,介電材料可被引入於該結構之上且接著接點被分別引入至該源極、汲極及閘極堆疊且這些接點依據傳統處理來接線。
第10圖示出包括一或更多實施例的中介層400。中介層400為一種中介基板,用來橋接第一基板402至第二基板404。第一基板402可為例如積體電路晶粒,包括以上所述之類型的多閘極電晶體裝置。第二基板404可為例如記憶體模組、電腦母板、或另一積體電路晶粒。一般而言,中介層400之目的為將連接擴大至較寬間距或者將連接重新路由至不同連接。例如,中介層400可耦合積體電路晶粒至球柵陣列(BGA)406,其可後續被耦合至該第二基板404。在一些實施例中,該第一及第二基板402/404被附接至中介層400的相對側。在其他實施例中,該第一及第二基板402/404被附接至中介層400的相同側。在另外的實施例中,三或更多基板藉由中介層400加以互連。
該中介層400可由環氧樹脂、玻璃纖維強化環氧樹脂、陶瓷材料、或諸如聚醯亞胺的聚合物材料所形成。在另外的實施方式中,該中介層可由交替的剛性或柔性材料所形成,其可包括以上供使用於半導體基板中所述
的相同材料,諸如矽、鍺、及其他第III-V族及第IV族材料。
該中介層可包括金屬互連408及穿孔410,包括但不限於通矽穿孔(TSV)412。該中介層400可進一步包括嵌入式裝置414,包括被動及主動裝置兩者。此種裝置包括但不限於電容器、解耦合電容器、電阻器、電感器、熔絲、二極體、變壓器、感測器、及靜電放電(ESD)裝置。諸如射頻(RF)裝置、功率放大器、電源管理裝置、天線、陣列、感測器、及MEMS裝置的較複雜裝置也可被形成於中介層400上。
第11圖示出依據一個實施例的運算裝置500。該運算裝置500可包括許多組件。在一個實施例中,這些組件被附接至一或更多母板。在替代實施例中,這些組件被製造至單一系統晶片(SoC)晶粒上而非母板。運算裝置500中的組件包括但不限於積體電路晶粒502及至少一個通訊晶片508。在一些實施方式中該通訊晶508被製造作為積體電路晶粒502的一部份。積體電路晶粒502可包括CPU 504以及晶粒上記憶體506,通常使用作為快取記憶體,其可由諸如嵌入式DRAM(eDRAM)或自旋轉移力矩記憶體(STTM或STTM-RAM)的技術加以提供。
運算裝置500可包括可能或未能被實體及電氣耦合至該母板或製造於SoC晶粒內的其他組件。這些其他組件包括但不限於揮發性記憶體510(例如,
DRAM)、非揮發性記憶體512(例如,ROM或快閃記憶體)、圖形處理單元514(GPU)、數位信號處理器516、加密處理器542(執行硬體內的加密演算法的專用處理器)、晶片組520、天線522、顯示器或觸控螢幕顯示器524、觸控螢幕控制器526、電池528或其他電源、功率放大器(未顯示)、全球定位系統(GPS)裝置544、羅盤530、動作共處理器或感測器532(其可包括加速計、陀螺儀、及羅盤)、揚聲器534、相機536、使用者輸入裝置538(諸如鍵盤、滑鼠、觸控筆、及觸控墊)、及大量儲存裝置540(諸如硬碟機、光碟(CD)、數位多媒體光碟(DVD)等等)。
通訊晶片508致能無線通訊以供轉移資料進出運算裝置500。術語「無線」及其派生詞可被用來描述可經由使用已調變電磁輻射通過非固態媒體傳送資料的電路、裝置、系統、方法、技術、通訊頻道等。該術語未暗示相關裝置不含有任何線,儘管在一些實施例中它們可能不含有。通訊晶片508可實施許多無線標準或協定的任一者,包括但不限於Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其衍生物、以及隨著3G、4G、5G、及往後所設計的任何其他無線協定。運算裝置500可包括複數個通訊晶片508。例如,第一通訊晶片可專用於短程無線通訊,諸如Wi-Fi
及藍芽,且第二通訊晶片可專用於長程無線通訊,諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO、及其他。
運算裝置500的處理器504包括一或更多裝置,諸如依據以上所述之實施例所形成的多閘極電晶體。該術語「處理器」可意指處理來自暫存器及/或記憶體的電子資料以轉換該電子資料成為可被儲存於暫存器及/或記憶體中的其他電子資料之任何裝置或裝置的部份。
通訊晶片508也可包括一或更多裝置,諸如依據實施例所形成的電晶體。
在另外的實施例中,運算裝置500內所容納的另一組件可含有一或更多裝置,諸如依據實施方式所形成的多閘極電晶體。
在各種實施例中,運算裝置500可為膝上型電腦、小筆電、筆記型電腦、超極緻筆電、智慧型手機、平板、個人數位助理(PDA)、超行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器、或數位視訊錄影機。在另外的實施方式中,運算裝置500可為處理資料的任何其他電子裝置。
下列的實例有關於實施例:
實例1為一種設備,包括:在基板上的非平
坦本體,該非平坦本體包括在阻擋材料上的導電通道材料,該通道材料設置於接面區之間及包括與該阻擋材料的能隙不同的能隙;及在該本體上的閘極堆疊,該閘極堆疊包括介電材料及第一閘極電極材料及第二閘極電極材料,該第一閘極電極材料包括第一功函數、設置於該通道材料上,該第二閘極電極材料包括與該第一功函數不同的第二功函數、設置於(1)介於該通道材料與該第一閘極電極材料間之該通道材料上以及(2)該阻擋材料上。
在實例2中,實例1的該設備的該第一閘極電極材料的該功函數大於該第二閘極電極材料的該功函數。
在實例3中,實例1的該設備的該第一閘極電極材料的該功函數小於該第二閘極電極材料的該功函數。
在實例4中,實例1-3中任一者的該設備的該第一閘極電極材料及該第二閘極電極材料為相同材料。
在實例5中,實例4的該設備的該第二電極材料具有小於該第一閘極電極材料的厚度。
在實例6中,實例1-3中任一者的該設備的該第一閘極電極材料及該第二閘極電極材料包括不同材料。
在實例7中,實例1-6中任一者的該設備的該阻擋材料包括比矽的能隙更大的能隙。
在實例8中,實例7的該設備的該阻擋材料
包括第III-V族化合物材料。
在實例9中,實例1的該設備的該阻擋材料包括砷化鎵。
在實例10中,實例1的該設備的該通道材料包括砷化銦鎵。
在實例11中,實例1-6中任一者的該設備的該通道材料包括比該阻擋材料的寬度尺寸更小的寬度尺寸,使得該通道材料與該阻擋材料的接面定義在該本體的長度尺寸的相對側上的擱板,該擱板的上表面包括該阻擋材料且其中該第二閘極電極被設置於該擱板上。
在實例12中,實例11的該設備的該第二閘極電極是在該擱板之下的該阻擋材料上。
實例13為一種設備,包括:多閘極電晶體裝置,包括在基板上的阻擋材料上的導電通道材料,其中該通道材料包括長度尺寸及寬度尺寸且該寬度尺寸小於該阻擋材料的寬度尺寸,使得該通道材料與該阻擋材料的接面定義在該阻擋材料的長度尺寸的相對側上的擱板;介電材料,設置於該通道材料及該阻擋材料上;第一閘極電極材料,包括第一功函數、設置於該通道材料及該介電材料上;及第二閘極電極材料,包括與該第一功函數不同的第二功函數、設置於(1)介於該通道材料與該第一閘極電極材料間之該通道材料上以及(2)該阻擋材料上。
在實例14中,實例13的該設備的該第一閘極電極材料的該功函數大於該第二閘極電極材料的該功函
數。
在實例15中,實例13的該設備的該第一閘極電極材料的該功函數小於該第二閘極電極材料的該功函數。
在實例16中,實例13-15中任一者的該設備的該第一閘極電極材料及該第二閘極電極材料為相同材料。
在實例17中,實例16的該設備的該第二電極材料具有小於該第一閘極電極材料的厚度。
在實例18中,實例13的該設備的該第一閘極電極材料及該第二閘極電極材料包括不同材料。
在實例19中,實例13的該設備的該通道材料包括砷化銦鎵且該阻擋材料包括砷化鎵。
實例20為一種方法,包括:形成非平坦本體於基板上,該非平坦本體包括在阻擋材料上的導電通道材料,該通道材料包括與該阻擋材料的能隙不同的能隙;形成源極接面區及汲極接面區於該本體中;及形成閘極堆疊於介於該源極接面區與該汲極接面區間之該本體上,該閘極堆疊包括介電材料及第一閘極電極材料及第二閘極電極材料,該第一閘極電極材料包括第一功函數、設置於該通道材料上,該第二閘極電極材料包括與該第一功函數不同的第二功函數、設置於(1)介於該通道材料與該第一閘極電極材料間之該通道材料上以及(2)該阻擋材料上。
在實例21中,實例20的該方法的形成該非
平坦主體包括縮小該通道材料的寬度尺寸,使得該通道材料與該阻擋材料的接面定義在該本體的長度尺寸的相對側上的擱板,該擱板的上表面包括該阻擋材料且其中形成該閘極堆疊包括形成該第二閘極電極於該擱板上。
在實例22中,實例21的該方法的形成該閘極堆疊包括形成該第二閘極電極於該上表面之下的該阻擋材料上。
在實例23中,實例20-22中任一者的該方法的形成該閘極堆疊包括形成該第一閘極電極材料以具有比該第二閘極電極材料的功函數更大的功函數。
在實例24中,實例20-22中任一者的該方法的形成該閘極堆疊包括形成該第一閘極電極材料以具有小於該第二閘極電極材料的功函數的功函數。
在實例25中,實例20-22中任一者的該方法的形成該閘極堆疊包括形成相同材料的該第一閘極電極材料及該第二閘極電極材料。
在實例26中,實例25的該方法的該第二電極材料被形成至比該第一閘極電極材料的厚度更小的厚度。
在實例27中,實例20-22中任一者的該方法的形成該閘極堆疊包括形成不同材料的該第一閘極電極材料及該第二閘極電極材料。
在實例28中,實例20的該方法的該通道材料包括砷化銦鎵且該阻擋材料包括砷化鎵。
包括發明摘要中所述者的所示實施方式的以上說明非意圖為窮舉性或限制本發明至所揭示的精確形式。儘管本發明的特定實施方式及用於本發明的實例為了例示性目的被描述於此處,各種等效修改在範圍內是可能的,如熟習相關技藝之人士將承認。
這些修改可按照以上的詳細說明加以做出。下列申請專利範圍中所使用的術語不應被詮釋成限制本發明至說明書及申請專利範圍中所揭示的特定實施方式。反之,本發明的範圍是完全由下列的申請專利範圍所決定,其依據所建立之申請專利範圍解釋的準則加以詮釋。
100‧‧‧裝置
110‧‧‧基板
120‧‧‧緩衝層
130‧‧‧阻擋層
140‧‧‧通道
145‧‧‧接面區
150‧‧‧接面區
160‧‧‧閘極介電層
175‧‧‧閘極電極
180‧‧‧金屬接點
Claims (24)
- 一種半導體設備,包含:在基板上的非平坦本體,該非平坦本體包含在阻擋材料上的導電通道材料,該通道材料設置於接面區之間及包含與該阻擋材料的能隙不同的能隙;及在該本體上的閘極堆疊,該閘極堆疊包含介電材料及第一閘極電極材料及第二閘極電極材料,該第一閘極電極材料包含第一功函數、設置於該通道材料上,該第二閘極電極材料包含與該第一功函數不同的第二功函數、設置於(1)介於該通道材料與該第一閘極電極材料間之該通道材料上以及(2)該阻擋材料上,其中該第一閘極電極材料包含TiN。
- 如申請專利範圍第1項的設備,其中該第一閘極電極材料的該功函數大於該第二閘極電極材料的該功函數。
- 如申請專利範圍第1項的設備,其中該第一閘極電極材料的該功函數小於該第二閘極電極材料的該功函數。
- 如申請專利範圍第1項的設備,其中該第一閘極電極材料及該第二閘極電極材料為相同材料。
- 如申請專利範圍第4項的設備,其中該第二閘極電極材料具有小於該第一閘極電極材料的厚度。
- 如申請專利範圍第1項的設備,其中該第一閘極電極材料及該第二閘極電極材料包含不同材料。
- 如申請專利範圍第1項的設備,其中該阻擋材料包含比矽的能隙更大的能隙。
- 如申請專利範圍第7項的設備,其中該阻擋材料包含第III-V族化合物材料。
- 如申請專利範圍第1項的設備,其中該通道材料包含比該阻擋材料的寬度尺寸更小的寬度尺寸,使得該通道材料與該阻擋材料的接面定義在該本體的長度尺寸的相對側上的擱板,該擱板的上表面包含該阻擋材料且其中該第二閘極電極材料被設置於該擱板上。
- 如申請專利範圍第9項的設備,其中該第二閘極電極材料是在該擱板之下的該阻擋材料上。
- 一種半導體設備,包含:多閘極電晶體裝置,包含在基板上的阻擋材料上的導電通道材料,其中該通道材料包含長度尺寸及寬度尺寸且該寬度尺寸小於該阻擋材料的寬度尺寸,使得該通道材料與該阻擋材料的接面定義在該阻擋材料的長度尺寸的相對側上的擱板;介電材料,設置於該通道材料及該阻擋材料上;第一閘極電極材料,包含第一功函數、設置於該通道材料及該介電材料上;及第二閘極電極材料,包含與該第一功函數不同的第二功函數、設置於(1)介於該通道材料與該第一閘極電極材料間之該通道材料上以及(2)該阻擋材料上,其中該第一閘極電極材料包含TiN。
- 如申請專利範圍第11項的設備,其中該第一閘極電極材料的該功函數大於該第二閘極電極材料的該功函 數。
- 如申請專利範圍第11項的設備,其中該第一閘極電極材料的該功函數小於該第二閘極電極材料的該功函數。
- 如申請專利範圍第11項的設備,其中該第一閘極電極材料及該第二閘極電極材料為相同材料。
- 如申請專利範圍第14項的設備,其中該第二閘極電極材料具有小於該第一閘極電極材料的厚度。
- 如申請專利範圍第11項的設備,其中該第一閘極電極材料及該第二閘極電極材料包含不同材料。
- 一種半導體設備製造方法,包含:形成非平坦本體於基板上,該非平坦本體包含在阻擋材料上的導電通道材料,該通道材料包含與該阻擋材料的能隙不同的能隙;形成源極接面區及汲極接面區於該本體中;及形成閘極堆疊於介於該源極接面區與該汲極接面區間之該本體上,該閘極堆疊包含介電材料及第一閘極電極材料及第二閘極電極材料,該第一閘極電極材料包含第一功函數、設置於該通道材料上,該第二閘極電極材料包含與該第一功函數不同的第二功函數、設置於(1)介於該通道材料與該第一閘極電極材料間之該通道材料上以及(2)該阻擋材料上,其中該第一閘極電極材料包含TiN。
- 如申請專利範圍第17項的方法,其中形成該非平 坦主體包含縮小該通道材料的寬度尺寸,使得該通道材料與該阻擋材料的接面定義在該本體的長度尺寸的相對側上的擱板,該擱板的上表面包含該阻擋材料且其中形成該閘極堆疊包含形成該第二閘極電極材料於該擱板上。
- 如申請專利範圍第18項的方法,其中形成該閘極堆疊包含形成該第二閘極電極材料於該上表面之下的該阻擋材料上。
- 如申請專利範圍第17項的方法,其中形成該閘極堆疊包含形成該第一閘極電極材料以具有比該第二閘極電極材料的功函數更大的功函數。
- 如申請專利範圍第17項的方法,其中形成該閘極堆疊包含形成該第一閘極電極材料以具有小於該第二閘極電極材料的功函數的功函數。
- 如申請專利範圍第17項的方法,其中形成該閘極堆疊包含形成相同材料的該第一閘極電極材料及該第二閘極電極材料。
- 如申請專利範圍第22項的方法,其中該第二閘極電極材料被形成至比該第一閘極電極材料的厚度更小的厚度。
- 如申請專利範圍第17項的方法,其中形成該閘極堆疊包含形成不同材料的該第一閘極電極材料及該第二閘極電極材料。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| WOPCT/US15/66478 | 2015-12-17 | ||
| PCT/US2015/066478 WO2017105469A1 (en) | 2015-12-17 | 2015-12-17 | Differential work function between gate stack metals to reduce parasitic capacitance |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201732939A TW201732939A (zh) | 2017-09-16 |
| TWI715661B true TWI715661B (zh) | 2021-01-11 |
Family
ID=59057363
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW105136484A TWI715661B (zh) | 2015-12-17 | 2016-11-09 | 用以減少寄生電容的閘極堆疊金屬間的差動功函數 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US10797150B2 (zh) |
| CN (1) | CN108292671B (zh) |
| DE (1) | DE112015007197T5 (zh) |
| TW (1) | TWI715661B (zh) |
| WO (1) | WO2017105469A1 (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2019066785A1 (en) * | 2017-09-26 | 2019-04-04 | Intel Corporation | GROUP III-V SEMICONDUCTOR DEVICES HAVING DUAL WORK EXTRACTION GRID ELECTRODES |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090032887A1 (en) * | 2007-07-31 | 2009-02-05 | Hynix Semiconductor Inc. | Transistor having gate electrode with controlled work function and memory device having the same |
| US20140332863A1 (en) * | 2013-05-10 | 2014-11-13 | Samsung Electronics Co., Ltd. | Semiconductor device and method of manufacturing the same |
| US20150255545A1 (en) * | 2014-03-10 | 2015-09-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of Forming Semiconductor Devices and FinFET Devices, and FinFET Devices |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20070262395A1 (en) * | 2006-05-11 | 2007-11-15 | Gibbons Jasper S | Memory cell access devices and methods of making the same |
| KR101263648B1 (ko) * | 2007-08-31 | 2013-05-21 | 삼성전자주식회사 | 핀 전계 효과 트랜지스터 및 그 제조 방법. |
| US7745270B2 (en) * | 2007-12-28 | 2010-06-29 | Intel Corporation | Tri-gate patterning using dual layer gate stack |
| EP2478549A1 (en) * | 2009-09-17 | 2012-07-25 | Osram AG | Low-pressure discharge lamp |
| US9406518B2 (en) * | 2011-11-18 | 2016-08-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | (110) surface orientation for reducing fermi-level-pinning between high-K dielectric and group III-V compound semiconductor substrate |
| US8907431B2 (en) * | 2011-12-16 | 2014-12-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with multiple threshold voltages |
| US8890119B2 (en) * | 2012-12-18 | 2014-11-18 | Intel Corporation | Vertical nanowire transistor with axially engineered semiconductor and gate metallization |
| KR102055379B1 (ko) | 2013-08-08 | 2019-12-13 | 삼성전자 주식회사 | 트라이-게이트를 포함하는 반도체 소자 및 그 제조 방법 |
-
2015
- 2015-12-17 WO PCT/US2015/066478 patent/WO2017105469A1/en not_active Ceased
- 2015-12-17 CN CN201580084681.7A patent/CN108292671B/zh active Active
- 2015-12-17 DE DE112015007197.0T patent/DE112015007197T5/de active Pending
- 2015-12-17 US US15/770,468 patent/US10797150B2/en not_active Expired - Fee Related
-
2016
- 2016-11-09 TW TW105136484A patent/TWI715661B/zh not_active IP Right Cessation
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090032887A1 (en) * | 2007-07-31 | 2009-02-05 | Hynix Semiconductor Inc. | Transistor having gate electrode with controlled work function and memory device having the same |
| US20140332863A1 (en) * | 2013-05-10 | 2014-11-13 | Samsung Electronics Co., Ltd. | Semiconductor device and method of manufacturing the same |
| US20150255545A1 (en) * | 2014-03-10 | 2015-09-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of Forming Semiconductor Devices and FinFET Devices, and FinFET Devices |
Also Published As
| Publication number | Publication date |
|---|---|
| CN108292671B (zh) | 2022-01-18 |
| CN108292671A (zh) | 2018-07-17 |
| DE112015007197T5 (de) | 2018-08-23 |
| WO2017105469A1 (en) | 2017-06-22 |
| US10797150B2 (en) | 2020-10-06 |
| US20180315827A1 (en) | 2018-11-01 |
| TW201732939A (zh) | 2017-09-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11664373B2 (en) | Isolation walls for vertically stacked transistor structures | |
| US11626519B2 (en) | Fabrication of non-planar IGZO devices for improved electrostatics | |
| CN107636809B (zh) | 用于隧穿场效应晶体管的截止状态寄生漏电减少 | |
| TWI725126B (zh) | 在矽(111)上與矽pmos共整合之氮化鎵nmos | |
| KR102309367B1 (ko) | 비대칭 프로파일을 갖는 핀 구조체들을 형성하는 방법 및 장치 | |
| TWI733887B (zh) | 多電壓臨限電晶體穿透製程及設計引發多功函數 | |
| US20210074703A1 (en) | Semiconductor nanowire device having (111)-plane channel sidewalls | |
| KR102351550B1 (ko) | 측벽 라이너를 갖는 핀 구조를 형성하는 장치 및 방법 | |
| TWI706476B (zh) | 蝕刻鰭片核心以提供加倍鰭片 | |
| TWI798159B (zh) | 具有嚴格控制的多鰭狀物高度的鰭式場效電晶體的整合方法 | |
| CN108369925A (zh) | 基于鳍的iii-v/si或ge cmos sage集成 | |
| TWI715661B (zh) | 用以減少寄生電容的閘極堆疊金屬間的差動功函數 | |
| TWI721115B (zh) | 用以抑制摻雜原子擴散的源極/汲極摻雜擴散屏障 | |
| US20230420574A1 (en) | Mobility improvement in gate all around transistors based on substrate orientation | |
| US20240088217A1 (en) | Barrier layer for dielectric recess mitigation | |
| TWI706570B (zh) | 用於鍺nmos之低蕭特基障壁接點結構 | |
| US11764275B2 (en) | Indium-containing fin of a transistor device with an indium-rich core | |
| US11049773B2 (en) | Art trench spacers to enable fin release for non-lattice matched channels | |
| US11532719B2 (en) | Transistors on heterogeneous bonding layers | |
| CN115810632A (zh) | 选择性减薄的环栅(gaa)结构 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |