TWI765591B - 半導體元件及其製造方法 - Google Patents
半導體元件及其製造方法 Download PDFInfo
- Publication number
- TWI765591B TWI765591B TW110107480A TW110107480A TWI765591B TW I765591 B TWI765591 B TW I765591B TW 110107480 A TW110107480 A TW 110107480A TW 110107480 A TW110107480 A TW 110107480A TW I765591 B TWI765591 B TW I765591B
- Authority
- TW
- Taiwan
- Prior art keywords
- gate
- layer
- work function
- trench
- forming
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
- H10D30/0243—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] using dummy structures having essentially the same shapes as the semiconductor bodies, e.g. to provide stability
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/015—Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/021—Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/671—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor having lateral variation in doping or structure
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0135—Manufacturing their gate conductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0144—Manufacturing their gate insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H10P14/6336—
-
- H10P95/00—
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Composite Materials (AREA)
- Materials Engineering (AREA)
Abstract
一種半導體元件之製造方法,包含:形成虛設閘極於鰭片之上,其中鰭片凸出於基材之上;以介電材料圍繞虛設閘極;以及以取代閘極結構取代虛設閘極,其中取代虛設閘極包含:形成閘極溝渠於介電材料中,其中形成閘極溝渠包含移除虛設閘極;形成金屬閘極堆疊於閘極溝渠中,其中形成金屬閘極堆疊包含依序形成閘極介電層、第一功函數層、以及填隙材料於閘極溝渠中;以及擴大在閘極溝渠中之填隙材料之體積。
Description
本揭露實施方式是有關於一種半導體元件及其製造方法。
由於各式各樣之電子組件(例如,電晶體、二極體、電阻器、電容器等等)之整合密度的持續增進,半導體產業已歷經快速成長。在大多數的情況下,整合密度的增進已來自微小特徵尺寸的反覆縮減,而使得更多組件可整合於一給定面積中。
鰭式場效電晶體(FinFET)元件在積體電路中變得越來越普遍。鰭式場效電晶體元件具有三維結構,其包含從基材凸出之半導體鰭片。配置以控制鰭式場效電晶體元件之導電通道內之電荷載子的流動的閘極結構環繞包圍住半導體鰭片。舉例而言,在三閘極鰭式場效電晶體元件中,閘極結構環繞包圍住半導體鰭片的三側,藉此在半導體鰭片的三側上形成導電通道。
在一實施方式中,一種半導體元件之製造方法,包含:形成虛設閘極於鰭片之上,其中鰭片凸出於基材之上;以介電材料圍繞虛設閘極;以及以取代閘極結構取代虛設閘極,其中取代虛設閘極包含:形成閘極溝渠於介電材料中,其中形成閘極溝渠包含移除虛設閘極;形成金屬閘極堆疊於閘極溝渠中,其中形成金屬閘極堆疊包含依序形成閘極介電層、第一功函數層、以及填隙材料於閘極溝渠中;以及擴大在閘極溝渠中之填隙材料之體積。
在一實施方式中,一種半導體元件之製造方法,包含:以介電材料圍繞設於鰭片之上之虛設閘極,其中鰭片凸出於基材之上;移除虛設閘極,以形成溝渠於介電材料中;以閘極介電層襯在溝渠之數個側壁與底部上;形成一或數個功函數層於閘極介電層之上;以導電材料填充溝渠,其中於填充溝渠後,有一間隙在導電材料中;以及於填充溝渠後,處理導電材料,以擴大導電材料之體積,其中於處理後,間隙被移除。
在一實施方式中,一種半導體元件,包含:基材;鰭片凸出於基材之上;金屬閘極結構位於鰭片之上,其中金屬閘極結構包含:閘極介電層;第一功函數層位於閘極介電層之上;第二功函數層位於第一功函數層之上;以及導電材料從第二功函數層之上表面延伸至第二功函數層中,其中導電材料包含鋁與氟;以及覆蓋層位於第一功函數層、第二功函數層、與導電材料之上,且接觸第一功函數層、
第二功函數層、與導電材料。
30:鰭式場效電晶體
50:基材
52:墊氧化層
56:墊氮化層
58:圖案化罩幕
61:溝渠
62:隔離區/淺溝渠隔離區
64:鰭片
65:輕摻雜汲極區
66:閘極介電質
68:閘極
70:罩幕
75:虛設閘極結構
75A:虛設閘極結構
75B:虛設閘極結構
75C:虛設閘極結構
80:源極/汲極區
81:裂縫
83:接觸蝕刻停止層
84:凹陷
85:閘極間隙壁/第一閘極間隙壁
85U:上表面
86:界面
87:閘極間隙壁/第二閘極間隙壁
87SU:上側壁
88:區域
89:閘極溝渠
89A:閘極溝渠
89B:閘極溝渠
89C:閘極溝渠
89L:下溝渠
89U:上溝渠
90:層間介電質
91:介電層
92:閘極介電層
94:功函數層
95:閘極堆疊
96:功函數層
97:金屬閘極/金屬閘極結構
97A:金屬閘極
97B:金屬閘極
97C:金屬閘極
97U:上表面
98:填隙材料
99:含氟填充材料/氟摻雜之填充材料
99’:氟摻雜區域
99”:氟摻雜區域
100:鰭式場效電晶體元件
100A:鰭式場效電晶體元件
100B:鰭式場效電晶體元件
101:覆蓋層
102:閘極接觸
104:阻障層
109:晶種層
110:填充金屬
111:半導體材料
113:介電材料
1000:方法
1010:方塊
1020:方塊
1030:方塊
A-A:剖面
B-B:剖面
C-C:剖面
H1:深度
H2:深度
H3:深度
H4:深度
W1:寬度
W2:寬度
從以下結合所附圖式所做的詳細描述,可對本揭露之態樣有更佳的了解。需注意的是,根據業界的標準實務,各特徵並未依比例繪示。事實上,為了使討論更為清楚,各特徵的尺寸都可任意地增加或縮減。
〔第1圖〕係繪示依照一些實施方式的一種鰭式場效電晶體(FinFET)元件的透視圖。
〔第2圖〕至〔第6圖〕、〔第7A圖〕至〔第7C圖〕、以及〔第8圖〕至〔第17圖〕係繪示依照一實施方式的一種鰭式場效電晶體元件在各個製造階段的剖面圖。
〔第18圖〕至〔第20圖〕係繪示依照另一實施方式的一種鰭式場效電晶體元件在各個製造階段的剖面圖。
〔第21圖〕至〔第23圖〕係繪示依照又一實施方式的一種鰭式場效電晶體元件在各個製造階段的剖面圖。
〔第24圖〕係繪示依照一些實施方式的一種半導體元件之製造方法的流程圖。
以下的揭露提供了許多不同實施方式或實施例,以實施發明之不同特徵。以下所描述之構件與安排的特定例子係用以簡化本揭露。當然這些僅為例子,並非用以作為
限制。舉例而言,於描述中,第一特徵形成於第二特徵之上方或之上,可能包含第一特徵與第二特徵以直接接觸的方式形成的實施方式,亦可能包含額外特徵可能形成在第一特徵與第二特徵之間的實施方式,如此第一特徵與第二特徵可能不會直接接觸。
此外,在此可能會使用空間相對用語,例如「在下(beneath)」、「下方(below)」、「較低(lower)」、「上方(above)」、「較高(upper)」、與類似用語,以方便說明如圖式所繪示之一構件或一特徵與另一(另一些)構件或特徵之間的關係。除了在圖中所繪示之方位外,這些空間相對用詞意欲含括元件在使用或操作中的不同方位。設備可能以不同方式定位(旋轉90度或在其他方位上),因此可以同樣的方式來解釋在此所使用之空間相對描述符號。在此的整個討論,除非另有規定,在不同圖式中相同或類似參考數字代表使用相同或類似材料之利用相同或類似方法所製造之相同或類似構件。
本揭露之實施方式在形成鰭式場效電晶體元件的背景下討論,特別是在形成鰭式場效電晶體元件之取代閘極(例如,金屬閘極)的背景下。然而,發明之概念不限於形成鰭式場效電晶體元件之金屬閘極,而可應用於許多其他進行以材料填充溝渠的應用上。舉例而言,所揭露之方法可應用於其他類型之元件,例如平面式場效電晶體元件、奈米薄片場效電晶體元件、或奈米線場效電晶體元件中的溝渠填充。除了形成金屬閘極外,所揭露之方法亦可用來
形成其他結構,例如介層窗。此外,所揭露之方法可用來填充具有不同於在此所討論之那些溝渠的形狀及/或尺寸。這些與其他變化意欲完全包含在本揭露之範圍中。
在一些實施方式中,取代閘極製程包含形成虛設閘極於鰭片上,其中鰭片凸出於基材之上;以介電材料圍繞此虛設閘極;以及以取代閘極結構取代虛設閘極,其中取代虛設閘極包含:藉由移除虛設閘極形成閘極溝渠於介電材料中;形成金屬閘極堆疊於閘極溝渠中,其中形成金屬閘極堆疊包含依序在閘極溝渠中形成閘極介電層、第一功函數層、以及填隙材料;以及藉由氟處理製程處理填隙材料來擴大填隙材料之體積。因先進半導體處理節點中之閘極溝渠的高深寬比,裂縫(或間隙)可能存在剛沉積之填隙材料中,而裂縫可能在後續金屬閘極回蝕製程中造成裂縫引起之穿通(punch-through)效應。藉由以氟處理製程來處理填隙材料,可移除裂縫,藉此可防止或降低裂縫引起之穿通效應。
第1圖係繪示鰭式場效電晶體30之一個例子的透視圖。鰭式場效電晶體30包含基材50、以及凸出於基材50之上的鰭片64。隔離區62形成於鰭片64的相對二側,且鰭片64凸出於隔離區62之上。閘極介電質66沿著鰭片64之側壁且位於鰭片64之上表面上方,閘極68位於閘極介電質66上方。源極/汲極區80位於鰭片64中,且位於閘極介電質66與閘極68的相對側。第1圖更繪示用於其後圖式的參考剖面。剖面B-B沿著鰭式場效電晶體30
之閘極68的縱軸延伸。剖面A-A垂直剖面B-B,並沿著鰭片64之縱軸,且例如在源極/汲極區80之間的電流方向上。剖面C-C平行剖面B-B,且穿過源極/汲極區80。為了清楚之故,其後之圖式參照這些參考剖面。
第2圖至第6圖、第7A圖至第7C圖、以及第8圖至第17圖係繪示依照一實施方式的一種鰭式場效電晶體元件100在各個製造階段的剖面圖。鰭式場效電晶體元件100類似於第1圖之鰭式場效電晶體元件30,但具有多個鰭片與多個閘極結構。第2圖至第5圖係繪示沿著剖面B-B之鰭式場效電晶體元件100的剖面圖。第6圖、第7A圖、與第8圖至第17圖係繪示沿著剖面A-A之鰭式場效電晶體元件100的剖面圖,而第7B圖與第7C圖係繪示沿著剖面C-C之鰭式場效電晶體元件100的剖面圖。
第2圖係繪示基材50之剖面圖。基材50可為半導體基材,例如塊體半導體、絕緣體上半導體(SOI)基材、或其類似基材,且可為摻雜的(利用,以p型或n型摻質)或未經摻雜的。基材50可為晶圓,例如矽晶圓。通常,絕緣體上半導體基材包含一層形成在絕緣層上的半導體材料。絕緣層可例如為氧化埋(BOX)層、氧化矽層、或其類似層。絕緣層提供在基材上,一般為矽或玻璃基材。亦可使用其他基材,例如多層或梯度基材。在一些實施方式中,基材50之半導體材料可包含矽;鍺;化合物半導體,包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦;合
金半導體,包含矽鍺(SiGe)、磷化鎵砷(GaAsP)、砷化鋁銦(AlInAs)、砷化鋁鎵(AlGaAs)、砷化鎵銦(GaInAs)、磷化鎵銦(GaInP)、磷化鎵銦砷及/或(GaInAsP);或其組合。
請參照第3圖,利用例如微影與蝕刻技術圖案化第2圖所示之基材50。舉例而言,形成罩幕層,例如墊氧化層52與上方之墊氮化層56於基材50上。墊氧化層52可為包含利用例如熱氧化製程形成之氧化矽的薄膜。墊氧化層52可做為基材50與上方之墊氮化層56之間的附著層。在一些實施方式中,墊氮化層56由氮化矽、氮氧化矽、氮碳化矽、類似物、或其組合所組成,且可利用例如低壓化學氣相沉積(LPCVD)或電漿增強化學氣相沉積(PECVD)。
可利用微影技術圖案化罩幕層。通常,微影技術利用光阻材料(未繪示),此光阻材料經沉積、照射(曝光)、以及顯影以移除部分之光阻材料。剩餘之光阻材料保護下方之材料,例如此例子中的罩幕層,免於遭受後續之處理步驟,例如蝕刻。在此例子中,利用光阻材料來圖案化墊氧化層52與墊氮化層56,以形成圖案化罩幕58,如第3圖所示。
後續利用圖案化罩幕58來圖案化基材50的暴露部分,以形成溝渠61,藉以定義出相鄰溝渠61之間的半導體鰭片64,如第3圖所示。在一些實施方式中,藉由利用例如反應性離子蝕刻(RIE)、中性束蝕刻(NBE)、類似
技術、或其組合在基材50中蝕刻溝渠的方式,形成半導體鰭片64。此蝕刻可為非等向的。在一些實施方式中,溝渠61可為彼此平行之數條(從上觀之),且相對於彼此緊密間隔。在一些實施方式中,溝渠61可為連續的且圍繞半導體鰭片64。半導體鰭片64以下亦可稱為鰭片64。
可利用任何適合方法圖案化鰭片64。舉例而言,可利用包含雙重圖案化或多重圖案化製程之一或多道微影製程來圖案化鰭片64。通常,雙重圖案化或多重圖案化製程結合微影與自我對準製程,而可產生比其他利用單一直寫微影製程可得到之圖案例如具更小間距的圖案。舉例而言,在一些實施方式中,形成犧牲層於基材之上,並利用微影製程予以圖案化。利用自我對準製程在圖案化之犧牲層旁邊形成間隙壁。接著,移除犧牲層,然後可利用剩餘之間隙壁,或心軸(mandrel),來圖案化鰭片。
第4圖係繪示絕緣材料形成在相鄰半導體鰭片64之間,以形成隔離區62。絕緣材料可為氧化物,例如氧化矽、氮化物、類似材料、或其組合,且可利用高密度電漿化學氣相沉積(HDP-CVD)、流動式化學氣相沉積(FCVD)(例如,在遠距電漿系統中化學氣相沉積基礎之材料的沉積,以及後固化來使其轉變成另一種材料,例如氧化物)、類似技術、或其組合形成。可使用其他絕緣材料及/或其他製作製程。在例示實施方式中,絕緣材料為利用流動式化學氣相沉積製程所形成之氧化矽。當絕緣材料形成時,可進行退火製程。平坦化製程,例如化學機械研磨
(CMP),可移除任何過量的絕緣材料,而形成隔離區62之上表面與半導體鰭片64之上表面,隔離區62之上表面與半導體鰭片64之上表面共平面(未繪示)。平坦化製程亦可移除圖案化罩幕58(請參見第3圖)。
在一些實施方式中,隔離區62包含襯墊,例如襯氧化物(未繪示),位於隔離區62與基材50/半導體鰭片64之間的界面。在一些實施方式中,形成襯氧化物,以降低基材50與隔離區62之間之界面的結晶缺陷。同樣地,亦可利用襯氧化物來降低半導體鰭片64與隔離區62之間之界面的結晶缺陷。襯氧化物(例如氧化矽)可為透過基材50之表面層的熱氧化而形成之熱氧化物,然而亦可使用其他適合方法來形成襯氧化物。
接下來,凹入隔離區62,以形成淺溝渠隔離(STI)區62。凹入隔離區62,藉此半導體鰭片64之上部自相鄰淺溝渠隔離區62之間凸出。淺溝渠隔離區62之上表面可具有平坦表面(如圖所示)、凸狀表面、凹陷狀表面(例如碟狀)、或其組合。可利用適合的蝕刻將淺溝渠隔離區62之上表面形成為平面、凸狀、及/或凹陷狀。可利用可接受之蝕刻製程,例如對隔離區62之材料有選擇性的蝕刻製程,來凹入隔離區62。舉例而言,可進行利用稀釋氫氟(dHF)酸的乾式蝕刻或濕式蝕刻,來凹入隔離區62。
第2圖至第4圖係繪示一種形成鰭片64的實施方式,但可利用各種不同製程形成鰭片。舉例而言,可利用適合材料,例如適合於將形成之半導體元件之預計類型(例
如,N型或P型)的磊晶材料,來取代基材50之上部。之後,圖案化具有磊晶材料位於頂部之基材50,以形成包含磊晶材料之半導體鰭片64。
舉另一例子,可形成介電層於基材之上表面之上;可將溝渠蝕刻穿過介電層;可磊晶成長同質磊晶結構於溝渠中;以及可凹入介電層,如此同質磊晶結構從介電層凸出而形成鰭片。
在又一例子中,可形成介電層於基材之上表面之上;可將溝渠蝕刻穿過介電層;利用不同於基材之材料磊晶成長同質磊晶結構於溝渠中;以及可凹入介電層,如此同質磊晶結構從介電層凸出而形成鰭片。
在成長一或多個磊晶材料或磊晶結構(例如,異質磊晶結構或同質磊晶結構)的實施方式中,可在成長期間臨場(in situ)摻雜所成長之材料或結構,而可排除之前或後續植入,雖然臨場或植入摻雜可一起使用。更進一步而言,在N型金屬氧化物半導體(NMOS)區中磊晶成長不同於P型金屬氧化物半導體(PMOS)區中之材料的材料可能是有利的。在許多實施方式中,鰭片64可包含矽鍺(SixGe1-x,其中x可介於0與1之間)、碳化矽、純或實質純鍺、III-V族化合物半導體、II-VI族化合物半導體、或類似物。舉例而言,形成III-V族化合物半導體的可用材料包含但不限於,砷化銦、砷化鋁、砷化鎵、磷化銦、氮化鎵、砷化銦鎵、砷化銦鋁、銻化鎵、銻化鋁、磷化鋁、磷化鎵、與類似材料。
第5圖係繪示虛設閘極結構75的形成。在一些實施方式中,虛設閘極結構75包含閘極介電層66與閘極68。可形成罩幕70於虛設閘極結構75之上。為了形成虛設閘極結構75,形成介電層於半導體鰭片64上。介電層可例如為氧化矽、氮化矽、其多個層、或類似物,且可被沉積或熱成長。
形成閘極層於介電層之上,並形成罩幕層於閘極層之上。閘極層可沉積在介電層之上,再例如透過化學機械研磨加以平坦化。罩幕層可沉積在閘極層之上。閘極層可例如由多晶矽所組成,雖然亦可使用其他材料。罩幕層可例如由氮化矽或類似物所組成。
於這些層(例如,介電層、閘極層、與罩幕層)形成後,可利用可接受的微影與蝕刻技術來圖案化罩幕層,以形成罩幕70。接著,可利用可接受之蝕刻技術,將罩幕70之圖案轉移至閘極層與介電層,以分別形成閘極68與閘極介電質66。閘極68與閘極介電質66覆蓋各自之半導體鰭片64之通道區。閘極68亦可具有縱長方向,此縱長方向實質垂直於各自之半導體鰭片64的縱長方向。
在第5圖之例子中,閘極介電質66顯示成形成在鰭片64之上(例如,鰭片64之上表面與側壁之上)以及淺溝渠隔離區62之上。在其他實施方式中,可利用例如熱氧化鰭片64之材料的方式形成閘極介電質66,因此閘極介電質66可形成在鰭片64之上但並未覆蓋淺溝渠隔離區62。這些與其他變化意欲完全包含在本揭露之範圍內。
第6圖、第7A圖、以及第8圖至第17圖係繪示沿著剖面A-A(沿著鰭片64之縱軸)之鰭式場效電晶體元件100之進一步處理的剖面圖。第7B圖與第7C圖係繪示第7A圖之處理步驟但沿著剖面C-C之鰭式場效電晶體元件100之二個實施方式的剖面圖。在第6圖至第8圖中,三個虛設閘極結構75A、75B、與75C繪示於鰭片64之上。為簡明之故,虛設閘極結構75A、75B、與75C可共同稱為虛設閘極結構75。熟習此技藝者將了解到可形成多於或少於三個閘極結構於鰭片64之上,這些與其他變化意欲完全包含在本揭露之範圍內。
如第6圖所示,形成輕摻雜汲極(LDD)區65於鰭片64中。可利用電漿摻雜製程形成輕摻雜汲極區65。電漿摻雜製程可包含形成與圖案化罩幕,例如光阻,來覆蓋鰭式場效電晶體元件之數個欲保護使其不遭受電漿摻雜製程的區域。電漿摻雜製程可植入N型或P型雜質於鰭片64中,以形成輕摻雜汲極區65。舉例而言,可將P型雜質,例如硼,植入鰭片64中,以形成P型元件之輕摻雜汲極區65。舉另一個例子,可將N型雜質,例如磷,植入鰭片64中,以形成N型元件之輕摻雜汲極區65。在一些實施方式中,輕摻雜汲極區65毗鄰鰭式場效電晶體元件100之通道區。部分之輕摻雜汲極區65可延伸在閘極68之下,且進入鰭式場效電晶體元件100之通道區。第6圖係繪示輕摻雜汲極區65的一個非限定例子。輕摻雜汲極區65之其他架構、形狀、與製作方法也是可能的,且意欲完全包
含在本揭露之範圍內。舉例而言,輕摻雜汲極區65可於閘極間隙壁87/85形成後形成。在一些實施方式中,可省略輕摻雜汲極區65。
請仍參照第6圖,於輕摻雜汲極區65形成後,形成第一閘極間隙壁85圍繞虛設閘極結構75(例如,沿著且接觸虛設閘極結構75之側壁),以及形成第二閘極間隙壁87圍繞第一閘極間隙壁85(例如,沿著且接觸第一閘極間隙壁85之側壁)。舉例而言,第一閘極間隙壁85可形成在虛設閘極結構75的相對側壁上。第二閘極間隙壁87形成在第一閘極間隙壁85上。第一閘極間隙壁85可為低介電常數間隙壁,且可由適合介電材料,例如氧化矽、氮碳氧化矽、或類似材料所組成。第二閘極間隙壁87可由氮化物,例如氮化矽、氮氧化矽、氮碳化矽、類似材料、或其組合所組成。可利用任何適合沉積方法,例如熱氧化、化學氣相沉積(CVD)、或類似方法,來形成第一閘極間隙壁85與第二閘極間隙壁87。在例示實施方式中,第一閘極間隙壁85與第二閘極間隙壁87由不同材料所組成,以在後續處理中提供蝕刻選擇性。第一閘極間隙壁85與第二閘極間隙壁87可共同稱為閘極間隙壁85/87。
如第6圖所示之閘極間隙壁(例如,閘極間隙壁85與87)的形狀與製作方法僅為非限制之例子,其他形狀與製作方法也是可能的。這些與其他變化意欲完全包含在本揭露之範圍內。
接下來,在第7A圖中,形成凹陷於鰭片64中且
鄰近虛設閘極結構75,例如介於相鄰之虛設閘極結構75之間及/或緊鄰一個虛設閘極結構75,形成源極/汲極區80於這些凹陷中。在一些實施方式中,藉由例如使用虛設閘極結構75作為蝕刻罩幕的非等向性蝕刻製程來形成凹陷,雖然亦可使用任何其他適合的蝕刻製程。
藉由利用適合方法,例如有機金屬化學氣相沉積(MOCVD)、分子束磊晶(MBE)、液相磊晶(LPE)、氣相磊晶(VPE)、選擇性磊晶成長(SEG)、類似方式、或其組合,磊晶成長半導體材料於凹陷中的方式,形成源極/汲極區80。
如第7A圖所示,磊晶之源極/汲極區80可具有從鰭片64之各別表面抬升的表面(例如,抬升於鰭片64之非凹陷的部分之上),且可具有刻面(facet)。相鄰鰭片64之源極/汲極區80可合併而形成一個連續的磊晶源極/汲極區80(請參見第7B圖)。在一些實施方式中,相鄰之源極/汲極區80並未合併在一起,而維持獨立之源極/汲極區80(請參見第7C圖)。在一些實施方式中,所產生之鰭式場效電晶體為n型鰭式場效電晶體,且源極/汲極區80包含碳化矽(SiC)、磷化矽(SiP)、摻雜磷之碳化矽(SiCP)、或類似物。在一些實施方式中,所產生之鰭式場效電晶體為p型鰭式場效電晶體,且源極/汲極區80包含矽鍺以及p型雜質,例如硼或銦。
磊晶之源極/汲極區80可以摻質植入,而形成源極/汲極區80,且接著退火製程。植入製程可包含形成與
圖案化罩幕,例如光阻,來覆蓋鰭式場效電晶體之欲保護以使其免於植入製程的區域。源極/汲極區80可具有雜質(例如,摻質)濃度從約1E19cm-3至約1E21cm-3。可將p型雜質,例如硼或銦,植入P型電晶體之源極/汲極區80中。可將n型雜質,例如磷或砷,植入N型電晶體之源極/汲極區80中。在一些實施方式中,磊晶之源極/汲極區80可在成長期間臨場摻雜。
接下來,如第8圖所示,形成接觸蝕刻停止層(CESL)83於第7A圖所示之結構之上。接觸蝕刻停止層83在後續蝕刻製程中作為蝕刻停止層,且可包含適合材料,例如氧化矽、氮化矽、氮氧化矽、其組合、或類似材料,並可利用適合製作方法,例如化學氣相沉積、物理氣相沉積、其組合、或類似方法來製作。
接下來,形成層間介電質90於接觸蝕刻停止層83之上與虛設閘極結構75(例如,虛設閘極結構75A、75B、與75C)之上。在一些實施方式中,層間介電質90由介電材料,例如氧化矽、磷矽玻璃(PSG)、硼矽玻璃(BSG)、硼摻雜之磷矽玻璃(BPSG)、未摻雜之矽玻璃(USG)、或其類似材料所組成,且可利用任何適合方法,例如化學氣相沉積、電漿增強化學氣相沉積、或流動式化學氣相沉積來沉積。於層間介電質90形成後,形成介電層91於層間介電質90之上。介電層91作為保護層,以在後續蝕刻製程中防止或降低層間介電質90的損失。介電層91可利用適合方法,例如化學氣相沉積、電漿增強化學氣
相沉積、或流動式化學氣相沉積,並由適合材料,例如氮化矽、碳氮化矽、或其類似材料所形成。於介電層91形成後,可進行平坦化製程,例如化學機械研磨製程,以實現介電層91之平坦上表面。化學機械研磨亦可移除設於閘極68之上的罩幕70與部分之接觸蝕刻停止層83。在一些實施方式中,於平坦化製程後,介電層91之上表面與閘極68之上表面等高。
後續進行一實施方式之後閘極製程(有時稱為取代閘極製程),以利用主動閘極(亦可稱為取代閘極或金屬閘極)來取代虛設閘極結構75之閘極68與閘極介電質66。
接下來,在第9圖中,移除虛設閘極結構75A、75B、與75C(請參見第7A圖),以分別形成閘極溝渠89A、89B、與89C。接下來,透過移除第一閘極間隙壁85之上部,來擴大閘極溝渠89A、89B、與89C之上部,藉此每個閘極溝渠89A、89B、與89C具有上溝渠89U與下溝渠89L,其中上溝渠89U較下溝渠89L寬。以下討論形成閘極溝渠89A、89B、與89C的細節。為簡明之故,閘極溝渠89A、89B、與89C可共同稱為閘極溝渠89。
在一些實施方式中,為了移除虛設閘極結構75,進行一或多道蝕刻步驟,以移除閘極68與位於閘極68正下方之閘極介電質66,如此閘極溝渠89(亦可稱為凹陷)形成在各自之第一閘極間隙壁85之間。每個閘極溝渠89暴露出各自之鰭片64的通道區。在虛設閘極移除期間,蝕刻閘極68時,可利用閘極介電質66作為蝕刻停止層。於
閘極68移除後,可接著移除閘極介電質66。
接下來,進行非等向性蝕刻製程,例如乾式蝕刻製程,以移除第一閘極間隙壁85之上部。在一些實施方式中,利用對第一閘極間隙壁85之材料有選擇性(例如,有較高之蝕刻速率)之蝕刻劑,進行非等向性蝕刻製程,藉此可凹入第一閘極間隙壁85而沒有實質侵害第二閘極間隙壁87、介電層91、與鰭片64。於移除第一閘極間隙壁85之上部後,暴露出第二閘極間隙壁87之上側壁87SU。
如第9圖所示,於移除第一閘極間隙壁85之上部後,每個閘極溝渠89具有上溝渠89U與下溝渠89L。下溝渠87L介於第一閘極間隙壁85之剩餘下部之間。上溝渠89U位於下溝渠之上,且為第二閘極間隙壁87之上側壁87SU所界定(例如,圍住)。第9圖繪示上溝渠89U與下溝渠89L之間的界面86,其中界面86與第一閘極間隙壁85之剩餘下部的上表面85U等高。每個閘極溝渠89具有較寬之上溝渠89U與窄的下溝渠89L,類似字母「Y」,因此閘極溝渠89可稱為Y字型閘極溝渠。Y字型閘極溝渠作為非限制之例子。如熟習此技藝者所輕易了解的,在此所揭露之溝渠填充方法可用於具其他形狀及/或尺寸之溝渠。
在一些實施方式中,上溝渠89U具有寬度W1(例如,相對之上側壁87SU之間的距離)與深度H1(例如,第二閘極間隙壁87之上表面與界面86之間的距離)。下溝渠89L具有寬度W2(例如,第一閘極間隙壁85之剩餘
下部之相對側壁之間的距離)與深度H2(例如,閘極溝渠89之底部與界面86之間的距離)。寬度W1與W2可介於約1nm與約100nm之間。深度H2可介於約0nm與約300nm之間,且深度H1加上深度H2之總溝渠深度可介於約10nm與約300nm之間。如將在後續處理中所描述,金屬閘極97(請參見例如第13圖)形成於下溝渠89L中。因此,在一些實施方式中,下溝渠89L之尺寸決定金屬閘極之尺寸。
接下來,在第10圖中,依序形成閘極介電層92、功函數層94、功函數層96、與填隙材料98於閘極溝渠89中。在此之討論中,閘極介電層92、功函數層94與96、以及填隙材料98共同稱為閘極堆疊95。閘極堆疊95亦可稱為金屬閘極堆疊。
如第10圖所示,閘極介電層92共形沉積在閘極溝渠89中,例如在鰭片64之頂面與側壁上、在閘極間隙壁85/87之頂面與側壁上、以及在介電層91之頂面上。依照一些實施方式,閘極介電層92包含氧化矽、氮化矽、或其多層。在例示實施方式中,閘極介電層92包含高介電常數介電材料,且在這些實施方式中,閘極介電層92可具有大於約7.0之介電常數值,並可包含鉿、鋁、鋯、鑭、鎂、鋇、鈦、鉛、及其組合之金屬氧化物或矽化物。閘極介電層92之製作方法可包含分子束沉積(MBD)、原子層沉積(ALD)、電漿增強化學氣相沉積、與類似方法。
接下來,形成(例如,共形)功函數層94於閘極介
電層92之上,以及形成(例如,共形)功函數層96於功函數層94之上。在例示實施方式中,功函數層94為P型功函數層,功函數層96為N型功函數層。在此之討論中,功函數層亦可稱為功函數金屬。雖然第10圖中圖示出二個功函數層,但可使用任何適合數量之功函數層,且每個功函數層可為任何適合型式(例如,N型或P型)之功函數金屬。
可包含在閘極結構中之例示P型功函數金屬包含氮化鈦、氮化鉭、釕、鉬、鋁、氮化鎢、二矽化鋯、二矽化鉬、二矽化鉭、二矽化鎳、其他適合之P型功函數材料、或其組合。可包含在閘極結構中之例示N型功函數金屬包含鈦、銀、鋁化鉭(TaAl)、碳化鋁鉭(TaAlC)、氮化鋁鈦(TiAlN)、碳化鉭(TaC)、碳氮化鉭(TaCN)、矽氮化鉭(TaSiN)、錳、鋯、其他適合之N型功函數材料、或其組合。功函數值與功函數層之材料組成有關,因此挑選功函數層之材料來調整其功函數值,藉此在將形成之元件中實現目標臨界電壓。可利用化學氣相沉積、物理氣相沉積(PVD)、原子層沉積、及/或其他適合製程,來沉積此或此些功函數層。在一例示實施方式中,功函數層94(例如,P型功函數層)由氮化鈦、矽氮化鈦(TiSiN)、氮化鋁鈦、碳氮化鎢(WCN)、或其類似物所組成,而功函數層96(例如,N型功函數層)由碳化鋁鈦(TiAlC)或類似物所組成。
接下來,形成(例如,共形)覆蓋層(未繪示)於功函數層96之上,覆蓋層為選擇性的。覆蓋層若有形成,可保
護下方之功函數層96免於被氧化。覆蓋層可包含元素,例如鈦、氮、矽、碳、氧、鋁、或其組合。在一些實施方式中,覆蓋層為利用適合方法,例如原子層沉積、分子束沉積、化學氣相沉積、或類似方式所形成之含矽層,例如一層矽、一層氧化矽、或一層氮化矽。在一些實施方式中,可省略覆蓋層。
接下來,形成填隙材料98(亦可稱為填隙薄膜或填隙層)於功函數層96(或功函數層96之覆蓋層,若有形成的話)之上,以填充閘極溝渠89。在一些實施方式中,填隙材料98為導電材料。在一例示實施方式中,填隙材料98係利用適合沉積方法,例如化學氣相沉積、物理氣相沉積、原子層沉積、或類似方法,形成之含鋁材料,例如氮化鈦鋁(TiAlN)、碳化鈦鋁(TiAlC)、氮化鋁(AlN)、或氧化鋁(Al2O3)所組成。沉積製程之溫度可介於約250℃與約450℃之間。所沉積之填隙材料98之厚度可介於約5Å與約100Å之間。
隨著特徵尺寸在先進半導體製造製程中的持續減縮,填充具高深寬比的溝渠變得越來越難。在第10圖之例子中,因填充閘極溝渠89的困難度,裂縫(亦可稱為間隙或凹穴)形成在閘極溝渠89內之填隙材料98中。在圖所示的例子中,裂縫81為填隙材料98中的密閉空間。在其他實施方式中,裂縫81可為從基材50遠離而延伸至填隙材料98之上表面的間隙。若裂縫未處理,可能會在後續的金屬閘極回蝕製程中,造成填隙材料98在裂縫81下方的
區域中的過度蝕刻。裂縫所引起之過度蝕刻可稱為裂縫引起之穿通效應,或簡稱為穿通效應。本揭露藉由以含氟化學物來處理填隙材料98的方式移除裂縫,以下揭露其細節。
第11圖至第17圖係繪示形成鰭式場效電晶體元件100的額外處理步驟。為了簡明之故,第11圖至第16圖均僅繪示部分之鰭式場效電晶體元件100。特別地,第11圖至第16圖均繪示第10圖之區域88的放大視圖。舉例而言,第11圖顯示第10圖之區域88於填隙材料98形成後。裂縫81繪示在第11圖之填隙材料98中。
接著請參照第12圖,以含氟化學物處理(例如,摻雜)填隙材料98,以關閉(例如,移除)裂縫81。在例示實施方式中,透過利用含氟化學物的處理(亦稱為氟處理),來增加填隙材料98的體積。換句話說,利用含氟化學務處理後,填隙材料98擴大,且填隙材料98的擴大使得填隙材料98填充(例如,占據)裂縫81的空間,因此移除了裂縫81。於氟處理後,填隙材料98完全填滿閘極溝渠89,且縫隙81不再存在填隙材料98中。在此之討論中,經氟處理之填隙材料98亦可稱為含氟填充材料99或氟摻雜之填充材料99。
在一些實施方式中,填隙材料98之氟處理為利用含氟氣體,例如三氟化氮(NF3)、四氟化碳(CF4)、或氟(F2),所進行之熱製程。可或可不使用載氣(例如,氬氣、氦氣、或類似氣體),取決於欲達到之氟化作用的強度。舉
例而言,將鰭式場效電晶體元件100放置於製程反應室中,接著供應含氟氣體(例如,三氟化氮、四氟化碳、氟)至此製程反應室,如此填隙材料98與含氟氣體接觸。含氟氣體之流率可介於約每分鐘100標準立方公分(sccm)與約8000sccm之間。含氟氣體與載氣之流率之間的比可介於約0.01:1與1:0之間。氟處理熱製程之溫度可介於約25℃與約600℃之間。在例示實施方式中,含氟氣體中之氟擴散到填隙材料98中,且與填隙材料98中的鋁反應而形成氟化鋁(例如,AlFx)。
在一些實施方式中,填隙材料98之氟處理為利用含氟氣體,例如三氟化氮、四氟化碳、或氟,所進行之電漿製程。舉例而言,將含氟氣體(例如,三氟化氮、四氟化碳、氟)點燃成電漿,並將含氟電漿供應給鰭式場效電晶體元件100所放置之處理反應室。因此,填隙材料98受到含氟電漿的處理。可或可不使用載氣(例如,氬氣、氦氣、或類似氣體),取決於欲達到之氟化作用的強度。電漿製程之含氟氣體的流率可介於約100sccm與約8000sccm之間。含氟氣體與載氣之流率之間的比可介於約0.01:1與1:0之間。電漿製程之溫度可介於約25℃與約500℃之間。電漿製程之壓力可介於約0.1torr與約50torr之間,電漿製程之射頻(RF)功率可介於約50W與約5000W之間。在一些實施方式中,含氟電漿擴散至填隙材料98中,且與填隙材料98中的鋁反應(例如,結合或化學反應)而形成氟化鋁(例如,AlFx)。
在第12圖之例示實施方式中,透過適當調整氟處理強度,以及由於氟(F)與鋁(Al)之間的強烈親和力,可將來自含氟氣體或含氟電漿之氟(F)的擴散限制在填隙材料98內,閘極結構之其他材料(例如,功函數層96、功函數層94、閘極介電層92)不會受到氟處理的影響,因此可實質無氟。
接下來,在第13圖中,進行金屬閘極回蝕製程,以移除閘極堆疊95之上部(例如,閘極介電層92之上部、功函數層94/96之上部、與含氟填充材料99之上部)。於金屬閘極回蝕製程後,凹陷84形成在第二閘極間隙壁87之間。可進行適合蝕刻製程,例如乾式蝕刻、濕式蝕刻、或其組合,來做為金屬閘極回蝕製程。蝕刻製程之蝕刻劑可為鹵化物(例如,四氯甲烷)、氧化劑(例如,氧氣)、酸(例如,氫氟酸)、鹼(例如,氨)、惰性氣體(例如,氬氣)、其組合、或類似物。在第13圖之例子中,因蝕刻劑在不同材料(例如,閘極介電層92、功函數層94、功函數層96、含氟填充材料99)之間具有蝕刻選擇性,閘極介電層92之剩餘部分的上表面與第一閘極間隙壁85之上表面85U等高,而功函數層94/96與含氟填充材料99之剩餘部分的上表面97U低於(例如,較接近基材50)上表面85U。在其他實施方式中,閘極介電層92之剩餘部分的上表面與上表面97U等高。功函數層94/96與含氟填充材料99之剩餘部分的上表面97U可在鰭片64之頂面之上約2Å至約20Å延伸。於金屬閘極回蝕製程後,閘極介電層92之剩
餘部分、功函數層94/96之剩餘部分、以及含氟填充材料99之剩餘部分形成金屬閘極97(亦可稱為金屬閘極結構或取代閘極結構)。
接下來,在第14圖中,形成覆蓋層101於功函數層94/96與含氟填充材料99之剩餘部分之上。覆蓋層101為利用適合沉積方法,例如原子層沉積、化學氣相沉積、物理氣相沉積、或類似方法,形成之導電材料,例如鎢所組成。在第14圖之例子中,覆蓋層101選擇性地形成在功函數層94/96與含氟填充材料99之剩餘部分之上,雖然亦可使用非選擇性形成的方法。
需注意的是,因填隙材料98的氟處理,填隙材料98中的裂縫81遭到移除。因此,於金屬閘極回蝕製程後,可避免裂縫引起之穿通效應。無填隙材料98之氟處理,裂縫引起之穿通效應可能會在功函數層94/96與填隙材料98之剩餘部分的上表面97U中造成數個草皮斷片(divot)(例如,凹陷或孔洞),而覆蓋層101可能無法適當地形成在這些草皮斷片中或圍繞這些草皮斷片。覆蓋層101的沒有成長在這些草皮斷片中或圍繞這些草皮斷片可能會因例如較高之電阻而降低元件性能。此外,穿通效應可能會損壞鰭片64之頂部。藉由避免或降低穿通效應,本揭露改善生產良率,並達到更好的元件性能。
如第14圖所示,覆蓋層101完全覆蓋功函數層94/96與含氟填充材料99之剩餘部分的上表面97U。換句話說,覆蓋層101完整覆蓋上表面97U(例如,沿著上
表面97U延伸且實體接觸上表面97U)。在第14圖中,覆蓋層101從閘極介電層92之第一內側壁(例如,面向含氟填充材料99的側壁)連續不斷地延伸至閘極介電層92之相對第二內側壁。在一些實施方式中,覆蓋層101具有均勻厚度。在一些實施方式中,覆蓋層101之面向基材50的下表面實質平行於基材50之主要上表面。在第14圖之例子中,覆蓋層101之遠離基材50的上表面與第一閘極間隙壁85之上表面85U等高。在一些實施方式中,含氟填充材料99設於覆蓋層101之下,且具有介於約5Å與約300Å之間的高度H3。
接下來,在第15圖中,利用適合之製作方法,例如物理氣相沉積、化學氣相沉積、或類似方法,形成半導體材料111,例如矽於凹陷84中。接下來,形成閘極接觸102於半導體材料111中,以電性耦合於覆蓋層101。為了形成閘極接觸102(亦稱為接觸插塞),利用例如微影與蝕刻,形成接觸開口於半導體材料111中,以暴露出覆蓋層101。接觸開口一旦形成,依序形成阻障層104、晶種層109、與填充金屬110於接觸開口中,以形成閘極接觸102。
在一些實施方式中,阻障層104包含導電材料,例如氮化鈦,雖然可替代地利用其他材料,例如氮化鉭、鈦、鉭、或類似材料。可利用化學氣相沉積製程,例如電漿增強化學氣相沉積,形成阻障層104。然而,可替代地使用其他替代製程,例如濺鍍、有機金屬化學氣相沉積
(MOCVD)、或原子層沉積。
接下來,形成晶種層109於阻障層104之上。晶種層109可包含銅、鈦、鉭、氮化鈦、氮化鉭、類似物、或其組合,且可利用原子層沉積、濺鍍、物理氣相沉積、或類似方法沉積。在一些實施方式中,晶種層為金屬層,其可為單一層、或包含由不同材料所組成之複數個子層的複合層。舉例而言,晶種層109可包含鈦層、以及位於鈦層上方之銅層。
接下來,填充金屬110沉積在晶種層109之上,且填充接觸開口之剩餘部分。填充金屬110可為含金屬之材料,例如銅、鋁、鎢、類似物、其組合、或其多層,且可利用例如電鍍、無電電鍍、或其他適合方法來形成。於填充金屬形成後,可進行平坦化製程,例如化學機械研磨,以移除阻障層104、晶種層109、與填充金屬110之多餘部分,其中這些多餘部分位於介電層91(請參見第10圖)之上表面之上與第二閘極間隙壁87之上表面之上。阻障層104、晶種層109、與填充金屬110之所產生的剩餘部分因而形成閘極接觸102。
接下來,在第16圖中,以介電材料113取代半導體材料111。可透過使用對半導體材料111有選擇性之蝕刻劑的蝕刻製程來移除半導體材料111。於半導體材料111移除後,形成介電材料(例如,氧化矽、氮化矽、低介電常數介電材料、或類似物),以填充先前由半導體材料111所占據的空間。
第17圖顯示介電材料113取代半導體材料111後之鰭式場效電晶體元件100的剖面圖。如第17圖所示,分別取代虛設閘極結構75A、75B、與75C的金屬閘極97A、97B、與97C形成在鰭片64之上。熟習此技藝者將了解到,可進行額外處理,以完成鰭式場效電晶體元件100的製作,例如形成源極/汲極接觸以及形成金屬化層於介電層91之上。為了簡潔之故,在此不討論細節。
第18圖至第20圖係繪示依照另一實施方式的一種鰭式場效電晶體元件100A在各個製造階段的剖面圖。鰭式場效電晶體元件100A類似於鰭式場效電晶體元件100,但在填隙材料98之氟處理期間具有不同程度(例如,較大程度)之氟化作用。
第18圖之處理接續在第1圖至第11圖之後。換句話說,第1圖至第11圖與第18圖至第20圖係繪示鰭式場效電晶體元件100A的處理步驟。在第18圖中,利用類似於第12圖之氟處理製程(例如,熱製程或電漿製程),來處理填隙材料98,以移除裂縫81,但氟化作用強度較第12圖之氟化處理高。可透過例如升高製程溫度、增加電漿製程之電漿功率、增加含氟氣體之流率、及/或增加處理壓力,來提升氟化作用的強度。此外,改變作為含氟氣體的氣體亦可改變氟化作用的強度。較高強度之氟化處理製程的結果,氟擴散到填隙材料98、以及與填隙材料98接觸之功函數層96的部分中。第18圖繪示出於氟處理後,金屬閘極堆疊之氟摻雜區域99’,其中氟摻雜區域99’包
含填隙材料98、以及與填隙材料98接觸之功函數層96的部分。在第12圖中應注意的是,氟的擴散限制在填隙材料98內,因此第12圖之氟摻雜之填充材料99具有與填隙材料98相同之邊界,而第18圖之氟摻雜區域99卻延伸超過填隙材料98之邊界。應注意的是,除了氟處理製程之強度程度外,其他因素,例如金屬閘極堆疊之材料選擇、金屬閘極堆疊之不同層的堆疊次序,亦可影響氟摻雜區域99’的邊界。
接下來,在第19圖中,進行相同於或類似於第13圖之金屬閘極回蝕製程,以移除閘極介電層92之上部、功函數層94/96之上部、與氟摻雜區域99’之上部。凹陷84形成在第二閘極間隙壁87之間。閘極介電層92之剩餘部分、功函數層94/96之剩餘部分、以及氟摻雜區域99’之剩餘部分形成鰭式場效電晶體元件100A之金屬閘極結構97。接下來,利用相同於或類似於第14圖之沉積製程的沉積製程,形成覆蓋層101於功函數層94/96與氟摻雜區域99’之剩餘部分之上。應注意的是,由於較高強度之氟處理,設於覆蓋層101下之氟摻雜區域99’具有高度H4,此高度H4大於第14圖之氟摻雜之填充材料99的高度H3。
接下來,進行相同於或類似於第15圖與第16圖之處理的處理。舉例而言,形成半導體材料111於凹陷84中,以及形成閘極接觸102於半導體材料111中且電性耦合於覆蓋層101。接下來,以介電材料113取代半導體材
料111。第20圖顯示介電材料113取代半導體材料111後之鰭式場效電晶體元件100A的剖面圖。如第20圖所示,分別取代虛設閘極結構75A、75B、與75C的金屬閘極97A、97B、與97C形成在鰭片64之上。熟習此技藝者將了解到,可進行額外處理,以完成鰭式場效電晶體元件100A的製作,例如形成源極/汲極接觸以及形成金屬化層於介電層91之上。為了簡潔之故,在此不討論細節。
第21圖至第23圖係繪示依照又一實施方式的一種鰭式場效電晶體元件100B在各個製造階段的剖面圖。鰭式場效電晶體元件100B類似於鰭式場效電晶體元件100A,但在填隙材料98之氟處理期間具有不同更高程度之氟化作用。
第21圖之處理接續在第1圖至第11圖之後。換句話說,第1圖至第11圖與第21圖至第23圖係繪示鰭式場效電晶體元件100B的處理步驟。在第21圖中,利用類似於第12圖之氟處理製程(例如,熱製程或電漿製程),來處理填隙材料98,以移除裂縫81,但氟化作用強度較高(例如,較長期間、較高溫度、及/或較高之含氟氣體之流率),如此氟擴散到填隙材料98、以及功函數層96與94。第21圖繪示出於氟處理後,金屬閘極堆疊之氟摻雜區域99”,其中氟摻雜區域99”包含填隙材料98以及功函數層96與94。
接下來,在第22圖中,進行相同於或類似於第13圖之金屬閘極回蝕製程,以移除閘極介電層92之上部、
功函數層94/96之上部、功函數層94/96之上部、與氟摻雜區域99”之上部。凹陷84形成在第二閘極間隙壁87之間。閘極介電層92之剩餘部分、功函數層94/96之剩餘部分、以及氟摻雜區域99”之剩餘部分形成鰭式場效電晶體元件100B之金屬閘極結構97。接下來,利用相同於或類似於第14圖之沉積製程的沉積製程,形成覆蓋層101於功函數層94/96與氟摻雜區域99”之剩餘部分之上。
接下來,進行相同於或類似於第15圖與第16圖之處理的處理。舉例而言,形成半導體材料111於凹陷84中,以及形成閘極接觸102於半導體材料111中且電性耦合於覆蓋層101。接下來,以介電材料113取代半導體材料111。第23圖顯示介電材料113取代半導體材料111後之鰭式場效電晶體元件100B的剖面圖。如第23圖所示,分別取代虛設閘極結構75A、75B、與75C的金屬閘極97A、97B、與97C形成在鰭片64之上。熟習此技藝者將了解到,可進行額外處理,以完成鰭式場效電晶體元件100B的製作,例如形成源極/汲極接觸以及形成金屬化層於介電層91之上。為了簡潔之故,在此不討論細節。
實施方式可實現多個優點。舉例而言,氟處理製程移除裂縫81,藉此防止或降低裂縫引起之穿通效應。因此,可防止覆蓋層101的沒有成長,且可避免對鰭片64之頂部造成損壞,而可改善元件性能與生產良率。隨著半導體製造製程的持續發展,相鄰之金屬閘極97之間的距離(例如,間距)越來越近。對於先進之處理節點,例如5奈米或
以後,金屬閘極97之間的小間距可能會造成金屬閘極漏電,而減低所形成之元件的可靠度。相較於金屬閘極97形成在第二閘極間隙壁87之間的參考設計(例如,第一閘極間隙壁85完全移除,且金屬閘極97填充在第二閘極間隙壁87之間的空間),透過將金屬閘極97形成在凹陷之第一閘極間隙壁85之間的本揭露增加了金屬閘極97之間的間距,進而可降低金屬閘極漏電與增加元件可靠度。相鄰金屬閘極97之間所增加的間距亦可增加相鄰閘極接觸102之間的間距,結合閘極接觸102為第二閘極間隙壁87所圍繞的事實,可防止或降低相鄰閘極接觸102之間之電性短路的可能性。
對所揭露之實施方式所做之變化與潤飾是可允許的,且意欲完全包含在本揭露的範圍內。舉例而言,在第17圖、第20圖、與第23圖中,所有金屬閘極97(例如,金屬閘極97A、97B、與97C)具有相同結構(例如,金屬閘極中之相同薄膜結構)。在其他實施方式中,金屬閘極97可具有不同結構。舉例而言,每個金屬閘極97A、97B、與97C可具有不同之一或多個功函數層,以實現不同臨界電壓、及/或在鰭式場效電晶體元件之不同區域(例如,N型元件區或P型元件區)中形成金屬閘極。舉另一個例子,每個金屬閘極97A、97B、與97C之氟化作用的程度可不同,藉此金屬閘極97A可具有如第17圖所示之氟摻雜之填充材料99,金屬閘極97B可具有如第20圖所示之氟摻雜區域99’,而金屬閘極97C可具有如第23圖所示之氟
摻雜區域99”。
第24圖係繪示依照一些實施方式的一種半導體元件之製造方法1000的流程圖。應了解的是,第24圖所示之實施方式的方法僅為許多可能之實施方式之方法的一個例子。熟習此技藝者將了解許多更動、取代、與修改。舉例而言,可增加、去除、取代、重新排列、與重複如第24圖所繪示多個步驟。
請參照第24圖,在方塊1010,形成虛設閘極於鰭片之上,其中鰭片凸出於基材之上。在方塊1020,以介電材料圍繞虛設閘極。在方塊1030,以取代閘極結構來取代虛設閘極,其中取代虛設閘極包含:形成閘極溝渠於介電材料中,其中形成閘極溝渠包含移除虛設閘極;形成金屬閘極堆疊於閘極溝渠中,其中形成金屬閘極堆疊包含在閘極溝渠中依序形成閘極介電層、第一功函數層、以及填隙材料;以及擴大閘極溝渠中之填隙材料的體積。
在一實施方式中,一種半導體元件之製造方法,包含:形成虛設閘極於鰭片之上,其中鰭片凸出於基材之上;以介電材料圍繞虛設閘極;以及以取代閘極結構取代虛設閘極,其中取代虛設閘極包含:形成閘極溝渠於介電材料中,其中形成閘極溝渠包含移除虛設閘極;形成金屬閘極堆疊於閘極溝渠中,其中形成金屬閘極堆疊包含依序形成閘極介電層、第一功函數層、以及填隙材料於閘極溝渠中;以及擴大在閘極溝渠中之填隙材料之體積。在一實施方式中,於形成金屬閘極堆疊之後與擴大之前,有凹穴在填隙
材料中。在一實施方式中,於擴大後,凹穴為經擴大之填隙材料所填充。在一實施方式中,填隙材料由含鋁材料所組成,其中擴大體積包含以含氟化學物處理填隙材料。在一實施方式中,填隙材料由氮化鈦鋁、碳化鈦鋁、氮化鋁、或氧化鋁所組成。在一實施方式中,含氟化學物為三氟化氮、四氟化碳、或氟。在一實施方式中,處理填隙材料包含在熱製程中以含氟氣體處理填隙材料。在一實施方式中,處理填隙材料包含以含氟氣體之電漿處理填隙材料。在一實施方式中,此方法更包含:蝕刻金屬閘極堆疊,以使金屬閘極堆疊從介電材料之上表面凹入;形成覆蓋層於凹入之金屬閘極堆疊之上;以及形成閘極接觸於覆蓋層之上之介電材料中。在一實施方式中,覆蓋層沿著填隙材料之上表面延伸且接觸填隙材料之上表面。在一實施方式中,覆蓋層由鎢所組成。在一實施方式中,接觸填隙材料之覆蓋層之下表面實質平行於基材之主要上表面延伸。
在一實施方式中,一種半導體元件之製造方法,包含:以介電材料圍繞設於鰭片之上之虛設閘極,其中鰭片凸出於基材之上;移除虛設閘極,以形成溝渠於介電材料中;以閘極介電層襯在溝渠之數個側壁與底部上;形成一或數個功函數層於閘極介電層之上;以導電材料填充溝渠,其中於填充溝渠後,有一間隙在導電材料中;以及於填充溝渠後,處理導電材料,以擴大導電材料之體積,其中於處理後,間隙被移除。在一實施方式中,導電材料為含鋁材料,且處理導電材料包含以含氟化學物處理導電材料。
在一實施方式中,處理導電材料包含供應含氟氣體給導電材料。在一實施方式中,處理導電材料包含以含氟氣體之電漿處理導電材料。在一實施方式中,此方法更包含:於處理導電材料後,以蝕刻製程凹入閘極介電層、一或數個功函數層、以及該導電材料;形成覆蓋層於一或數個功函數層與導電材料之上;以及形成接觸插塞於覆蓋層之上且電性耦合於覆蓋層。
在一實施方式中,一種半導體元件,包含:基材;鰭片凸出於基材之上;金屬閘極結構位於鰭片之上,其中金屬閘極結構包含:閘極介電層;第一功函數層位於閘極介電層之上;第二功函數層位於第一功函數層之上;以及導電材料從第二功函數層之上表面延伸至第二功函數層中,其中導電材料包含鋁與氟;以及覆蓋層位於第一功函數層、第二功函數層、與導電材料之上,且接觸第一功函數層、第二功函數層、與導電材料。在一實施方式中,覆蓋層不間斷地延伸在閘極介電層之相對內側壁之間且面向導電材料,其中覆蓋層之遠離基材之上表面與閘極介電層之遠離基材之上表面等高。在一實施方式中,半導體元件更包含:第一閘極間隙壁沿著金屬閘極結構之側壁;以及第二閘極間隙壁沿著第一閘極間隙壁之側壁,其中第二閘極間隙壁從基材延伸得比第一閘極間隙壁遠。
上述已概述數個實施方式的特徵,因此熟習此技藝者可更了解本揭露之態樣。熟習此技藝者應了解到,其可輕易地利用本揭露做為基礎,來設計或潤飾其他製程與結
構,以實現與在此所介紹之實施方式相同之目的及/或達到相同的優點。熟習此技藝者也應了解到,這類對等架構並未脫離本揭露之精神和範圍,且熟習此技藝者可在不脫離本揭露之精神和範圍下,在此進行各種之更動、取代、與修改。
50:基材
64:鰭片
65:輕摻雜汲極區
80:源極/汲極區
83:接觸蝕刻停止層
85:閘極間隙壁/第一閘極間隙壁
87:閘極間隙壁/第二閘極間隙壁
90:層間介電質
91:介電層
92:閘極介電層
94:功函數層
96:功函數層
97:金屬閘極/金屬閘極結構
97A:金屬閘極
97B:金屬閘極
97C:金屬閘極
99:含氟填充材料/氟摻雜之填充材料
100:鰭式場效電晶體元件
101:覆蓋層
102:閘極接觸
104:阻障層
109:晶種層
110:填充金屬
113:介電材料
Claims (9)
- 一種半導體元件之製造方法,該方法包含:形成一虛設閘極於一鰭片之上,其中該鰭片凸出於一基材之上;以一介電材料圍繞該虛設閘極;以及以一取代閘極結構取代該虛設閘極,其中取代該虛設閘極包含:形成一閘極溝渠於該介電材料中,其中形成該閘極溝渠包含移除該虛設閘極;形成一金屬閘極堆疊於該閘極溝渠中,其中形成該金屬閘極堆疊包含依序形成一閘極介電層、一第一功函數層、以及一填隙材料於該閘極溝渠中;以及擴大在該閘極溝渠中之該填隙材料之一體積。
- 如請求項1所述之方法,其中於形成該金屬閘極堆疊之後與該擴大之前,有一凹穴在該填隙材料中。
- 如請求項2所述之方法,其中於該擴大後,該凹穴為經擴大之該填隙材料所填充。
- 如請求項3所述之方法,其中該填隙材料由一含鋁材料所組成,其中擴大該體積包含以一含氟化學物處理該填隙材料。
- 如請求項4所述之方法,其中該含氟化學物為三氟化氮、四氟化碳、或氟。
- 一種半導體元件之製造方法,該方法包含:以一介電材料圍繞設於一鰭片之上之一虛設閘極,其中該鰭片凸出於一基材之上;移除該虛設閘極,以形成一溝渠於該介電材料中;以一閘極介電層襯在該溝渠之複數個側壁與一底部上;形成一或複數個功函數層於該閘極介電層之上;以一導電材料填充該溝渠,其中於填充該溝渠後,有一間隙在該導電材料中;以及於填充該溝渠後,處理該導電材料,以擴大該導電材料之一體積,其中於該處理後,該間隙被移除。
- 如請求項6所述之方法,其中該導電材料為一含鋁材料,且處理該導電材料包含以一含氟化學物處理該導電材料。
- 一種半導體元件,包含:一基材;一鰭片,凸出於該基材之上;一金屬閘極結構,位於該鰭片之上,其中該金屬閘極結構包含:一閘極介電層; 一第一功函數層,位於該閘極介電層之上;一第二功函數層,位於該第一功函數層之上;以及一導電材料,從該第二功函數層之一上表面延伸至該第二功函數層中,其中該導電材料包含鋁與氟;一覆蓋層,位於該第一功函數層、該第二功函數層、與該導電材料之上,且接觸該第一功函數層、該第二功函數層、與該導電材料;一第一閘極間隙壁,沿著該金屬閘極結構之一側壁;以及一第二閘極間隙壁,沿著該第一閘極間隙壁之一側壁,其中該第二閘極間隙壁從該基材延伸得比該第一閘極間隙壁遠。
- 如請求項8所述之半導體元件,其中該覆蓋層不間斷地延伸在該閘極介電層之相對內側壁之間且面向該導電材料,其中該覆蓋層之遠離該基材之一上表面與該閘極介電層之遠離該基材之一上表面等高。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202063078443P | 2020-09-15 | 2020-09-15 | |
| US63/078,443 | 2020-09-15 | ||
| US17/140,897 | 2021-01-04 | ||
| US17/140,897 US11610982B2 (en) | 2020-09-15 | 2021-01-04 | Void elimination for gap-filling in high-aspect ratio trenches |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202213526A TW202213526A (zh) | 2022-04-01 |
| TWI765591B true TWI765591B (zh) | 2022-05-21 |
Family
ID=79013002
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110107480A TWI765591B (zh) | 2020-09-15 | 2021-03-03 | 半導體元件及其製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (3) | US11610982B2 (zh) |
| KR (1) | KR102470921B1 (zh) |
| CN (1) | CN113889532B (zh) |
| DE (1) | DE102021100510B4 (zh) |
| TW (1) | TWI765591B (zh) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11610982B2 (en) * | 2020-09-15 | 2023-03-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Void elimination for gap-filling in high-aspect ratio trenches |
| CN117334633A (zh) * | 2022-06-23 | 2024-01-02 | 长鑫存储技术有限公司 | 半导体结构的处理方法以及字线结构的形成方法 |
| US12512326B2 (en) | 2022-06-23 | 2025-12-30 | Changxin Memory Technologies, Inc. | Method for processing semiconductor structure and method for forming word line structure |
| US20240071833A1 (en) * | 2022-08-25 | 2024-02-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid fin-dielectric semiconductor device |
| US12471356B2 (en) * | 2023-02-16 | 2025-11-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stepped isolation regions |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW202002292A (zh) * | 2018-06-29 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 積體電路裝置 |
| US20200075765A1 (en) * | 2016-12-15 | 2020-03-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET Structures and Methods of Forming the Same |
| US20200279929A1 (en) * | 2017-11-30 | 2020-09-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and fabrication method thereof |
| US20200279917A1 (en) * | 2018-10-23 | 2020-09-03 | United Microelectronics Corp. | Manufacturing method of semiconductor device |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7157327B2 (en) * | 2004-07-01 | 2007-01-02 | Infineon Technologies Ag | Void free, silicon filled trenches in semiconductors |
| EP2109892A4 (en) * | 2007-01-09 | 2011-03-23 | Maxpower Semiconductor Inc | SEMICONDUCTOR COMPONENT |
| US9147680B2 (en) * | 2013-07-17 | 2015-09-29 | GlobalFoundries, Inc. | Integrated circuits having replacement metal gates with improved threshold voltage performance and methods for fabricating the same |
| US9105497B2 (en) | 2013-09-04 | 2015-08-11 | Globalfoundries Inc. | Methods of forming gate structures for transistor devices for CMOS applications |
| KR102218547B1 (ko) | 2014-06-26 | 2021-02-22 | 에스케이하이닉스 주식회사 | 반도체장치 및 그 제조 방법 |
| CN105336619B (zh) * | 2014-07-25 | 2018-09-18 | 中国科学院微电子研究所 | 半导体器件制造方法 |
| US10192969B2 (en) | 2014-08-19 | 2019-01-29 | Intel Corporation | Transistor gate metal with laterally graduated work function |
| US9536982B1 (en) * | 2015-11-03 | 2017-01-03 | International Business Machines Corporation | Etch stop for airgap protection |
| US10276690B2 (en) * | 2017-07-31 | 2019-04-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US20190096679A1 (en) * | 2017-09-22 | 2019-03-28 | Globalfoundries Inc. | Gate stack processes and structures |
| US10854459B2 (en) | 2017-09-28 | 2020-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate structure passivating species drive-in method and structure formed thereby |
| US10504782B2 (en) | 2017-09-29 | 2019-12-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin Field-Effect Transistor device and method of forming the same |
| US11011618B2 (en) | 2017-11-30 | 2021-05-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Circuit devices with gate seals |
| US11610982B2 (en) * | 2020-09-15 | 2023-03-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Void elimination for gap-filling in high-aspect ratio trenches |
-
2021
- 2021-01-04 US US17/140,897 patent/US11610982B2/en active Active
- 2021-01-13 DE DE102021100510.8A patent/DE102021100510B4/de active Active
- 2021-02-25 KR KR1020210025738A patent/KR102470921B1/ko active Active
- 2021-03-03 TW TW110107480A patent/TWI765591B/zh active
- 2021-03-04 CN CN202110241119.8A patent/CN113889532B/zh active Active
-
2023
- 2023-03-20 US US18/123,596 patent/US12100751B2/en active Active
-
2024
- 2024-07-17 US US18/775,706 patent/US20240371981A1/en active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20200075765A1 (en) * | 2016-12-15 | 2020-03-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET Structures and Methods of Forming the Same |
| US20200279929A1 (en) * | 2017-11-30 | 2020-09-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and fabrication method thereof |
| TW202002292A (zh) * | 2018-06-29 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 積體電路裝置 |
| US20200279917A1 (en) * | 2018-10-23 | 2020-09-03 | United Microelectronics Corp. | Manufacturing method of semiconductor device |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113889532A (zh) | 2022-01-04 |
| CN113889532B (zh) | 2025-05-02 |
| TW202213526A (zh) | 2022-04-01 |
| DE102021100510A1 (de) | 2022-03-17 |
| US12100751B2 (en) | 2024-09-24 |
| US20220085187A1 (en) | 2022-03-17 |
| KR102470921B1 (ko) | 2022-11-25 |
| US11610982B2 (en) | 2023-03-21 |
| US20240371981A1 (en) | 2024-11-07 |
| US20230231037A1 (en) | 2023-07-20 |
| KR20220036314A (ko) | 2022-03-22 |
| DE102021100510B4 (de) | 2024-09-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11735430B2 (en) | Fin field-effect transistor device and method | |
| US11495501B2 (en) | Fin field-effect transistor devices and methods of forming the same | |
| TWI765591B (zh) | 半導體元件及其製造方法 | |
| TW202139296A (zh) | 半導體裝置及其形成方法 | |
| US12456623B2 (en) | Replacement gate methods that include treating spacers to widen gate | |
| US12310051B2 (en) | Fin field-effect transistor device having contact plugs with re-entrant profile | |
| US12369348B2 (en) | Fin Field-Effect Transistor device and method of forming the same | |
| US12087639B2 (en) | Fin field-effect transistor devices and methods of forming the same | |
| US20250311413A1 (en) | Finfet device and method | |
| KR20220112700A (ko) | 자기 정렬된 콘택트를 위한 하이브리드 막 방식 | |
| TW202339002A (zh) | 半導體裝置及其形成方法 | |
| TWI852111B (zh) | 半導體元件及其形成方法 | |
| US12243748B2 (en) | FinFET device having a gate with a tapering bottom portion and a gate fill material with a widening bottom portion | |
| TWI891337B (zh) | 半導體裝置及其製造方法 | |
| US12002719B2 (en) | Gapfill structure and manufacturing methods thereof | |
| US20250344484A1 (en) | Semiconductor device and method | |
| US20250364309A1 (en) | Isolation structures in transistor devices and methods of forming | |
| TW202544902A (zh) | 半導體裝置的形成方法 | |
| TW202450103A (zh) | 半導體裝置及其製造方法 |