TWI744745B - 半導體記憶裝置 - Google Patents
半導體記憶裝置 Download PDFInfo
- Publication number
- TWI744745B TWI744745B TW108146578A TW108146578A TWI744745B TW I744745 B TWI744745 B TW I744745B TW 108146578 A TW108146578 A TW 108146578A TW 108146578 A TW108146578 A TW 108146578A TW I744745 B TWI744745 B TW I744745B
- Authority
- TW
- Taiwan
- Prior art keywords
- pad
- conductive
- conductive layer
- chip
- bonding
- Prior art date
Links
Images
Classifications
-
- H10P74/277—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/10—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B41/27—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/41—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
-
- H10P74/207—
-
- H10P74/23—
-
- H10W20/20—
-
- H10W72/00—
-
- H10W90/00—
-
- H10W72/942—
-
- H10W80/163—
-
- H10W80/301—
-
- H10W80/312—
-
- H10W80/327—
-
- H10W90/24—
-
- H10W90/28—
-
- H10W90/297—
-
- H10W90/792—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Non-Volatile Memory (AREA)
- Manufacturing & Machinery (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
實施形態提供一種可提高動作之可靠性之半導體記憶裝置。
實施形態之半導體記憶裝置具備記憶體陣列晶片300及周邊電路晶片200,該記憶體陣列晶片300包含:複數個記憶胞,其等設置於第1基板;複數個第1焊墊,其等設置於第1基板上,且以包圍複數個記憶胞之方式配置;及第1導電層,其設置於第1基板上,且電性連接於第1焊墊;該周邊電路晶片200包含:周邊電路,其設置於第2基板;複數個第2焊墊,其等設置於第2基板上,且以包圍周邊電路之方式配置;及第2導電層,其設置於第2基板上,且電性連接於第2焊墊。記憶體陣列晶片300之第1焊墊與周邊電路晶片之第2焊墊以對向之方式貼合。
Description
實施形態係關於一種半導體記憶裝置。
已知有三維地排列有記憶胞之半導體記憶裝置。
實施形態提供一種可提高動作之可靠性之半導體記憶裝置。
實施形態之半導體記憶裝置具備第1晶片及第2晶片,該第1晶片包含:複數個記憶胞,其等設置於第1基板;複數個第1焊墊,其等設置於上述第1基板上,且以包圍上述複數個記憶胞之方式配置;及第1導電層,其設置於上述第1基板上,且電性連接於上述第1焊墊;該第2晶片包含:第1電路,其設置於第2基板;複數個第2焊墊,其等設置於上述第2基板上,且以包圍上述第1電路之方式配置;及第2導電層,其設置於上述第2基板上,且電性連接於上述第2焊墊。上述第1晶片之上述第1焊墊與上述第2晶片之上述第2焊墊以對向之方式貼合。
以下,參照圖式對實施形態進行說明。於以下說明中,對於具有相同功能及構成之構成要素標註共通之參照符號。又,以下所表示之各實施形態係例示用以將該實施形態之技術思想具體化之裝置或方法者,並非將構成零件之材質、形狀、構造、配置等特定為下述情況。
此處,作為半導體記憶裝置,列舉於半導體基板之上方積層記憶胞電晶體而成之三維積層型之NAND(Not And,反及)型快閃記憶體為例進行說明。於本說明書中,亦存在將記憶胞電晶體稱為記憶胞之情形。
1. 第1實施形態
以下,對第1實施形態之半導體記憶裝置進行說明。
1.1 第1實施形態之構成
以下,依序對第1實施形態之半導體記憶裝置之佈局構成、電路構成、及剖面構造進行說明。
1.1.1 半導體記憶裝置之佈局構成
圖1A及圖1B係第1實施形態之半導體記憶裝置包含之記憶體陣列晶片及周邊電路晶片之晶圓上分別相當於1個光罩(或photomask)之區域之俯視圖。更具體而言,圖1A係包含記憶體陣列晶片300之晶圓上相當於1個光罩(或photomask)之區域之俯視圖,圖1B係包含周邊電路晶片200之晶圓上相當於1個光罩(或photomask)之區域之俯視圖。於包括圖1A及圖1B之下圖中,將與晶圓面或半導體基板面平行且相互正交之2個方向設為X方向及Y方向,將與包含該等X方向及Y方向之面(XY面)正交之方向設為Z方向。
如圖1A所示,複數個記憶體陣列晶片300例如於X方向及Y方向上呈矩陣狀地排列於晶圓上相當於1個光罩100之區域中。同樣地,如圖1B所示,複數個周邊電路晶片200例如於X方向及Y方向上呈矩陣狀地排列於晶圓上相當於1個光罩100之區域中。本實施形態之半導體記憶裝置具備將周邊電路晶片200、及記憶體陣列晶片300於Z方向上貼合而成之構造。關於周邊電路晶片200及記憶體陣列晶片300,將於下文進行詳細敍述。
將周邊電路晶片200與記憶體陣列晶片300貼合併呈矩陣狀地排列而成之半導體記憶裝置中,於鄰接之半導體記憶裝置間設置切割線101。於其後之製造步驟中,複數個半導體記憶裝置由切割線101切斷,並分離為圖2所示之各個半導體記憶裝置1。
圖2係表示第1實施形態之半導體記憶裝置1之構成之俯視圖。使用圖1A、圖1B及圖2,對半導體記憶裝置1之構成進行說明。
半導體記憶裝置1分別包含記憶胞區域10、及周邊電路區域20。更具體而言,半導體記憶裝置1分別藉由將包含記憶胞區域10之記憶體陣列晶片300與包含周邊電路區域20之周邊電路晶片200貼合而形成。記憶體陣列晶片300及周邊電路晶片200分別具有例如矩形形狀。又,藉由將該等記憶體陣列晶片300與周邊電路晶片200貼合而形成之半導體記憶裝置1亦具有例如矩形形狀。如圖1A所示,記憶胞區域10於記憶體陣列晶片300中於Y方向上排列於上述矩形形狀之中央或中央附近,周圍由端部區域30包圍。如圖1B所示,周邊電路區域20於周邊電路晶片200中於Y方向上排列於上述矩形形狀之中央或中央附近,周圍由端部區域30包圍。記憶胞區域10係供排列複數個記憶胞之區域。周邊電路區域20係供設置控制複數個記憶胞之動作之周邊電路之區域。端部區域30係以包圍記憶胞區域10或周邊電路區域20之方式配置之區域。端部區域30於記憶體陣列晶片300或周邊電路晶片200中設置於端部周邊或端部附近。
其次,使用圖2,對第1實施形態之半導體記憶裝置1中之記憶胞區域10、周邊電路區域20、端部區域30之佈局、及設置於端部區域30之圖案進行說明。
圖2以1個矩形圖案表示自Z方向觀察之導電層、導電焊墊及通孔之配置,表示透過導電層間、及導電層與導電焊墊間之層間絕緣層觀察所得之狀態。於圖2中,將半導體記憶裝置1所具有之矩形形狀之左側、右側、上側、及下側之邊分別稱為左邊LS、右邊RS、上邊TS、及下邊BS。再者,此處於半導體記憶裝置1之外周表示切割線101,但亦存在切割線101於切割時被去除之情形。以下說明中之「左」、「右」、「上」、及「下」相當於XY面中之方向。
於端部區域30設置鏈配線31、及鄰接配線32、33。鄰接配線32、33與鏈配線31鄰接地設置。鏈配線31配置於鄰接配線32與33之間。鏈配線31及鄰接配線32、33分別以1個矩形圖案概略性地表示導電層、導電焊墊、及通孔。
鏈配線31以包圍記憶胞區域10及周邊電路區域20之方式連續地設置。鏈配線31包含沿著左邊LS於Y方向上延伸之第1部分、沿著上邊TS於X方向上延伸之第2部分、沿著右邊RS於Y方向上延伸之第3部分、及沿著下邊BS於X方向上延伸之第4部分。鏈配線31例如於某一部位被切斷。於圖2所示之例中,於半導體記憶裝置1之左下部分、即左邊LS與下邊BS交叉之區域附近,鏈配線31之一部分被切斷。
鄰接配線32包含分別配置於半導體記憶裝置1之左邊LS、上邊TS、右邊RS、及下邊BS之附近之鄰接配線32L、32T、32R、32B。於不對鄰接配線32L、32T、32R、32B進行區別之情形時,記載為鄰接配線32。當記載為鄰接配線32時,表示各鄰接配線32L、32T、32R、32B。
鄰接配線32L、32T、32R、32B配置於較鏈配線31更靠半導體記憶裝置1之各邊側(或外周側)。鄰接配線32L配置於對應於左邊LS之位置,且沿著左邊LS於Y方向上延伸。鄰接配線32T配置於對應於上邊TS之位置,且沿著上邊TS於X方向上延伸。鄰接配線32R配置於對應於右邊RS之位置,且沿著右邊RS於Y方向上延伸。鄰接配線32_2配置於對應於下邊BS之位置,且沿著下邊BS於X方向上延伸。
鄰接配線33包含分別配置於半導體記憶裝置1之左邊LS、上邊TS、右邊RS、及下邊BS之附近之鄰接配線33L、33T、33R、33B。與鄰接配線32同樣地,於不對鄰接配線33L、33T、33R、33B進行區別之情形時,記載為鄰接配線33。當記載為鄰接配線33時,表示各鄰接配線33L、33T、33R、33B。
鄰接配線33配置於較鏈配線31更靠半導體記憶裝置1之中央側(或內周側)。鄰接配線33L配置於對應於左邊LS之位置,且沿著左邊LS於Y方向上延伸。鄰接配線33T配置於對應於上邊TS之位置,且沿著上邊TS於X方向上延伸。鄰接配線33R配置於對應於右邊RS之位置,且沿著右邊RS於Y方向上延伸。鄰接配線33_2配置於對應於下邊BS之位置,且沿著下邊BS於X方向上延伸。
於端部區域30之外周,以包圍端部區域30之方式配置有切割線101。切割線101上設置導電焊墊31A、32A、33A。導電焊墊31A包含導電焊墊31Aa、31Ab、31Ac、31Ad、31Ae、31Af、31Ag、及31Ah。於不對導電焊墊31Aa~31Ah進行區別之情形時,記載為導電焊墊31A。當記載為導電焊墊31A時,表示各導電焊墊31Aa~31Ah。
導電焊墊32A包含導電焊墊32Aa、32Ab、32Ac、及32Ad。於不對導電焊墊32Aa~32Ad進行區別之情形時,記載為導電焊墊32A。當記載為導電焊墊32A時,表示各導電焊墊32Aa~32Ad。
導電焊墊33A包含導電焊墊33Aa、33Ab、33Ac、及33Ad。於不對導電焊墊33Aa~33Ad進行區別之情形時,記載為導電焊墊33A。當記載為導電焊墊33A時,表示各導電焊墊33Aa~33Ad。
導電焊墊31A經由導電層及通孔(未圖示)而電性連接於設置於端部區域30之鏈配線31。同樣地,各導電焊墊32A、33A經由通孔及導電層而分別電性連接於設置於端部區域30之鄰接配線32、33。
如上所述,鏈配線31包含對應於左邊LS之第1部分、對應於上邊TS之第2部分、對應於右邊RS之第3部分、及對應於下邊BS之第4部分。
導電焊墊31Aa電性連接於鏈配線31之第1部分之一端,導電焊墊31Ab連接於第1部分之另一端。導電焊墊31Ac電性連接於鏈配線31之第2部分之一端,導電焊墊31Ad電性連接於第2部分之另一端。導電焊墊31Ae電性連接於鏈配線31之第3部分之一端,導電焊墊31Af電性連接於第3部分之另一端。進而,導電焊墊31Ag電性連接於鏈配線31之第4部分之一端,導電焊墊31Ah電性連接於第4部分之另一端。
導電焊墊32Aa電性連接於鄰接配線32L。導電焊墊32Ab電性連接於鄰接配線32T。導電焊墊32Ac電性連接於鄰接配線32R。進而,導電焊墊32Ad電性連接於鄰接配線32_2。
導電焊墊33Aa電性連接於鄰接配線33L。導電焊墊33Ab電性連接於鄰接配線33T。導電焊墊33Ac電性連接於鄰接配線33R。進而,導電焊墊33Ad電性連接於鄰接配線33_2。
1.1.2 半導體記憶裝置之電路構成
其次,使用圖3~圖5,對第1實施形態之半導體記憶裝置1中之記憶胞區域10及周邊電路區域20之電路構成進行說明。
圖3係表示第1實施形態之半導體記憶裝置中之記憶胞區域10及周邊電路區域20之電路構成之方塊圖。半導體記憶裝置1具備記憶胞陣列11、輸入輸出電路21、邏輯控制電路22、就緒/忙碌電路23、暫存器群24、定序器(或控制電路)25、電壓產生電路26、驅動器27、列解碼器模塊28、行解碼器29、及感測放大器模塊40。暫存器群24具備狀態暫存器24A、位址暫存器24B、及命令暫存器24C。
於記憶胞區域10中,主要配置記憶胞陣列11。於周邊電路區域20中,主要配置輸入輸出電路21、邏輯控制電路22、就緒/忙碌電路23、暫存器群24、定序器(或控制電路)25、電壓產生電路26、驅動器27、列解碼器模塊28、行解碼器29、及感測放大器模塊40。
記憶胞陣列11具備1個或複數個區塊BLK0、BLK1、BLK2、…、BLKm(m為0以上之整數)。複數個區塊BLK分別包含與列及行建立對應關係之複數個記憶胞電晶體。記憶胞電晶體係可電重寫之非揮發性記憶胞。為了控制對記憶胞電晶體施加之電壓,於記憶胞陣列11中配設複數個字元線、複數個位元線、及源極線等。以下,當記載為區塊BLK時,表示各區塊BLK0~BLKm。關於區塊BLK之具體構成,將於下文進行敍述。
輸入輸出電路21及邏輯控制電路22經由匯流排而連接於外部裝置(例如記憶體控制器)(未圖示)。輸入輸出電路21與記憶體控制器之間經由匯流排收發信號DQ(例如DQ0、DQ1、DQ2、…、DQ7)。
邏輯控制電路22經由匯流排而自記憶體控制器接收外部控制信號。外部控制信號例如包含晶片賦能信號CEn、命令鎖存賦能信號CLE、位址鎖存賦能信號ALE、寫入賦能信號WEn、讀出賦能信號REn、及寫保護信號WPn。於信號名中標註之“n”表示其信號為低態有效。
晶片賦能信號CEn可選擇半導體記憶裝置(NAND型快閃記憶體)1,並於選擇該半導體記憶裝置1時被斷定。命令鎖存賦能信號CLE可將以信號DQ之形式發送之命令鎖存於命令暫存器24C。位址鎖存賦能信號ALE可將以信號DQ之形式發送之位址鎖存於位址暫存器24B。寫入賦能信號WEn可將以信號DQ之形式發送之資料保持於輸入輸出電路21。讀出賦能信號REn可將自記憶胞陣列11讀出之資料以信號DQ之形式輸出。寫保護信號WPn於禁止對半導體記憶裝置1寫入及刪除時被斷定。
就緒/忙碌電路23根據來自定序器25之控制產生就緒/忙碌信號R/Bn。信號R/Bn表示半導體記憶裝置1為就緒狀態或為忙碌狀態。就緒狀態表示可受理來自記憶體控制器之命令之狀態。忙碌狀態表示無法受理來自記憶體控制器之命令之狀態。記憶體控制器藉由自半導體記憶裝置1接收信號R/Bn,可瞭解半導體記憶裝置1為就緒狀態或為忙碌狀態。
狀態暫存器24A保持半導體記憶裝置1之動作所需之狀態資訊STS,並基於定序器25之指示將該狀態資訊STS傳送至輸入輸出電路21。位址暫存器24B保持自輸入輸出電路21傳送之位址資訊ADD。位址資訊ADD包含行位址、及列位址。列位址例如包含指定動作對象之區塊BLK之區塊位址、及指定已被指定之區塊內之動作對象之字元線之頁位址。命令暫存器24C保持自輸入輸出電路21傳送之命令CMD。命令CMD例如包含對定序器25命令寫入動作之寫入命令、及命令讀出動作之讀出命令等。狀態暫存器24A、位址暫存器24B、及命令暫存器24C例如由SRAM(static random access memory,靜態隨機存取記憶體)構成。
定序器25自命令暫存器24C接收命令,並依照基於該命令之順序統括地控制半導體記憶裝置1。定序器25控制列解碼器模塊28、感測放大器模塊40、及電壓產生電路26等,執行寫入動作、讀出動作、及刪除動作。
具體而言,定序器25基於自命令暫存器24C接收之寫入命令,控制列解碼器模塊28、驅動器27、及感測放大器模塊40,將資料寫入至由位址資訊ADD指定之複數個記憶胞電晶體。又,定序器25基於自命令暫存器24C接收之讀出命令,控制列解碼器模塊28、驅動器27、及感測放大器模塊40,自以位址資訊ADD指定之複數個記憶胞電晶體讀出資料。
電壓產生電路26自半導體記憶裝置1之外部接收電源電壓,並使用該電源電壓,產生寫入動作、讀出動作、及刪除動作所需之複數個電壓。電壓產生電路26將所產生之電壓供給至記憶胞陣列11、驅動器27、及感測放大器模塊40等。
驅動器27自電壓產生電路26接收複數個電壓。驅動器27將自電壓產生電路26供給之複數個電壓中根據讀出動作、寫入動作、及刪除動作選擇之複數個電壓經由複數個信號線供給至列解碼器模塊28。
列解碼器模塊28自位址暫存器24B接收列位址,並對該列位址解碼。列解碼器模塊28基於列位址之解碼結果,選擇區塊BLK之任一區塊,進而選擇所選區塊BLK內之字元線。進而,列解碼器模塊28將自驅動器27供給之複數個電壓傳送至所選區塊BLK。
行解碼器29自位址暫存器24B接收行位址,並對該行位址解碼。行解碼器29基於行位址之解碼結果選擇位元線。
感測放大器模塊40於資料之讀出動作時,偵測及放大自記憶胞電晶體讀出至位元線之資料。而且,感測放大器模塊40暫時保持自記憶胞電晶體讀出之讀出資料DAT,並將該讀出資料DAT傳送至輸入輸出電路21。又,感測放大器模塊40於資料之寫入動作時,暫時保持自輸入輸出電路21傳送之寫入資料DAT。進而,感測放大器模塊40將寫入資料DAT傳送至位元線。
其次,使用圖4,對記憶胞陣列11之電路構成進行說明。如上所述,記憶胞陣列11包含複數個區塊BLK0~BLKm。此處,對1個區塊BLK之電路構成進行說明,其他區塊之電路構成亦相同。
圖4係記憶胞陣列11內之1個區塊BLK之電路圖。區塊BLK例如具備複數個串單元SU0、SU1、SU2、SU3。此處,表示區塊BLK具備串單元SU0~SU3之例作為一例,但區塊BLK所具備之串單元之數量可任意設定。以下,當記載為串單元SU時,表示各串單元SU0~SU3。
串單元SU0~SU3分別具備複數個NAND串(或記憶體串)NS。1個串單元SU所包含之NAND串NS之數量可任意設定。
NAND串NS包含複數個記憶胞電晶體MT0、MT1、MT2、…、MT7、及選擇電晶體ST1、ST2。此處,為了易於說明,表示NAND串NS具備8個記憶胞電晶體MT0~MT7、及2個選擇電晶體ST1、ST2之例,但NAND串NS所具備之記憶胞電晶體、及選擇電晶體之數量可任意設定。以下,當記載為記憶胞電晶體MT時,表示各記憶胞電晶體MT0~MT7。
記憶胞電晶體MT0~MT7分別具備控制閘極及電荷儲存層,非揮發地記憶資料。記憶胞電晶體MT0~MT7串聯地連接於選擇電晶體ST1之源極與選擇電晶體ST2之汲極之間。
記憶胞電晶體MT可記憶1位元之資料、或2位元以上之資料。記憶胞電晶體MT可為使用絕緣膜作為電荷儲存層之MONOS(metal oxide nitride oxide silicon,金屬氧化氮氧化矽)型,亦可為使用導電層作為電荷儲存層之FG(floating gate,浮閘)型。
串單元SU0所包含之複數個選擇電晶體ST1之閘極連接於選擇閘極線SGD0。同樣地,串單元SU1~SU3各自之選擇電晶體ST1之閘極分別連接於選擇閘極線SGD1~SGD3。選擇閘極線SGD0~SGD3分別由列解碼器模塊28獨立地控制。
串單元SU0所包含之複數個選擇電晶體ST2之閘極連接於選擇閘極線SGS。同樣地,串單元SU1~SU3各自之選擇電晶體ST2之閘極連接於選擇閘極線SGS。再者,亦存在個別之選擇閘極線SGS、即選擇閘極線SGS0~SGS3分別連接於區塊BLK所包含之串單元SU0~SU3之情形。選擇電晶體ST1、ST2用於在各種動作中對串單元SU進行選擇。
區塊BLK所包含之記憶胞電晶體MT0~MT7之控制閘極分別連接於字元線WL0~WL7。字元線WL0~WL7各自由列解碼器模塊28獨立地控制。
位元線BL0~BLi(i為0以上之整數)分別連接於複數個區塊BLK,並連接於位於區塊BLK所包含之串單元SU內之1個NAND串NS。即,位元線BL0~BLi分別連接於呈矩陣狀地配置於區塊BLK內之NAND串NS中位於同一行之複數個NAND串NS之選擇電晶體ST1之汲極。又,源極線SL連接於複數個區塊BLK。即,源極線SL連接於區塊BLK所包含之複數個選擇電晶體ST2之源極。
總之,串單元SU包含複數個連接於不同位元線BL且連接於同一選擇閘極線SGD之NAND串NS。又,區塊BLK包含共用字元線WL之複數個串單元SU。進而,記憶胞陣列11包含共用位元線BL之複數個區塊BLK。
區塊BLK例如為資料之刪除單位。即,將含在同一區塊BLK內之記憶胞電晶體MT所保持之資料一併刪除。再者,資料能夠以串單元SU單位被刪除,又,亦能夠以未達串單元SU之單位被刪除。
將於1個串單元SU內共有字元線WL之複數個記憶胞電晶體MT稱為胞單元CU。將胞單元CU所包含之複數個記憶胞電晶體MT分別記憶之1位元資料之集合稱為頁。胞單元CU之記憶容量根據記憶胞電晶體MT所記憶之資料之位元數而變化。例如,胞單元CU於各記憶胞電晶體MT記憶1位元資料之情形時記憶1頁資料,於記憶2位元資料之情形時記憶2頁資料,於記憶3位元資料之情形時記憶3頁資料。
對胞單元CU之寫入動作及讀出動作係以頁為單位進行。換言之,對連接於在1個串單元SU中配設之1條字元線WL之複數個記憶胞電晶體MT,一併進行讀出及寫入動作。
又,關於記憶胞陣列11之構成,亦可為其他構成。記憶胞陣列11之構成例如記載於題為“三維堆疊非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)”之2009年3月19日申請之美國專利申請案第12/407,403號。又,記載於題為“三維堆疊非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)”之2009年3月18日申請之美國專利申請案第12/406,524號、題為“非揮發性半導體記憶裝置及其製造方法(NON-VOLATILE SEMICONDUCTOR STORAGE DEVICE AND METHOD OF MANUFACTURING THE SAME)”之2010年3月25日申請之美國專利申請案第12/679,991號、及題為“半導體記憶體及其製造方法(SEMICONDUCTOR MEMORY AND METHOD FOR MANUFACTURING SAME)”之2009年3月23日申請之美國專利申請案第12/532,030號。該等專利申請案之全文以引用之方式併入本申請案說明書中。
其次,使用圖5,對記憶胞陣列11中之NAND串NS之剖面構造進行說明。如上所述,NAND串NS包含記憶胞電晶體MT0~MT7、及選擇電晶體ST1、ST2。
圖5係第1實施形態中之記憶胞陣列11內之NAND串NS之剖視圖。再者,於圖5中省略導電層間之層間絕緣膜。
如圖5所示,記憶胞陣列11包含半導體基板50、導電層51~54、記憶柱MP、及接觸插塞CP1。於半導體基板50之上方設置導電層51。導電層51形成為平行於XY面之平板狀,並作為源極線SL發揮功能。再者,半導體基板50之主面對應於XY面。
於導電層51上,沿著XZ面之複數個狹縫SLT排列於Y方向上。導電層51上且相鄰之狹縫SLT間之構造體(或積層體)例如對應於1個串單元SU。
於導電層51上且相鄰之狹縫SLT間,自下層依序設置導電層52、複數個導電層53、導電層54、及導電層55。該等導電層中之於Z方向上相鄰之導電層介隔層間絕緣膜而積層。導電層52~54分別形成為平行於XY面之平板狀。導電層52作為選擇閘極線SGS發揮功能。複數個導電層53自下層依序分別作為字元線WL0~WL7發揮功能。導電層54作為選擇閘極線SGD發揮功能。導電層52~54例如含有鎢(W)。
複數個記憶柱MP例如於X方向及Y方向上排列為錯位狀。複數個記憶柱MP分別於狹縫SLT間之積層體內於Z方向上延伸(或貫通)。各記憶柱MP以自導電層54之上表面到達導電層51之上表面之方式,通過導電層54、53、52而設置。各記憶柱MP作為1個NAND串NS發揮功能。
記憶柱MP例如具有阻擋絕緣層60、電荷儲存層61、隧道絕緣層(亦稱為隧道絕緣膜)62、及半導體層63。具體而言,於用以形成記憶柱MP之記憶孔之內壁設置阻擋絕緣層60。於阻擋絕緣層60之內壁設置電荷儲存層61。於電荷儲存層61之內壁設置隧道絕緣層62。進而,於隧道絕緣層62之內側設置半導體層63。再者,記憶柱MP亦可設為於半導體層63之內部設置有芯絕緣層之構造。
於此種記憶柱MP之構成中,記憶柱MP與導電層52交叉之部分作為選擇電晶體ST2發揮功能。記憶柱MP與導電層53交叉之部分分別作為記憶胞電晶體MT0~MT7發揮功能。進而,記憶柱MP與導電層54交叉之部分作為選擇電晶體ST1發揮功能。
半導體層63作為記憶胞電晶體MT、及選擇電晶體ST1、ST2之通道層發揮功能。於半導體層63之內部形成NAND串NS之電流路徑。
電荷儲存層61具有儲存記憶胞電晶體MT中自半導體層63注入之電荷之功能。電荷儲存層61例如包含氮化矽膜。
隧道絕緣層62於將電荷自半導體層63注入至電荷儲存層61時、或儲存於電荷儲存層61之電荷擴散至半導體層63時,作為電位障壁發揮功能。隧道絕緣層62例如包含氧化矽膜。
阻擋絕緣層60防止儲存於電荷儲存層61之電荷擴散至導電層53(字元線WL)。阻擋絕緣層60例如包含氧化矽層及氮化矽層。
於較記憶柱MP之上表面更靠上方,介隔層間絕緣膜設置導電層55。導電層55係於Y方向上延伸之線狀之配線層,作為位元線BL發揮功能。複數個導電層55排列於X方向上,導電層55與對應於每個串單元SU之1個記憶柱MP電性連接。具體而言,於各串單元SU中,於各記憶柱MP內之半導體層63上設置接觸插塞CP1,於接觸插塞CP1上設置1個導電層55。導電層55例如含有鋁(Al)或鎢(W)、銅(Cu)。接觸插塞CP1包含導電層、例如鎢(W)。
又,字元線WL、以及選擇閘極線SGD及SGS之條數並不限定於上述條數,分別根據記憶胞電晶體MT、以及選擇電晶體ST1及ST2之個數而變更。選擇閘極線SGS亦可由分別設置為複數層之複數個導電層構成。選擇閘極線SGD亦可由分別設置為複數層之複數個導電層構成。
1.1.3 半導體記憶裝置之剖面構造
其次,使用圖6~圖11,對半導體記憶裝置1之剖面構造進行說明。再者,於圖6~圖11中,省略導電層間之層間絕緣膜。於圖6~圖11所示之剖視圖中,將Z方向之箭頭方向稱為正方向,將與Z方向之箭頭方向相反之方向稱為負方向。
圖6係沿著圖2中之A1-A1線之剖視圖,且為記憶胞區域10、周邊電路區域20及端部區域30之沿著XZ面之剖視圖。圖7係沿著位於與圖2中之A1-A1線不同之位置之A2-A2線之剖視圖。
半導體記憶裝置1具備周邊電路晶片200及記憶體陣列晶片300。周邊電路晶片200包含半導體基板70、及設置於半導體基板70之周邊電路。記憶體陣列晶片300包含半導體基板50、及設置於半導體基板50之記憶胞陣列。
周邊電路晶片200與記憶體陣列晶片300藉由設置於各自表面之導電焊墊,以導電焊墊彼此對向之方式貼合。即,半導體記憶裝置1具有將周邊電路晶片200之上表面之導電焊墊與記憶體陣列晶片300之上表面之導電焊墊貼合而成之構造。
如圖6所示,於記憶體陣列晶片300之記憶胞區域10配置記憶柱MP、及導電層51、52、53、54等。又,於周邊電路晶片200之周邊電路區域20配置作為周邊電路之CMOS(complementary metal oxide semiconductor,互補金氧半導體)電路CM。即,自Z方向觀察時,記憶體陣列晶片300之記憶胞區域10與周邊電路晶片200之周邊電路區域20以重疊之方式配置。
再者,亦可根據形成周邊電路之電晶體之尺寸等,存在如下區域:自Z方向觀察時僅配置CMOS電路CM而未配置記憶柱MP等。將該情況示於圖7。
於記憶體陣列晶片300及周邊電路晶片200之端部區域30中配置鏈配線31、及鄰接配線32、33。
以下,使用圖6,對記憶體陣列晶片300中之記憶胞區域10之剖面構造進行詳細敍述。
於半導體基板50,介隔絕緣層於Z方向之負方向上設置導電層51。於導電層51設置積層體,該積層體係導電層52、複數個導電層53、及導電層54介隔絕緣層於Z方向之負方向上積層而成。導電層51~54具有沿著(或平行於)XY面(或半導體基板50面)之平板形狀。導電層51~54於X方向上延伸。
導電層51作為源極線SL發揮功能。導電層52作為選擇閘極線SGS發揮功能。導電層53分別作為複數個字元線WL0~WL7發揮功能。導電層54作為選擇閘極線SGD發揮功能。導電層51~54例如含有鎢(W)或多晶矽。半導體基板50例如包含矽基板及矽之磊晶層。
於X方向上延伸之各導電層52~54經由接觸插塞CP2而電性連接於導電層56A。於圖6中,僅表示一部分連接於導電層53之接觸插塞CP2,省略連接於其他導電層52、54之接觸插塞。於導電層56A,通孔57A、導電焊墊58A、通孔59A、及導電焊墊60A依序設置於Z方向之負方向上。
於包含導電層52~54之積層體,設置柱狀體之複數個記憶柱MP。各記憶柱MP於Z方向上延伸。各記憶柱MP以於Z方向(或積層方向)上貫通導電層52~54之方式配置,自導電層54之表面到達導電層51。即,記憶柱MP通過選擇閘極線SGD、複數個字元線WL0~WL7、及選擇閘極線SGS而連接於源極線SL。
於記憶柱MP,接觸插塞CP1設置於Z方向之負方向上,且於接觸插塞CP1設置導電層55(或位元線BL)。於導電層55,通孔59B、及導電焊墊60B依序設置於Z方向之負方向上。關於記憶柱MP之詳細情況,如使用圖5於上文所敍述般。
於半導體基板50,接觸插塞CP3設置於Z方向之負方向上,且於接觸插塞CP3設置導電焊墊56C。進而,於導電焊墊56C,通孔57C、導電焊墊58C、通孔59C、及導電焊墊60C依序設置於Z方向之負方向上。
以下,使用圖6,對周邊電路晶片200中之周邊電路區域之剖面構造進行詳細敍述。
於半導體基板70,例如設置包含n通道MOS(metal oxide semiconductor,金屬氧化物半導體)場效電晶體(以下記載為nMOS電晶體)、及p通道MOS場效電晶體(以下記載為pMOS電晶體)之CMOS電路CM。CMOS電路CM構成控制複數個記憶胞之動作之周邊電路。半導體基板70例如包含矽基板及矽之磊晶層。
如圖6所示,於半導體基板70,設置源極區域及汲極區域70A、以及元件分離區域70B。於源極區域70A與汲極區域70A間之半導體基板70,閘極絕緣層71設置於Z方向之正方向上,且於閘極絕緣層71設置閘極電極72。nMOS電晶體及pMOS電晶體分別包含源極區域70A、汲極區域70A、半導體基板70之半導體層、閘極絕緣層71、及閘極電極72。
於源極區域70A及汲極區域70A,通孔73A分別設置於Z方向之正方向上,且於通孔73A分別設置導電層74A。於導電層74A,通孔75A、導電層76A、通孔77A、導電層78A、通孔79A、以及導電層80A、通孔81A、及導電焊墊82A依序設置於Z方向之正方向上。導電焊墊82A於Z方向之正方向上配置於周邊電路晶片200之表面。
於另一源極區域70A及汲極區域70A,通孔73B分別設置於Z方向之正方向上,且於通孔73B分別設置導電層74B。於導電層74B,通孔75B、導電層76B、通孔77B、導電層78B、通孔79B、以及導電層80B、通孔81B、及導電焊墊82B依序設置於Z方向之正方向上。導電焊墊82B於Z方向之正方向上配置於周邊電路晶片200之表面。
於半導體基板70之雜質擴散區域70C,通孔73C設置於Z方向之正方向上,且於通孔73C設置導電層74C。進而,於導電層74C,通孔75C、導電層76C、通孔77C、導電層78C、通孔79C、導電層80C、通孔81C、及導電焊墊82C依序設置於Z方向之正方向上。導電焊墊82C於Z方向之正方向上配置於周邊電路晶片200之表面。
周邊電路晶片200與記憶體陣列晶片300之導電焊墊82A與導電焊墊60A、導電焊墊82B與導電焊墊60B、及導電焊墊82C與導電焊墊60C以對向之方式分別貼合。藉此,將導電焊墊82A與導電焊墊60A接合並電性連接。同樣地,將導電焊墊82B與導電焊墊60B、及導電焊墊82C與導電焊墊60C分別接合並電性連接。
其次,使用圖6、圖8及圖9,對周邊電路晶片200及記憶體陣列晶片300中之端部區域30之剖面構造進行詳細敍述。
圖8係沿著圖2中之A3-A3線之剖視圖,且為端部區域30內之鏈配線31之沿著XZ面之剖視圖。圖9係沿著圖2中之A4-A4線之剖視圖,且為端部區域30之鄰接配線32之沿著XZ面之剖視圖。
如上所述,於端部區域30,設置鏈配線31、及以與鏈配線31鄰接並隔著鏈配線31之方式配置之鄰接配線32、33。
以下,對鏈配線31之剖面構造進行敍述。
如圖6及圖8所示,鏈配線31於周邊電路晶片200內具有導電層311、通孔312、導電焊墊313,於記憶體陣列晶片300內具有導電層314、通孔315、導電層316、通孔317、及導電焊墊318。將該等導電層、通孔、及導電焊墊電性連接而構成鏈配線31。
於周邊電路晶片200之上表面設置導電焊墊313。具體而言,於周邊電路晶片200與記憶體陣列晶片300之貼合面之周邊電路晶片200側設置導電焊墊313。於導電焊墊313,通孔312、及導電層311依序設置於Z方向之負方向上(或半導體基板70側)。
又,於半導體基板70,介隔絕緣層於Z方向之正方向上設置導電層90。導電層90作為阻止自切割線產生之裂痕之裂痕阻擋層發揮功能。進而,導電層90作為防止污染物質自半導體記憶裝置1之側面進入之阻擋層發揮功能。
於記憶體陣列晶片300之上表面設置導電焊墊318。具體而言,於周邊電路晶片200與記憶體陣列晶片300之貼合面之記憶體陣列晶片300側設置導電焊墊318。於導電焊墊318,通孔317、以及導電層316、通孔315、及導電層314依序設置於Z方向之正方向上(或半導體基板50側)。於導電層314,接觸插塞CP41設置於Z方向之正方向上。
接觸插塞CP41通過半導體基板50而到達半導體基板50之表面。於半導體基板50表面之接觸插塞CP41上設置導電焊墊31A。導電焊墊31A電性連接於接觸插塞CP41。藉由此種構造,導電焊墊31A電性連接於接觸插塞CP41、導電層314、通孔315、導電層316、通孔317、及導電焊墊318。
以下,對鄰接配線32之剖面構造進行敍述。
如圖6及圖9所示,鄰接配線32於周邊電路晶片200內具有導電層321、通孔322、導電焊墊323,於記憶體陣列晶片300內具有導電層324、通孔325、導電層326、通孔327、及導電焊墊328。將該等導電層、通孔、及導電焊墊電性連接而構成鄰接配線32。
於周邊電路晶片200之上表面設置導電焊墊323。詳細而言,於周邊電路晶片200與記憶體陣列晶片300之貼合面之周邊電路晶片200側設置導電焊墊323。於導電焊墊323,通孔322、及導電層321依序設置於Z方向之負方向上(或半導體基板70側)。又,於半導體基板70,介隔絕緣層於Z方向之正方向上設置導電層90。
於記憶體陣列晶片300之上表面設置導電焊墊328。詳細而言,於周邊電路晶片200與記憶體陣列晶片300之貼合面之記憶體陣列晶片300側設置導電焊墊328。於導電焊墊328,通孔327、以及導電層326、通孔325、及導電層324依序設置於Z方向之正方向上(或半導體基板50側)。於導電層324,接觸插塞CP42設置於Z方向之正方向上。
接觸插塞CP42通過半導體基板50而到達半導體基板50之表面。於半導體基板50表面之接觸插塞CP42上設置導電焊墊32A。導電焊墊32A電性連接於接觸插塞CP42。藉由此種構造,導電焊墊32A電性連接於接觸插塞CP42、導電層324、通孔325、導電層326、通孔327、及導電焊墊328。
以下,對鄰接配線33之剖面構造進行敍述。鄰接配線33與鄰接配線32之配置部位不同,配置於鏈配線31之與配置有鄰接配線32之部位相反之側。鄰接配線33之剖面構造與鄰接配線32之剖面構造大致相同,故而省略沿著XZ面之剖視圖。
如圖6所示,鄰接配線33於周邊電路晶片200內具有導電層331、通孔332、導電焊墊333,於記憶體陣列晶片300內具有導電層334、通孔335、導電層336、通孔337、及導電焊墊338。將該等導電層、通孔、及導電焊墊電性連接而構成鄰接配線33。
於周邊電路晶片200之上表面設置導電焊墊333。詳細而言,於周邊電路晶片200與記憶體陣列晶片300之貼合面之周邊電路晶片200側設置導電焊墊333。於導電焊墊333,通孔332、及導電層331依序設置於Z方向之負方向上(或半導體基板70側)。又,於半導體基板70,介隔絕緣層於Z方向之正方向上設置導電層90。
於記憶體陣列晶片300之上表面設置導電焊墊338。詳細而言,於周邊電路晶片200與記憶體陣列晶片300之貼合面之記憶體陣列晶片300側設置導電焊墊338。於導電焊墊338,通孔337、以及導電層336、通孔335、及導電層334依序設置於Z方向之正方向上(或半導體基板50側)。於導電層334,接觸插塞CP43設置於Z方向之正方向上。
接觸插塞CP43通過半導體基板50而到達半導體基板50之表面。於半導體基板50表面之接觸插塞CP43上設置導電焊墊33A。導電焊墊33A電性連接於接觸插塞CP43。藉由此種構造,導電焊墊33A電性連接於接觸插塞CP43、導電層334、通孔335、導電層336、通孔337、及導電焊墊338。
周邊電路晶片200與記憶體陣列晶片300之導電焊墊313與導電焊墊318、導電焊墊323與導電焊墊328、及導電焊墊333與導電焊墊338以對向之方式分別貼合。藉此,將導電焊墊313與導電焊墊318接合並電性連接。同樣地,將導電焊墊323與導電焊墊328、及導電焊墊333與導電焊墊338分別接合並電性連接。
再者,於圖6中,示出自Z方向觀察時與記憶胞區域10之記憶柱等重疊地設置有周邊電路之例,但並不限於此。於半導體記憶裝置1中,亦有可能存在自Z方向觀察時未與記憶胞區域10之記憶柱等重疊地設置有周邊電路之部分。將該情況示於圖10。又,例如根據記憶胞區域10及周邊電路區域20中之各元件之佈局,亦有可能存在既未設置記憶胞陣列亦未設置周邊電路之部分。將該情況示於圖11。
1.1.4 半導體記憶裝置中之端部區域之詳細情況
其次,使用圖12~圖16,對端部區域30中之鏈配線31、及鄰接配線32、33之詳細情況進行說明。再者,於圖12~圖16中,省略通孔315、325、335、導電層314、324、334、及接觸插塞CP41、CP42、CP43。
圖12係概略性地表示設置於半導體記憶裝置1之端部區域30之鏈配線31及鄰接配線32、33之俯視圖。圖12表示沿著左邊LS、右邊RS、上邊TS、及下邊BS中之上邊TS之鏈配線31及鄰接配線32、33。沿著左邊LS、右邊RS、及下邊BS之各鏈配線31及鄰接配線32、33之用於測定之導電焊墊不同,其他構造亦與圖12~圖16所示之構造相同。
圖13係沿著圖12中之B1-B1線(或鏈配線)之剖視圖,圖14係沿著圖12中之B2-B2線(或鄰接配線)之剖視圖。圖15係沿著圖12中之B3-B3線(或鄰接配線)之剖視圖。進而,圖16係沿著圖12中之B4-B4線之剖視圖。
如圖12所示,於端部區域30設置鏈配線31及鄰接配線32、33。鏈配線31與鄰接配線32、33鄰接地配置。鏈配線31配置於鄰接配線32與33之間。
如圖12、圖13及圖16所示,鏈配線31具有周邊電路晶片200內之導電焊墊313、通孔312、及導電層311、以及記憶體陣列晶片300內之導電焊墊318、通孔317、及導電層316。
如圖13所示,於周邊電路晶片200內,導電層311於X方向上延伸。複數個導電焊墊313相隔特定間隔排列於X方向上。導電焊墊313經由通孔312而電性連接於導電層311之一端。另一導電焊墊313經由通孔312而電性連接於導電層311之另一端。
於記憶體陣列晶片300內,導電層316於X方向上延伸。複數個導電焊墊318相隔特定間隔排列於X方向上。導電焊墊318經由通孔317而電性連接於導電層316之一端。另一導電焊墊318經由通孔317而電性連接於導電層316之另一端。
導電焊墊313設置於周邊電路晶片200之上表面。導電焊墊318設置於記憶體陣列晶片300之上表面。導電焊墊313與導電焊墊318於Z方向上配置於相互對應之位置。導電焊墊313與導電焊墊318以對向之方式貼合。
導電焊墊31Ac經由通孔315、導電層314、及接觸插塞CP41(未圖示)而電性連接於導電層316之一端。導電焊墊31Ad經由通孔315、導電層314、及接觸插塞CP41而電性連接於另一導電層316之一端。
藉由此種構造,導電焊墊31Ac與導電焊墊31Ad間經由導電層316、通孔317、導電焊墊318、導電焊墊313、通孔312、及導電層311而電性連接。再者,導電焊墊313及318於X方向上可相隔特定間隔規律地配置,亦可相隔設計上之任意間隔配置。
如圖12、圖14及圖16所示,鄰接配線32具有周邊電路晶片200內之導電焊墊323、通孔322、及導電層321、以及記憶體陣列晶片300內之導電焊墊328、通孔327、及導電層326。
如圖14所示,於周邊電路晶片200內,導電層321於X方向上延伸。複數個導電焊墊323相隔特定間隔排列於X方向上。各導電焊墊323經由通孔322而電性連接於導電層321。於記憶體陣列晶片300內,導電層326於X方向上延伸。複數個導電焊墊328相隔特定間隔排列於X方向上。各導電焊墊328經由通孔327而電性連接於導電層326。
導電焊墊323設置於周邊電路晶片200之上表面。導電焊墊328設置於記憶體陣列晶片300之上表面。導電焊墊323與328於Z方向上配置於相互對應之位置。導電焊墊323與導電焊墊328以導電焊墊323與導電焊墊328對向之方式貼合。
自Z方向觀察,導電焊墊313、318、323、328、333、及338分別例如以同一尺寸形成,且具有矩形形狀。各導電焊墊之Y方向上之尺寸Y1大於在Y方向上鄰接之導電焊墊彼此之間隔Y2。
導電焊墊32Ab經由通孔325、導電層324、及接觸插塞CP42(未圖示)而電性連接於導電層326。
藉由此種構造,導電焊墊32Ab電性連接於導電層326、通孔327、導電焊墊328、導電焊墊323、通孔322、及導電層321。再者,導電焊墊323及328於X方向上可相隔特定間隔規律地配置,亦可相隔設計上之任意間隔配置。
鄰接配線33之構造與鄰接配線32大致相同。如圖12及圖15所示,鄰接配線33具有周邊電路晶片200內之導電焊墊333、通孔332、及導電層331、以及記憶體陣列晶片300內之導電焊墊338、通孔337、及導電層336。
於周邊電路晶片200內,導電層331於X方向上延伸。複數個導電焊墊333相隔特定間隔排列於X方向上。各導電焊墊333經由通孔332而電性連接於導電層331。於記憶體陣列晶片300內,導電層336於X方向上延伸。複數個導電焊墊338相隔特定間隔排列於X方向上。各導電焊墊338經由通孔337而電性連接於導電層336。
導電焊墊333設置於周邊電路晶片200之上表面。導電焊墊338設置於記憶體陣列晶片300之上表面。導電焊墊333與338於Z方向上配置於相互對應之位置。導電焊墊333與導電焊墊338以對向之方式貼合。
導電焊墊33Ab經由通孔335、導電層334、及接觸插塞CP43(未圖示)而電性連接於導電層336。
藉由此種構造,導電焊墊33Ab電性連接於導電層336、通孔337、導電焊墊338、導電焊墊333、通孔332、及導電層331。再者,導電焊墊333及338可於X方向相隔特定間隔規律地配置,亦可相隔設計上之任意間隔配置。
1.2 第1實施形態之動作
於第1實施形態中,使用鏈配線31,檢測由周邊電路晶片200之導電焊墊313與記憶體陣列晶片300之導電焊墊318貼合而成之接合狀態(或電性連接狀態)。即,檢測於周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之間是否產生剝離等連接不良。
鏈配線31具有貼合部分(或接合部分),該貼合部分(或接合部分)係將周邊電路晶片200之導電焊墊313與記憶體陣列晶片300之導電焊墊318貼合而將導電焊墊313與導電焊墊318電性連接而成。導電焊墊31Ac電性連接於鏈配線31之一端,導電焊墊31Ad電性連接於鏈配線31之另一端。
於第1實施形態中,調查導電焊墊31Ac與導電焊墊31Ad之間之電性連接狀態。例如,使用探針裝置,測定導電焊墊31Ac與導電焊墊31Ad間之電阻。
於導電焊墊31Ac與導電焊墊31Ad間之電阻為特定電阻值以下之情形時,判定為周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之貼合部分未產生剝離等,而無問題。另一方面,於導電焊墊31Ac與導電焊墊31Ad間之電阻高於特定電阻值之情形時,判定為於周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之貼合部分產生剝離等。
如此,藉由將周邊電路晶片200之導電焊墊313與記憶體陣列晶片300之導電焊墊318貼合之後,測定導電焊墊31Ac與導電焊墊31Ad間之電阻,而檢測周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之間之接合狀態、或電性連接狀態。
鏈配線31沿著半導體記憶裝置1之4邊即左邊LS、右邊RS、上邊TS、及下邊BS而設置。使用連接於該等左邊LS、右邊RS、上邊TS、及下邊BS分別所對應之各鏈配線之一端之導電焊墊31Ac、及連接於各鏈配線之另一端之導電焊墊31Ad,測定各鏈配線中之電阻。藉此,可檢測出於左邊LS、右邊RS、上邊TS、及下邊BS分別所對應之各鏈配線中之哪一鏈配線產生導電焊墊之剝離。例如,若測定分別連接於左邊LS所對應之鏈配線之一端及另一端之導電焊墊31Ac與導電焊墊31Ad間之電阻,則可檢測出於對應於左邊LS之鏈配線31中導電焊墊313與導電焊墊318之貼合部分是否產生剝離。
又,於第1實施形態中,使用鏈配線31以及鄰接配線32及33,檢測周邊電路晶片200與記憶體陣列晶片300貼合中之位置偏移。即,檢測於周邊電路晶片200與記憶體陣列晶片300之貼合中,周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之間是否產生位置偏移。
於周邊電路晶片200或記憶體陣列晶片300中,鄰接配線32、33以隔著鏈配線31之方式,與鏈配線31隔開特定距離而配置。於將周邊電路晶片200與記憶體陣列晶片300貼合之後周邊電路晶片200與記憶體陣列晶片300間產生之位置偏移量小於特定距離之情形時,鏈配線31與鄰接配線32或33不接觸,從而鏈配線與鄰接配線間成為電性絕緣狀態。另一方面,於上述位置偏移量為特定距離以上之情形時,鏈配線31與鄰接配線32或33接觸,從而鏈配線與鄰接配線間成為導通狀態或低阻抗狀態。
於第1實施形態中,研究導電焊墊31Ac與導電焊墊32Ab或33Ab之間之電性連接狀態。例如,使用探針裝置,測定導電焊墊31Ac與導電焊墊32Ab間、及導電焊墊31Ac與導電焊墊33Ab間之電阻。
於導電焊墊31Ac與導電焊墊32Ab或33Ab之間之電阻非常大而導電焊墊31Ac與導電焊墊32Ab或33Ab間處於絕緣狀態之情形時,判定為於周邊電路晶片200與記憶體陣列晶片300貼合時產生之位置偏移量落入容許範圍內。另一方面,於導電焊墊31Ac與導電焊墊32Ab或33Ab之間之電阻非常小之情形時,或於導電焊墊31Ac與導電焊墊32Ab或33Ab間處於導通狀態之情形時,判定為於周邊電路晶片200與記憶體陣列晶片300貼合時產生之位置偏移量超過容許範圍。
如此一來,藉由將周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊貼合之後,測定導電焊墊31Ac與導電焊墊32Ab或33Ab間之電性連接狀態,可檢測出周邊電路晶片200與記憶體陣列晶片300貼合時之位置偏移量是否為容許範圍內。
鏈配線31及鄰接配線32、33沿著半導體記憶裝置1之4邊而設置。因此,根據沿著4邊設置之鄰接配線中之哪個鄰接配線32或33處於導通狀態,可檢測出於哪個方向、例如於X方向或Y方向之哪個方向上產生位置偏移。
1.3 第1實施形態之效果
根據第1實施形態,如上所述,使用設置於端部區域30之鏈配線31及鄰接配線32、33,可檢測出周邊電路晶片200與記憶體陣列晶片300貼合時之貼合不良(或剝離不良)、即周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之接合不良。
進而,可針對半導體記憶裝置1之左邊LS、右邊RS、上邊TS、及下邊BS所對應之每個鏈配線,檢測出於導電焊墊間是否存在剝離。因此,可特定出導電焊墊間產生剝離之部位,從而可容易地解析剝離不良。
又,使用端部區域30內之鏈配線31及鄰接配線32、33,可檢測出周邊電路晶片200與記憶體陣列晶片300貼合時之位置偏移不良、即周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之位置偏移量是否處於容許範圍內。
進而,可針對半導體記憶裝置1之左邊LS、右邊RS、上邊TS、及下邊BS所對應之每個鏈配線及鄰接配線,檢測出位置偏移。因此,可特定出位置偏移產生於哪個方向,從而可容易地解析位置偏移不良。
由上,根據第1實施形態,可容易地檢測出周邊電路晶片200與記憶體陣列晶片300貼合中之導電焊墊間之接合不良(或剝離不良)、及位置偏移不良。藉此,可削減不良半導體記憶裝置之流出,進而可提供能夠提高動作之可靠性之半導體記憶裝置。進而,由於可容易地解析周邊電路晶片200與記憶體陣列晶片300中之接合不良及位置偏移不良,故而可提高半導體記憶裝置之生產性。
2. 第2實施形態
於第2實施形態中,對於具有與第1實施形態中之鏈配線31及鄰接配線32、33不同之構成之鏈配線及鄰接配線進行說明。以下不進行說明之構成及動作等與第1實施形態相同。於第2實施形態中,主要對與第1實施形態之不同點進行說明。
第2實施形態係於周邊電路晶片200內及記憶體陣列晶片300內分別追加作為鏈配線及鄰接配線之導電層之例。於周邊電路晶片200內之較導電層311更靠半導體基板70側進一步設置作為鏈配線或鄰接配線之導電層。於記憶體陣列晶片300內之較導電層316更靠半導體基板50側,進一步設置作為鏈配線或鄰接配線之導電層。
2.1 第2實施形態之端部區域之詳細情況
使用圖17~圖21,對第2實施形態之端部區域30中之鏈配線、及鄰接配線之詳細情況進行說明。再者,於第2實施形態中之圖17~圖21中,僅表示構成鏈配線及鄰接配線之導電層、通孔及導電焊墊,省略其他構成。於以下實施形態中亦相同。
圖17係概略性地表示第2實施形態之設置於端部區域30之鏈配線31_1及鄰接配線32_1、33_1之俯視圖。圖17表示沿著左邊LS、右邊RS、上邊TS、及下邊BS中之上邊TS之鏈配線31_1及鄰接配線32_1、33_1。沿著左邊LS、右邊RS、及下邊BS之各鏈配線31_1及鄰接配線32_1、33_1之用於測定之導電焊墊不同,其他構造亦與圖17~圖21所示之構造相同。
圖18係沿著圖17中之C1-C1線(或鏈配線)之剖視圖,圖19係沿著圖17中之C2-C2線(或鄰接配線)之剖視圖。進而,圖20、圖21分別係沿著圖17中之C3-C3線、C4-C4線之剖視圖。
如圖17所示,於端部區域30設置鏈配線31_1及鄰接配線32_1、33_1。鏈配線31_1與鄰接配線32_1、33_1鄰接地配置。鏈配線31_1配置於鄰接配線32_1與33_1之間。
如圖17、圖18及圖21所示,鏈配線31_1具有周邊電路晶片200內之導電焊墊313、通孔312、導電層311、通孔310、及導電層309、以及記憶體陣列晶片300內之導電焊墊318、通孔317、導電層316、通孔315、及導電層314。
如圖18所示,於周邊電路晶片200內,導電層309於X方向上延伸。複數個導電焊墊313相隔特定間隔排列於X方向上。導電焊墊313依序經由通孔312、導電層311及通孔310而電性連接於導電層309之一端。另一導電焊墊313依序經由通孔312、導電層311及通孔310而電性連接於導電層309之另一端。
於記憶體陣列晶片300內,導電層314於X方向上延伸。複數個導電焊墊318相隔特定間隔排列於X方向上。導電焊墊318依序經由通孔317、導電層316及通孔315而電性連接於導電層314之一端。另一導電焊墊318依序經由通孔317、導電層316及通孔315而電性連接於導電層314之另一端。
導電焊墊31Ac經由通孔、導電層、及接觸插塞(未圖示)而電性連接於導電層314。導電焊墊31Ad經由通孔、導電層、及接觸插塞(未圖示)而電性連接於另一導電層314。
藉由此種構造,導電焊墊31Ac與導電焊墊31Ad間經由導電層316、通孔315、導電層316、通孔317、導電焊墊318、導電焊墊313、通孔312、導電層311、通孔310、及導電層309而電性連接。
如圖17、圖19、圖20及圖21所示,鄰接配線32_1具有周邊電路晶片200內之導電焊墊323、通孔322、導電層321、通孔320、及導電層319、以及記憶體陣列晶片300內之導電焊墊328、通孔327、導電層326、通孔325、及導電層324。
如圖19所示,於周邊電路晶片200內,導電層321於X方向上延伸。複數個導電焊墊323及通孔322相隔特定間隔排列於X方向上。各導電焊墊323經由通孔322而電性連接於導電層321。導電層319於X方向上延伸。於導電層321與導電層319之間設置複數個通孔320。各通孔320相隔特定間隔排列於X方向上。各導電焊墊323電性連接於通孔322、導電層321、通孔320、及導電層319。
於記憶體陣列晶片300內,導電層326於X方向上延伸。複數個導電焊墊328及通孔327相隔特定間隔排列於X方向上。各導電焊墊328經由通孔327而電性連接於導電層326。導電層324於X方向上延伸。於導電層326與導電層324之間設置複數個通孔325。各通孔325相隔特定間隔排列於X方向上。各導電焊墊328電性連接於通孔327、導電層326、通孔325、及導電層324。
導電焊墊32Ab經由通孔、導電層、及接觸插塞(未圖示)而電性連接於導電層324。
藉由此種構造,導電焊墊32Ab電性連接於導電層324、通孔325、導電層326、通孔327、導電焊墊328、導電焊墊323、通孔322、導電層321、通孔320、及導電層319。
2.2 第2實施形態之動作
於第2實施形態中,使用鏈配線31_1,檢測周邊電路晶片200之導電焊墊313與記憶體陣列晶片300之導電焊墊318藉由貼合實現之接合狀態(或電性連接狀態)。
例如,使用探針裝置,測定連接於鏈配線31_1之一端之導電焊墊31Ac與連接於鏈配線31_1之另一端之導電焊墊31Ad之間之電阻,藉此檢測周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之間之接合狀態。
又,於第2實施形態中,使用鏈配線31_1以及鄰接配線32_1及33_1,檢測周邊電路晶片200與記憶體陣列晶片300貼合中之位置偏移。
例如,使用探針裝置,測定連接於鏈配線31_1之導電焊墊31Ac與連接於鄰接配線32_1之導電焊墊32Ab之間、及導電焊墊31Ac與連接於鄰接配線33_1之導電焊墊33Ab之間之電阻,藉此檢測出周邊電路晶片200與記憶體陣列晶片300貼合時之位置偏移量是否為容許範圍內。其他情況與上述第1實施形態相同。
2.3 第2實施形態之效果
根據第2實施形態,與上述第1實施形態同樣地,可容易地檢測出周邊電路晶片200與記憶體陣列晶片300貼合中之導電焊墊間之接合不良(或剝離不良)、及位置偏移不良。藉此,可削減不良半導體記憶裝置之流出,進而可提供能夠提高動作之可靠性之半導體記憶裝置。進而,由於可容易地解析周邊電路晶片200與記憶體陣列晶片300中之接合不良及位置偏移不良,故而可提高半導體記憶裝置之生產性。
進而,於第2實施形態中,於周邊電路晶片200內進而將導電層309設置於較導電層311更靠半導體基板70側,於記憶體陣列晶片300內進而將導電層314設置於較導電層316更靠半導體基板50側。該等導電層309、314用作構成鏈配線31_1之導電層,並且亦作為防止裂痕自切割線101進入之裂痕阻擋層發揮功能。其他效果與上述第1實施形態相同。
3. 第3實施形態
於第3實施形態中,對於具有與第1及第2實施形態不同之構成之鏈配線及鄰接配線進行說明。以下不進行說明之構成及動作等與第1實施形態相同。於第3實施形態中,主要對與第1實施形態之不同點進行說明。
於第3實施形態中,於構成鏈配線之導電焊墊313間、及導電焊墊318間配置用於檢測位置偏移之導電焊墊。藉此,不僅可檢測出與鏈配線正交之方向(或Y方向)之位置偏移,亦可檢測出沿著鏈配線之方向(或X方向)之位置偏移。
3.1 第3實施形態之端部區域之詳細情況
使用圖22~圖27,對第3實施形態之端部區域30中之鏈配線、及鄰接配線之詳細情況進行說明。
圖22係概略性地表示第3實施形態之設置於端部區域30之鏈配線31_2及鄰接配線32_2、33_2之俯視圖。圖22表示沿著左邊LS、右邊RS、上邊TS、及下邊BS中之上邊TS之鏈配線31_2及鄰接配線32_2、33_2。沿著左邊LS、右邊RS、及下邊BS之各鏈配線31_2及鄰接配線32_2、33_2之用於測定之導電焊墊不同,其他構造亦與圖22~圖27所示之構造相同。
圖23係沿著圖22中之D1-D1線(或鏈配線)之剖視圖,圖24係沿著圖22中之D2-D2線(或鄰接配線)之剖視圖。進而,圖25、圖26及圖27分別係沿著圖22中之D3-D3線、D4-D4線、及D5-D5線之剖視圖。
如圖22所示,於端部區域30設置鏈配線31_2及鄰接配線32_2、33_2。鏈配線31_2與鄰接配線32_2、33_2鄰接地配置。鏈配線31_2配置於鄰接配線32_2與33_2之間。
如圖22、圖23、圖25、圖26及圖27所示,鏈配線31_2具有周邊電路晶片200內之導電焊墊313、通孔312、導電層311、導電焊墊313A、通孔312A、導電層311A、通孔310A、及導電層309、以及記憶體陣列晶片300內之導電焊墊318、通孔317、導電層316、導電焊墊318A、通孔317A、導電層316A、通孔315A、及導電層314。
如圖23所示,於周邊電路晶片200內,導電層311於X方向上延伸。複數個導電焊墊313相隔特定間隔排列於X方向上。導電焊墊313經由通孔312而電性連接於導電層311之一端。另一導電焊墊313經由通孔312而電性連接於導電層311之另一端。導電層309於X方向上延伸。於導電焊墊313與另一導電焊墊313之間配置導電焊墊313A。導電焊墊313A依序經由通孔312A、導電層311A及通孔310A而電性連接於導電層309。
於記憶體陣列晶片300內,導電層316於X方向上延伸。複數個導電焊墊318相隔特定間隔排列於X方向上。導電焊墊318經由通孔317而電性連接於導電層316之一端。另一導電焊墊318經由通孔317而電性連接於導電層316之另一端。導電層314於X方向上延伸。於導電焊墊318與另一導電焊墊318之間配置導電焊墊318A。導電焊墊318A依序經由通孔317A、導電層316A及通孔315A而電性連接於導電層314。
導電焊墊313與導電焊墊318、及導電焊墊313A與導電焊墊318A分別於Z方向上配置於相互對應之位置。導電焊墊313與導電焊墊318、及導電焊墊313A與導電焊墊318A以對向之方式分別貼合。
導電焊墊31Ac經由通孔、導電層、及接觸插塞(未圖示)而電性連接於導電層316。導電焊墊31Ad經由通孔、導電層、及接觸插塞(未圖示)而電性連接於另一導電層316。導電焊墊31Ai經由通孔、導電層、及接觸插塞(未圖示)而電性連接於導電層314。
如圖24所示,相較於第1實施形態中圖14所示之鄰接配線32之構造,鄰接配線32_2之導電焊墊323、328及通孔322、327之排列間隔更窄。其他構造與鄰接配線32之構造相同。又,鄰接配線33_2由於與鄰接配線32_2之構造相同,故而省略記載。
3.2 第3實施形態之動作
於第3實施形態中,使用鏈配線31_2,檢測周邊電路晶片200之導電焊墊313與記憶體陣列晶片300之導電焊墊318藉由貼合實現之接合狀態。
例如,使用探針裝置,測定連接於鏈配線31_2之一端之導電焊墊31Ac與連接於鏈配線31_2之另一端之導電焊墊31Ad之間之電阻,藉此檢測周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之間之接合狀態。
又,於第3實施形態中,使用鏈配線31_2以及鄰接配線32_2及33_2,檢測周邊電路晶片200與記憶體陣列晶片300貼合中之位置偏移。
例如,使用探針裝置,測定連接於鏈配線31_2之導電焊墊31Ac與連接於鄰接配線32_2之導電焊墊32Ab之間、及導電焊墊31Ac與連接於鄰接配線33_2之導電焊墊33Ab之間之電阻,藉此檢測出周邊電路晶片200與記憶體陣列晶片300貼合時之位置偏移量是否為容許範圍內。其他情況與上述第1實施形態相同。
3.3 第3實施形態之效果
根據第3實施形態,與上述第1實施形態同樣地,可容易地檢測出周邊電路晶片200與記憶體陣列晶片300貼合中之導電焊墊間之接合不良(或剝離不良)、及位置偏移不良。藉此,可削減不良半導體記憶裝置之流出,進而可提供能夠提高動作之可靠性之半導體記憶裝置。進而,由於可容易地解析周邊電路晶片200與記憶體陣列晶片300中之接合不良及位置偏移不良,故而可提高半導體記憶裝置之生產性。
進而,於第3實施形態中,於構成鏈配線31_2之導電焊墊313間配置導電焊墊318A,藉此亦可檢測出沿著鏈配線31_2之方向(X方向)上之位置偏移。
又,與第2實施形態同樣地,於周邊電路晶片200內進而將導電層309設置於較導電層311更靠半導體基板70側,於記憶體陣列晶片300內進而將導電層314設置於較導電層316更靠半導體基板50側。該等導電層309、314用作構成鏈配線31_2之導電層,並且亦作為防止裂痕自切割線101進入之裂痕阻擋層發揮功能。其他效果與上述第1實施形態相同。
4. 第4實施形態
於第4實施形態中,對於具有與第1至第3實施形態不同之構成之鏈配線及鄰接配線進行說明。以下不進行說明之構成及動作等與第1實施形態相同。於第4實施形態中,主要對與第1實施形態之不同點進行說明。
於第4實施形態中,與第3實施形態同樣地,於構成鏈配線之導電焊墊313間、及導電焊墊318間配置用於檢測位置偏移之導電焊墊,又,將鄰接配線32_3與鄰接配線33_3電性連接。藉此,不僅可檢測出與鏈配線正交之方向之位置偏移,亦可檢測出沿著鏈配線之方向之位置偏移。
4.1 第4實施形態之端部區域之詳細情況
使用圖28~圖33,對第4實施形態之端部區域30中之鏈配線、及鄰接配線之詳細情況進行說明。
圖28係概略性地表示第4實施形態之設置於端部區域30之鏈配線31_3及鄰接配線32_3、33_3之俯視圖。圖28表示沿著左邊LS、右邊RS、上邊TS、及下邊BS中之上邊TS之鏈配線31_3及鄰接配線32_3、33_3。沿著左邊LS、右邊RS、及下邊BS之各鏈配線31_3及鄰接配線32_3、33_3之用於測定之導電焊墊不同,其他構造亦與圖28~圖33所示之構造相同。
圖29係沿著圖28中之E1-E1線(或鏈配線)之剖視圖,圖30係沿著圖28中之E2-E2線(或鄰接配線)之剖視圖。進而,圖31、圖32及圖33分別係沿著圖28中之E3-E3線、E4-E4線、及E5-E5線之剖視圖。
如圖28所示,於端部區域30設置鏈配線31_3及鄰接配線32_3、33_3。鏈配線31_3與鄰接配線32_3、33_3鄰接地配置。鏈配線31_3配置於鄰接配線32_3與33_3之間。
如圖28、圖29、圖31、圖32、及圖33所示,鏈配線31_3具有周邊電路晶片200內之導電焊墊313、通孔312、導電層311、導電焊墊313A、通孔312A、及導電層311A、以及記憶體陣列晶片300內之導電焊墊318、通孔317、導電層316、導電焊墊318A、通孔317A、導電層316A。
如圖29所示,於周邊電路晶片200內,導電層311於X方向上延伸。複數個導電焊墊313相隔特定間隔排列於X方向上。導電焊墊313經由通孔312而電性連接於導電層311之一端。另一導電焊墊313經由通孔312而電性連接於導電層311之另一端。於導電焊墊313與另一導電焊墊313之間配置導電焊墊313A。導電焊墊313A經由通孔312A而電性連接於導電層311A。
於記憶體陣列晶片300內,導電層316於X方向上延伸。複數個導電焊墊318相隔特定間隔排列於X方向上。導電焊墊318經由通孔317而電性連接於導電層316之一端。另一導電焊墊318經由通孔317而電性連接於導電層316之另一端。於導電焊墊318與另一導電焊墊318之間配置導電焊墊318A。導電焊墊318A經由通孔317A而電性連接於導電層314。
導電焊墊313與導電焊墊318、及導電焊墊313A與導電焊墊318A以對向之方式分別貼合。
導電焊墊31Ac經由通孔、導電層、及接觸插塞(未圖示)而電性連接於導電層316。導電焊墊31Ad經由通孔、導電層、及接觸插塞(未圖示)而電性連接於另一導電層316。
如圖30所示,鄰接配線32_3與第3實施形態同樣地,相較於圖14所示之第1實施形態中之鄰接配線32之構造,導電焊墊323、328之排列間隔更窄。其他構造與第1實施形態相同。又,鄰接配線33_3由於與鄰接配線32_3之構造相同,故而省略記載。
4.2 第4實施形態之動作
於第4實施形態中,使用鏈配線31_3,檢測周邊電路晶片200之導電焊墊313與記憶體陣列晶片300之導電焊墊318藉由貼合實現之接合狀態。
例如,使用探針裝置,測定連接於鏈配線31_3之一端之導電焊墊31Ac與連接於鏈配線31_3之另一端之導電焊墊31Ad之間之電阻,藉此檢測周邊電路晶片200之導電焊墊與記憶體陣列晶片300之導電焊墊之間之接合狀態。
又,於第4實施形態中,使用鏈配線31_3以及鄰接配線32_3及33_3,檢測周邊電路晶片200與記憶體陣列晶片300貼合中之位置偏移。
例如,使用探針裝置,測定連接於鏈配線31_3之導電焊墊31Ac與連接於鄰接配線32_3之導電焊墊32Ab之間、及導電焊墊31Ac與連接於鄰接配線33_3之導電焊墊33Ab之間之電阻,藉此檢測出周邊電路晶片200與記憶體陣列晶片300貼合時之位置偏移量是否為容許範圍內。其他情況與上述第1實施形態相同。
4.3 第4實施形態之效果
根據第4實施形態,與上述第1實施形態同樣地,可容易地檢測出周邊電路晶片200與記憶體陣列晶片300貼合中之導電焊墊間之接合不良(或剝離不良)、及位置偏移不良。藉此,可削減不良半導體記憶裝置之流出,進而可提供能夠提高動作之可靠性之半導體記憶裝置。進而,由於可容易地解析周邊電路晶片200與記憶體陣列晶片300中之接合不良及位置偏移不良,故而可提高半導體記憶裝置之生產性。
進而,於第4實施形態中,藉由在構成鏈配線31_3之導電焊墊313間配置導電焊墊318A,亦可檢測出沿著鏈配線31_3之方向(X方向)上之位置偏移。其他效果與上述第1實施形態相同。
5. 其他變化例等
上述實施形態中,作為半導體記憶裝置以NAND型快閃記憶體為例進行了說明,但並不限於NAND型快閃記憶體,亦可應用於其他所有半導體記憶體,進而亦可應用於除半導體記憶體以外之各種記憶裝置。
對本發明之若干實施形態進行了說明,但該等實施形態係作為示例而提出者,並非意圖限定發明之範圍。該等實施形態可藉由其他各種形態實施,可於不脫離發明主旨之範圍內,進行各種省略、置換、變更。該等實施形態或其變化包含於發明之範圍或主旨中,並且同樣地包含於申請專利範圍所記載之發明及其等同之範圍內。
[相關申請]
本申請享有以日本專利申請2019-166972號(申請日:2019年9月13日)為基礎申請之優先權。本申請藉由參照該基礎申請而包含基礎申請之全部內容。
1:半導體記憶裝置
10:記憶胞區域
11:記憶胞陣列
20:周邊電路區域
21:輸入輸出電路
22:邏輯控制電路
23:就緒/忙碌電路
24:暫存器群
24A:狀態暫存器
24B:位址暫存器
24C:命令暫存器
25:定序器(或控制電路)
26:電壓產生電路
27:驅動器
28:列解碼器模塊
29:行解碼器
30:端部區域
31:鏈配線
31_1:鏈配線
31_2:鏈配線
31_3:鏈配線
31A:導電焊墊
31Aa:導電焊墊
31Ab:導電焊墊
31Ac:導電焊墊
31Ad:導電焊墊
31Ae:導電焊墊
31Af:導電焊墊
31Ag:導電焊墊
31Ah:導電焊墊
31Ai:導電焊墊
32:鄰接配線
32_1:鄰接配線
32_2:鄰接配線
32_3:鄰接配線
32A:導電焊墊
32Aa:導電焊墊
32Ab:導電焊墊
32Ac:導電焊墊
32Ad:導電焊墊
32B:鄰接配線
32L:鄰接配線
32R:鄰接配線
32T:鄰接配線
33:鄰接配線
33_1:鄰接配線
33_2:鄰接配線
33_3:鄰接配線
33A:導電焊墊
33Aa:導電焊墊
33Ab:導電焊墊
33Ac:導電焊墊
33Ad:導電焊墊
33B:鄰接配線
33L:鄰接配線
33R:鄰接配線
33T:鄰接配線
40:感測放大器模塊
50:半導體基板
51:導電層
52:導電層
53:導電層
54:導電層
55:導電層
56A:導電層
56C:導電焊墊
57A:通孔
57C:通孔
58A:導電焊墊
58C:導電焊墊
59A:通孔
59B:通孔
59C:通孔
60:阻擋絕緣層
60A:導電焊墊
60B:導電焊墊
60C:導電焊墊
61:電荷儲存層
62:隧道絕緣層
63:半導體層
70:半導體基板
70A:源極區域
70B:元件分離區域
70C:雜質擴散區域
71:閘極絕緣層
72:閘極電極
73A:通孔
73B:通孔
73C:通孔
74A:導電層
74B:導電層
74C:導電層
75A:通孔
75B:通孔
75C:通孔
76A:導電層
76B:導電層
76C:導電層
77A:通孔
77B:通孔
77C:通孔
78A:導電層
78B:導電層
78C:導電層
79A:通孔
79B:通孔
79C:通孔
80A:導電層
80B:導電層
80C:導電層
81A:通孔
81B:通孔
81C:通孔
82A:導電焊墊
82B:導電焊墊
82C:導電焊墊
90:導電層
100:光罩
101:切割線
200:周邊電路晶片
300:記憶體陣列晶片
309:導電層
310:通孔
310A:通孔
311:導電層
311A:導電層
312:通孔
312A:通孔
313:導電焊墊
313A:導電焊墊
314:導電層
315:通孔
315A:通孔
316:導電層
316A:導電層
317:通孔
317A:通孔
318:導電焊墊
318A:導電焊墊
319:導電層
320:通孔
321:導電層
322:通孔
323:導電焊墊
324:導電層
325:通孔
326:導電層
327:通孔
328:導電焊墊
331:導電層
332:通孔
333:導電焊墊
334:導電層
335:通孔
336:導電層
337:通孔
338:導電焊墊
BL:位元線
BL0~BLi:位元線
BLK:區塊
BLK0~BLKm:區塊
BS:下邊
CM:CMOS電路
CP1:接觸插塞
CP2:接觸插塞
CP3:接觸插塞
CP41:接觸插塞
CP42:接觸插塞
CP43:接觸插塞
CU:胞單元
LS:左邊
MP:記憶柱
MT:記憶胞電晶體
MT0~MT7:記憶胞電晶體
NS:NAND串
RS:右邊
SGD:選擇閘極線
SGD0~SGD3:選擇閘極線
SGS:選擇閘極線
SL:源極線
SLT:狹縫
ST1:選擇電晶體
ST2:選擇電晶體
SU:串單元
SU0:串單元
SU1:串單元
SU2:串單元
SU3:串單元
TS:上邊
WL:字元線
WL0~WL7:字元線
圖1A係第1實施形態之包含記憶體陣列晶片之晶圓上相當於1個光罩之區域之俯視圖。
圖1B係第1實施形態之包含周邊電路晶片之晶圓上相當於1個光罩之區域之俯視圖。
圖2係表示設置於上述半導體記憶裝置中之端部區域及切割線之圖案之俯視圖。
圖3係表示上述半導體記憶裝置中之記憶胞區域及周邊電路區域之電路構成之方塊圖。
圖4係上述半導體記憶裝置中之記憶胞陣列內之區塊之電路圖。
圖5係上述半導體記憶裝置中之區塊內之NAND串之剖視圖。
圖6係沿著圖2中之A1-A1線之剖視圖。
圖7係沿著圖2中之A2-A2線之剖視圖。
圖8係沿著圖2中之A3-A3線之剖視圖。
圖9係沿著圖2中之A4-A4線之剖視圖。
圖10係上述半導體記憶裝置中之另一例之記憶胞區域及端部區域之剖視圖。
圖11係上述半導體記憶裝置中之記憶胞區域與周邊電路區域之邊界之剖視圖。
圖12係表示設置於上述半導體記憶裝置中之端部區域之鏈配線及鄰接配線之俯視圖。
圖13係沿著圖12中之B1-B1線之剖視圖。
圖14係沿著圖12中之B2-B2線之剖視圖。
圖15係沿著圖12中之B3-B3線之剖視圖。
圖16係沿著圖12中之B4-B4線之剖視圖。
圖17係表示設置於第2實施形態中之端部區域之鏈配線及鄰接配線之俯視圖。
圖18係沿著圖17中之C1-C1線之剖視圖。
圖19係沿著圖17中之C2-C2線之剖視圖。
圖20係沿著圖17中之C3-C3線之剖視圖。
圖21係沿著圖17中之C4-C4線之剖視圖。
圖22係表示設置於第3實施形態中之端部區域之鏈配線及鄰接配線之俯視圖。
圖23係沿著圖22中之D1-D1線之剖視圖。
圖24係沿著圖22中之D2-D2線之剖視圖。
圖25係沿著圖22中之D3-D3線之剖視圖。
圖26係沿著圖22中之D4-D4線之剖視圖。
圖27係沿著圖22中之D5-D5線之剖視圖。
圖28係表示設置於第4實施形態中之端部區域之鏈配線及鄰接配線之俯視圖。
圖29係沿著圖28中之E1-E1線之剖視圖。
圖30係沿著圖28中之E2-E2線之剖視圖。
圖31係沿著圖28中之E3-E3線之剖視圖。
圖32係沿著圖28中之E4-E4線之剖視圖。
圖33係沿著圖28中之E5-E5線之剖視圖。
1:半導體記憶裝置
10:記憶胞區域
20:周邊電路區域
30:端部區域
31:鏈配線
31Aa:導電焊墊
31Ab:導電焊墊
31Ac:導電焊墊
31Ad:導電焊墊
31Ae:導電焊墊
31Af:導電焊墊
31Ag:導電焊墊
31Ah:導電焊墊
32:鄰接配線
32Aa:導電焊墊
32Ab:導電焊墊
32Ac:導電焊墊
32Ad:導電焊墊
32B:鄰接配線
32L:鄰接配線
32R:鄰接配線
32T:鄰接配線
33:鄰接配線
33Aa:導電焊墊
33Ab:導電焊墊
33Ac:導電焊墊
33Ad:導電焊墊
33B:鄰接配線
33L:鄰接配線
33R:鄰接配線
33T:鄰接配線
101:切割線
BS:下邊
LS:左邊
RS:右邊
TS:上邊
Claims (11)
- 一種半導體記憶裝置,其具備第1晶片及第2晶片;該第1晶片包含:複數個記憶胞,其等設置於第1基板;複數個第1焊墊,其等設置於上述第1基板上,且於俯視時以包圍上述複數個記憶胞之方式配置;及第1導電層,其設置於上述第1基板上,且電性連接於上述第1焊墊;該第2晶片包含:第1電路,其設置於第2基板;複數個第2焊墊,其等設置於上述第2基板上,且於俯視時以包圍上述第1電路之方式配置;及第2導電層,其設置於上述第2基板上,且電性連接於上述第2焊墊;上述第1晶片之上述第1焊墊與上述第2晶片之上述第2焊墊以對向之方式貼合。
- 如請求項1之半導體記憶裝置,其中上述第1焊墊、上述第1導電層、上述第2焊墊、及上述第2導電層構成TEG(test element group,測試元件組)。
- 如請求項1或2之半導體記憶裝置,其中上述第1焊墊、上述第1導電 層、上述第2焊墊、及上述第2導電層構成與上述記憶胞及上述第1電路電性絕緣之測試用圖案。
- 如請求項1之半導體記憶裝置,其中上述第1焊墊設置於上述第1晶片之端部附近,上述第2焊墊設置於上述第2晶片之端部附近。
- 如請求項1之半導體記憶裝置,其中上述第1晶片更具備設置於與上述第1焊墊為相反側之面之複數個第3焊墊,且上述第3焊墊電性連接於上述第1焊墊。
- 如請求項5之半導體記憶裝置,其中使用上述第3焊墊測定電阻,而檢測上述第1焊墊與上述第2焊墊之間之剝離。
- 如請求項1之半導體記憶裝置,其中上述第1晶片更具備:複數個第3焊墊,其等以包圍上述第1焊墊之方式與上述第1焊墊鄰接地配置於上述第1基板上;及第3導電層,其設置於上述第1基板上且電性連接於上述第3焊墊;且上述第2晶片更具備:複數個第4焊墊,其等以包圍上述第2焊墊之方式與上述第2焊墊鄰接地配置於上述第2基板上;及第4導電層,其設置於上述第2基板上且電性連接於上述第4焊墊。
- 如請求項7之半導體記憶裝置,其中上述第1晶片更具備設置於與上述第3焊墊為相反側之面之第5焊墊, 上述第5焊墊電性連接於上述第3導電層,上述第2晶片更具備設置於與上述第4焊墊為相反側之面之第6焊墊,且上述第6焊墊電性連接於上述第4導電層。
- 如請求項7之半導體記憶裝置,其中上述第1晶片更具備:複數個第5焊墊,其等設置於上述第1基板上且與上述第1焊墊鄰接地配置;及第5導電層,其設置於上述第1基板上且電性連接於上述第5焊墊;上述第1焊墊配置於上述第3焊墊與上述第5焊墊之間,且上述第2晶片更具備:複數個第6焊墊,其等設置於上述第2基板上且與上述第2焊墊鄰接地配置;及第6導電層,其設置於上述第2基板上且電性連接於上述第6焊墊;上述第2焊墊配置於上述第4焊墊與上述第6焊墊之間。
- 一種半導體記憶裝置,其具備第1晶片及第2晶片;該第1晶片包含:複數個記憶胞,其等設置於第1基板;複數個第1焊墊,其等設置於上述第1基板上,且以包圍上述複數個記憶胞之方式配置;及第1導電層,其設置於上述第1基板上,且電性連接於上述第1焊墊;該第2晶片包含:第1電路,其設置於第2基板;複數個第2焊墊,其等設置於上述第2基板上,且以包圍上述第1電 路之方式配置;及第2導電層,其設置於上述第2基板上,且電性連接於上述第2焊墊;上述第1晶片之上述第1焊墊與上述第2晶片之上述第2焊墊以對向之方式貼合,上述第1晶片更具備:設置於與上述第1焊墊為相反側之面,且電性連接於上述第1焊墊之複數個第3焊墊;其中使用上述第3焊墊測定電阻,而檢測上述第1焊墊與上述第2焊墊之間的剝離。
- 一種半導體記憶裝置,其具備第1晶片及第2晶片,該第1晶片包含:複數個記憶胞,其等設置於第1基板;複數個第1焊墊,其等設置於上述第1基板上,且以包圍上述複數個記憶胞之方式配置;及第1導電層,其設置於上述第1基板上,且電性連接於上述第1焊墊;該第2晶片包含:第1電路,其設置於第2基板;複數個第2焊墊,其等設置於上述第2基板上,且以包圍上述第1電路之方式配置;及第2導電層,其設置於上述第2基板上,且電性連接於上述第2焊墊; 上述第1晶片之上述第1焊墊與上述第2晶片之上述第2焊墊以對向之方式貼合;上述複數個第1焊墊中至少4個沿著第1方向而配置;上述複數個第2焊墊中至少4個沿著上述第1方向而配置,且與上述至少4個上述第1焊墊以對向之方式貼合;上述至少4個上述第1焊墊中:第1個第1焊墊及第2個第1焊墊於上述第1晶片內未電性連接,上述第2個第1焊墊及第3個第1焊墊於上述第1晶片內電性連接,且上述第3個第1焊墊及第4個第1焊墊於上述第1晶片內未電性連接;上述至少4個上述第2焊墊中:第1個第2焊墊及第2個第2焊墊於上述第2晶片內電性連接,上述第2個第2焊墊及第3個第2焊墊於上述第2晶片內未電性連接,且上述第3個第2焊墊及第4個第2焊墊於上述第2晶片內電性連接。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2019166972A JP2021044477A (ja) | 2019-09-13 | 2019-09-13 | 半導体記憶装置 |
| JP2019-166972 | 2019-09-13 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202111928A TW202111928A (zh) | 2021-03-16 |
| TWI744745B true TWI744745B (zh) | 2021-11-01 |
Family
ID=74863243
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108146578A TWI744745B (zh) | 2019-09-13 | 2019-12-19 | 半導體記憶裝置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US11482514B2 (zh) |
| JP (1) | JP2021044477A (zh) |
| CN (1) | CN112510050B (zh) |
| TW (1) | TWI744745B (zh) |
Families Citing this family (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11251148B2 (en) * | 2020-01-28 | 2022-02-15 | Micron Technology, Inc. | Semiconductor devices including array power pads, and associated semiconductor device packages and systems |
| CN113889420B (zh) | 2020-07-03 | 2025-05-02 | 联华电子股份有限公司 | 半导体元件结构及接合二基板的方法 |
| US11742306B2 (en) * | 2021-01-07 | 2023-08-29 | Micron Technology, Inc. | Layouts for pads and conductive lines of memory devices, and related devices, systems, and methods |
| WO2023272625A1 (en) | 2021-06-30 | 2023-01-05 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices and methods for forming the same |
| CN116018889B (zh) | 2021-06-30 | 2026-01-23 | 长江存储科技有限责任公司 | 三维存储器装置及其形成方法 |
| WO2023272638A1 (en) | 2021-06-30 | 2023-01-05 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices and methods for forming the same |
| CN115867970A (zh) | 2021-06-30 | 2023-03-28 | 长江存储科技有限责任公司 | 三维存储器装置及其形成方法 |
| WO2023272634A1 (en) | 2021-06-30 | 2023-01-05 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices |
| JP7682720B2 (ja) * | 2021-06-30 | 2025-05-26 | キオクシア株式会社 | 半導体デバイス及び電子デバイス |
| CN115803882A (zh) | 2021-06-30 | 2023-03-14 | 长江存储科技有限责任公司 | 三维存储器装置及其形成方法 |
| WO2023272611A1 (en) | 2021-06-30 | 2023-01-05 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices and methods for forming the same |
| CN121310541A (zh) | 2021-06-30 | 2026-01-09 | 长江存储科技有限责任公司 | 三维存储器装置及其形成方法 |
| JP2023036453A (ja) | 2021-09-02 | 2023-03-14 | キオクシア株式会社 | 半導体装置 |
| JP2023044255A (ja) | 2021-09-17 | 2023-03-30 | キオクシア株式会社 | 半導体記憶装置およびその製造方法 |
| KR20230164511A (ko) | 2022-05-25 | 2023-12-04 | 삼성전자주식회사 | 불휘발성 메모리 장치 |
| JP2023177534A (ja) * | 2022-06-02 | 2023-12-14 | キオクシア株式会社 | メモリデバイス |
| CN115425011A (zh) * | 2022-08-29 | 2022-12-02 | 芯盟科技有限公司 | 一种半导体结构及用于该半导体结构的检测方法 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20120080806A1 (en) * | 2010-10-05 | 2012-04-05 | In-Sang Song | Semiconductor package |
| US20160329262A1 (en) * | 2015-05-05 | 2016-11-10 | Mediatek Inc. | Semiconductor chip package assembly with improved heat dissipation performance |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002093812A (ja) | 2000-09-19 | 2002-03-29 | Toshiba Corp | 半導体装置 |
| JP2007005662A (ja) | 2005-06-27 | 2007-01-11 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| JP2007165392A (ja) | 2005-12-09 | 2007-06-28 | Toshiba Corp | 半導体装置 |
| US8159254B2 (en) | 2008-02-13 | 2012-04-17 | Infineon Technolgies Ag | Crack sensors for semiconductor devices |
| JP2011023516A (ja) | 2009-07-15 | 2011-02-03 | Renesas Electronics Corp | 半導体装置 |
| WO2014065038A1 (ja) * | 2012-10-24 | 2014-05-01 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置及びその製造方法 |
| US20180374864A1 (en) * | 2014-09-12 | 2018-12-27 | Toshiba Memory Corporation | Semiconductor memory device |
| EP3295476A1 (de) | 2015-05-11 | 2018-03-21 | Robert Bosch GmbH | Kontaktviakette als korrosionsdetektor |
| JP2018148071A (ja) * | 2017-03-07 | 2018-09-20 | 東芝メモリ株式会社 | 記憶装置 |
| JP2018163970A (ja) * | 2017-03-24 | 2018-10-18 | 東芝メモリ株式会社 | 半導体装置及びその製造方法 |
| JP2019057532A (ja) * | 2017-09-19 | 2019-04-11 | 東芝メモリ株式会社 | 半導体メモリ |
| US10354987B1 (en) * | 2018-03-22 | 2019-07-16 | Sandisk Technologies Llc | Three-dimensional memory device containing bonded chip assembly with through-substrate via structures and method of making the same |
| CN110192269A (zh) * | 2019-04-15 | 2019-08-30 | 长江存储科技有限责任公司 | 三维nand存储器件与多个功能芯片的集成 |
| CN110574162B (zh) * | 2019-08-02 | 2021-02-12 | 长江存储科技有限责任公司 | 三维存储器器件及其制造方法 |
-
2019
- 2019-09-13 JP JP2019166972A patent/JP2021044477A/ja active Pending
- 2019-12-19 TW TW108146578A patent/TWI744745B/zh active
-
2020
- 2020-01-06 CN CN202010010242.4A patent/CN112510050B/zh active Active
- 2020-02-27 US US16/803,485 patent/US11482514B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20120080806A1 (en) * | 2010-10-05 | 2012-04-05 | In-Sang Song | Semiconductor package |
| US20160329262A1 (en) * | 2015-05-05 | 2016-11-10 | Mediatek Inc. | Semiconductor chip package assembly with improved heat dissipation performance |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202111928A (zh) | 2021-03-16 |
| US11482514B2 (en) | 2022-10-25 |
| CN112510050B (zh) | 2024-04-26 |
| US20210082896A1 (en) | 2021-03-18 |
| JP2021044477A (ja) | 2021-03-18 |
| CN112510050A (zh) | 2021-03-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI744745B (zh) | 半導體記憶裝置 | |
| TWI706545B (zh) | 半導體記憶裝置 | |
| TWI733300B (zh) | 半導體記憶裝置 | |
| CN113451325B (zh) | 半导体存储装置 | |
| CN112530955B (zh) | 半导体存储装置 | |
| TWI855534B (zh) | 半導體記憶裝置 | |
| TWI733306B (zh) | 半導體記憶裝置 | |
| TW202238432A (zh) | 半導體記憶裝置 | |
| US20240127883A1 (en) | Methods of testing nonvolatile memory devices and nonvolatile memory devices | |
| CN112530972B (zh) | 半导体存储装置 | |
| US20240153830A1 (en) | Semiconductor device including detection structure | |
| US20250081472A1 (en) | Non-volatile memory device | |
| CN112530951B (zh) | 半导体存储装置 | |
| TW202337101A (zh) | 半導體裝置及半導體裝置之製造方法 | |
| KR20250017431A (ko) | 검출 구조물을 포함하는 반도체 장치의 단선 검출 방법 및 반도체 장치 | |
| CN121442696A (zh) | 半导体存储装置 |