TWI690205B - 具有自對準金屬墊結構之背側照明影像感測器 - Google Patents
具有自對準金屬墊結構之背側照明影像感測器 Download PDFInfo
- Publication number
- TWI690205B TWI690205B TW107116959A TW107116959A TWI690205B TW I690205 B TWI690205 B TW I690205B TW 107116959 A TW107116959 A TW 107116959A TW 107116959 A TW107116959 A TW 107116959A TW I690205 B TWI690205 B TW I690205B
- Authority
- TW
- Taiwan
- Prior art keywords
- image sensor
- contact pad
- layer
- semiconductor material
- dielectric
- Prior art date
Links
- 229910052751 metal Inorganic materials 0.000 title claims abstract description 48
- 239000002184 metal Substances 0.000 title claims abstract description 48
- 239000010410 layer Substances 0.000 claims abstract description 95
- 239000003989 dielectric material Substances 0.000 claims abstract description 67
- 239000004065 semiconductor Substances 0.000 claims abstract description 65
- 239000000463 material Substances 0.000 claims abstract description 64
- 239000011229 interlayer Substances 0.000 claims abstract description 34
- 238000000034 method Methods 0.000 claims description 81
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 24
- 229920005591 polysilicon Polymers 0.000 claims description 24
- 239000004020 conductor Substances 0.000 claims description 22
- 238000004519 manufacturing process Methods 0.000 claims description 16
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 10
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 10
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 10
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 10
- 238000002955 isolation Methods 0.000 claims description 8
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 7
- 150000002739 metals Chemical class 0.000 claims description 4
- 238000005530 etching Methods 0.000 description 30
- 238000000059 patterning Methods 0.000 description 17
- 238000000206 photolithography Methods 0.000 description 11
- 238000003384 imaging method Methods 0.000 description 10
- 238000001039 wet etching Methods 0.000 description 8
- 238000001312 dry etching Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 5
- 239000002801 charged material Substances 0.000 description 4
- 229910052802 copper Inorganic materials 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 241000593989 Scardinius erythrophthalmus Species 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/011—Manufacture or treatment of image sensors covered by group H10F39/12
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/011—Manufacture or treatment of image sensors covered by group H10F39/12
- H10F39/026—Wafer-level processing
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/10—Integrated devices
- H10F39/12—Image sensors
- H10F39/199—Back-illuminated image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/807—Pixel isolation structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/811—Interconnections
Landscapes
- Solid State Image Pick-Up Elements (AREA)
Abstract
一種影像感測器包括:一半導體材料,其具有一前側及與該前側對置之一背側;一介電層,其安置於該半導體材料之該前側上;一多晶矽層,其安置於該介電層上;一層間介電材料,其覆蓋該多晶矽層及該介電層兩者;一金屬間層,其安置於該層間介電材料上,其中一金屬互連件安置於該金屬間層中;及一接觸墊溝渠,其自該半導體材料之該背側延伸至該半導體材料中,其中該接觸墊溝渠包括:一接觸墊,其安置於該接觸墊溝渠中,其中該接觸墊及該金屬互連件與複數個接觸插塞耦合;及至少一空氣間隙,其將該接觸墊與該接觸墊溝渠之側壁隔離。介於複數個第一STI結構及第二STI結構中之相鄰之兩個STI結構之間的該多晶矽層及該半導體材料用作硬遮罩以藉由選擇性地移除介於該複數個第一STI結構之一第一側與該金屬互連件之間的介電材料而形成該複數個接觸插塞,其中該複數個接觸插塞中之每一者自該複數個第一STI結構中之每一者之該第一側穿過該複數個第一STI結構中之每一者延伸至該層間介電材料中且垂直鄰接該金屬互連件。
Description
本發明大體而言涉及半導體影像感測器,且特定而言但非排他地,涉及背側照明半導體影像感測器。
影像感測器已變得普遍存在。其廣泛地用於數位靜態相機、蜂巢式電話、安全攝影機以及醫療、汽車及其他應用中。由於對較高解析度、較低電力消耗、增大之動態範圍等之不斷增加之需求,影像感測器之裝置架構已持續快速地發展。此等需求亦已促進了影像感測器在此等裝置中之進一步小型化及整合中。
典型之影像感測器如下操作。來自一外部場景之影像光入射於影像感測器上。影像感測器包含複數個光敏元件,使得每一光敏元件吸收一部分入射影像光。影像感測器中所包含之光敏元件(諸如光電二極體)各自在吸收影像光之後旋即產生影像電荷。所產生之影像電荷之量與影像光之強度成比例。所產生之影像電荷可用於產生表示外部場景之一影像。
儘管存在用以製作影像感測器之多種方式,但在半導體處理應用中利用較少光遮罩而減少步驟數目總係重要的。由於每個製作步驟增加組裝線上之成本及時間,因此需要用以增強影像感測器吞吐量之新技術。
本文中闡述用於一影像感測器之一設備及方法(具有經簡化程序)之實例。在以下說明中,陳述眾多特定細節以提供對實例之一透徹理解。然而,熟習相關技術者將認識到,本文中所闡述之技術可在不具有該等特定細節中之一或多者之情況下實踐或者可藉助其他方法、組件、材料等來實踐。在其他例項中,未詳細展示或闡述眾所周知之結構、材料或操作以避免使特定態樣模糊。
貫穿本說明書對「一項實例」或「一項實施例」之提及意指結合實例所闡述之一特定特徵、結構或特性包含於本發明之至少一項實例中。因此,貫穿本說明書各種位置中之片語「在一項實例中」或「在一項實施例中」之出現未必全部指代同一實例。此外,在一或多項實例中可以任何適合方式組合該等特定特徵、結構或特性。
貫穿本說明書,使用數個技術術語。此等術語應理解為其在所屬領域中之普通含義,除非本文中另外具體定義或其使用之內容脈絡將另外清晰地暗示。應注意,在本文件中,元件名稱及符號可互換使用(例如,Si與矽);然而,其兩者具有相同含義。
圖3
係示意性地圖解說明根據本發明之教示之具有自對準金屬墊結構之一成像系統300之一項實例之一方塊圖。成像系統300包含像素陣列312、控制電路321、讀出電路311及功能邏輯315。讀出電路311及控制電路321可至少部分地安置於圖2A至2F之金屬間層106中。舉例而言,一金屬互連件107可包含於讀出電路及控制電路中之至少一者中。
返回參考圖3,在一項實例中,像素陣列312係光電二極體或影像感測器像素(例如,像素P1、P2、…、Pn)之一個二維(2D)陣列。如所圖解說明,光電二極體被配置成若干列(例如,列R1至列Ry)及若干行(例如,行C1至行Cx)以獲取一人、地點、物體等之影像資料,該影像資料接著可用於再現該人、地點、物體等之一2D影像。然而,在其他實例中,應瞭解,該等光電二極體不必被配置成若干列及若干行,而是可採取其他配置。
在一項實例中,在像素陣列312中之影像感測器光電二極體/像素已獲取其影像資料或影像電荷之後,該影像資料由讀出電路311讀出且接著傳送至功能邏輯315。在各種實例中,讀出電路311可包含放大電路、類比轉數位轉換(ADC)電路或其他。功能邏輯315可簡單地儲存該影像資料或甚至藉由應用後影像效果(例如,剪裁、旋轉、移除紅眼、調整亮度、調整對比度或其他)來操縱該影像資料。在一項實例中,讀出電路311可沿著讀出行線一次讀出一列影像資料(所圖解說明)或可使用多種其他技術(未圖解說明)讀出該影像資料,諸如一串列讀出或同時對所有像素之一全並列讀出。
在一項實例中,控制電路321耦合至像素陣列312以控制像素陣列312中之複數個光電二極體之操作。舉例而言,控制電路321可產生用於控制影像獲取之一快門信號。在一項實例中,快門信號係用於同時啟用像素陣列312內之所有像素以在一單個獲取窗期間同時擷取其各別影像資料之一全域快門信號。在另一實例中,快門信號係一滾動快門信號,使得在連續獲取窗期間依序啟用每一像素列、每一像素行或每一像素群組。在另一實例中,影像獲取與諸如一閃光燈之照明效應同步。
在一項實例中,成像系統300可包含於一數位相機、行動電話、膝上型電腦、汽車或諸如此類中。另外,成像系統300可耦合至其他硬件,諸如一處理器(通用或其他)、記憶體元件、輸出(USB埠、無線傳輸器、HDMI埠等)、照明/閃光燈、電輸入(鍵盤、觸控顯示器、追蹤墊、滑鼠、麥克風等)及/或顯示器。其他硬件可將指令遞送至成像系統300、自成像系統300提取影像資料或操縱由成像系統300供應之影像資料。
圖1A至圖1D係根據本發明之教示之一實例性影像感測器100之剖面圖解說明,其中該等圖中之每一者表示在製作具有圖1D中之一標準金屬墊結構之實例性影像感測器100期間在完成一系列關鍵程序步驟之後的實例性影像感測器100。為了使說明保持一致且簡單,在圖1A至圖1D中以相同編號定義相同結構。
圖1A圖解說明包括一半導體材料102之實例性影像感測器100之一剖面圖,該半導體材料具有一前側111及與前側111對置之一背側109。在半導體材料102中,存在自半導體材料102之前側111延伸至半導體材料102中之一淺溝渠隔離(STI)結構103。STI結構103用於將相鄰影像感測器電分離。在一項實例中,STI結構103由介電材料(例如氧化矽或氮化矽)中之至少一者填充。在另一實例中,STI結構103亦可包括位於經填充介電材料與半導體材料102 (圖中未圖解說明)之間的一界面處之一帶負電荷之材料襯裡。帶負電荷之材料襯裡用於在經填充介電材料與半導體材料102之間的界面處形成一P+釘紮層以便減少暗電流及白色像素。在半導體材料102之前側111上,亦存在一薄介電層104、一層間介電材料105及一金屬間層106。薄介電層104可為像素電晶體之閘極氧化物。層間介電材料105安置於薄介電層104與金屬間層106之間。在金屬間層106中,存在一金屬互連件107,其中金屬互連件107係由包括Cu及TiN之金屬中之至少一者製成。層間介電材料105、介電層104及金屬間層106係由包括氧化矽及氮化矽之介電材料中之至少一者製成。在一項實例中,其係由相同介電材料製成。在另一實例中,其由不同介電材料製成。在一項實例中,將一緩衝層101安置於半導體材料102之背側109上以便保護半導體材料102之背側109。緩衝層101包括諸如氧化矽或氮化矽之介電材料中之至少一者。
圖1B圖解說明在一接觸墊溝渠108形成於圖1A之實例性影像感測器100中之後的實例性影像感測器100之一剖面圖。在一項實例中,接觸墊溝渠108自半導體材料102之背側109延伸至半導體材料102中直至落在STI結構103之一第一側118上為止,其中接觸墊溝渠108用STI結構103封圍。在一項實例中,接觸墊溝渠108藉由一第一圖案化程序而形成,該第一圖案化程序至少包括後續接著一第一蝕刻程序之一第一光微影程序,該第一蝕刻程序包括一第一各向異性電漿蝕刻及一第一選擇性濕式蝕刻程序中之至少一者。與STI結構103中之介電材料相比,第一蝕刻程序針對半導體材料102具有顯著較高蝕刻速率。因此,第一蝕刻程序在STI結構103之第一側118上停止。在另一實例中,接觸墊溝渠108自緩衝層101延伸至半導體材料102中,其中在第一圖案化程序期間亦選擇性地蝕刻緩衝層101以形成接觸墊溝渠108。
圖1C
圖解說明在複數個接觸插塞110形成於圖 1B
之實例性影像感測器100中之後的實例性影像感測器100之一剖面圖。複數個接觸插塞110中之每一者自STI結構103之第一側118延伸穿過介電層104、層間介電材料105並在層間介電材料105與金屬互連件107之間的界面114處落在金屬互連件107上。在一項實例中,複數個接觸插塞110中之每一者藉由一第二圖案化程序而形成,該第二圖案化程序包括至少一第二光微影程序,該第二光微影程序後續接著一第二各向異性電漿乾式蝕刻及一第二選擇性濕式蝕刻程序中之至少一者。在第二蝕刻程序中,針對STI結構103中之介電材料、層間介電材料105、介電層104之第二蝕刻速率顯著高於針對金屬互連件107中之導電材料之第二蝕刻速率。因此,第二蝕刻程序在層間介電材料105與金屬互連件107之間的界面114處停止。因此,複數個接觸插塞110中之每一者落在金屬互連件107上。
圖1D圖解說明在一接觸墊112形成於圖1C之實例性影像感測器100中之後的實例性影像感測器100之一剖面圖。在接觸墊溝渠108中,接觸墊112安置於STI結構103之第一側118上且藉由複數個接觸插塞110而與金屬互連件107耦合。在一項實例中,複數個接觸插塞110中之每一者係由包括Al、W、Cu及TiN之導電材料中之至少一者填充,且接觸墊由與複數個接觸插塞110中之每一者中之導電材料相同之導電材料製成。在另一實例中,接觸墊由與複數個接觸插塞110中之每一者中之導電材料不同之導電材料製成。導電材料包括Al、Cu、W及TiN中之至少一者。在接觸墊112與接觸墊溝渠108之側壁之間存在至少一個空氣間隙113,其中空氣間隙使接觸墊112與半導體材料102隔離。在一項實例中,接觸墊112及空氣間隙113藉由一第三圖案化程序而形成,該第三圖案化程序包括至少一第三光微影程序,該第三光微影程序後續接著一第三各向異性電漿乾式蝕刻及一第三選擇性濕式蝕刻程序中之至少一者。在第三蝕刻程序中,針對接觸墊112中之導電材料之第三蝕刻速率顯著高於針對STI結構103中之介電材料以及半導體材料102之第三蝕刻速率。因此,第三蝕刻程序在STI結構103之第一側118處停止且在接觸墊溝渠108之側壁上不存在底切。
圖2A至圖2F係根據本發明之教示之一實例性影像感測器200之剖面圖解說明,其中該等圖中之每一者表示在製作具有圖2F中之一自對準金屬墊結構之實例性影像感測器200期間在完成一系列關鍵程序步驟之後的實例性影像感測器200。為了使說明保持一致且簡單,在圖1A至1D及圖2A至2F中以相同編號定義相同結構。圖4圖解說明用於形成具有圖2A至2F中之一自對準金屬墊之實例性影像感測器之一實例性方法400,其中圖4中之程序方塊中之每一者對應於圖2A至圖2F中之圖中之每一者,如接下來段落中所闡述。某些或全部程序方塊在方法400中出現之次序不應被視為限制性。而是,受益於本發明之熟習此項技術者將理解,可以未圖解說明之多種次序或甚至並行地執行方法400中之某些程序。此外,方法400可省略特定程序方塊以便避免使特定方面模糊。另一選擇係,方法400可包含在本發明之某些實施例或實例中可並非必需之額外程序方塊。
圖2A圖解說明在已完成圖4中之對應程序方塊401及部分程序方塊402之後的包括一半導體材料102之實例性影像感測器200之一剖面圖。在程序方塊401中,提供半導體材料102,該半導體材料具有一前側111及與前側111對置之一背側109,其中複數個第一淺溝渠隔離(STI)結構201a及複數個第二STI結構201b形成為自半導體材料102之前側111延伸至半導體材料102中,其中複數個第一STI結構201a中之每一者由相鄰第一STI結構201a及第二STI結構201b完全環繞且複數個第二STI結構201b中之每一者由相鄰第一STI結構201a及第二STI結構201b部分環繞。複數個第一STI結構201a及第二STI結構201b用於將相鄰影像感測器電分離。在一項實例中,複數個第一STI結構201a及第二STI結構201b中之每一者由諸如氧化矽或氮化矽之介電材料中之至少一者填充。在另一實例中,複數個第一STI結構201a及第二STI結構201b中之每一者亦可包括位於複數個第一STI結構201a及第二STI結構201b中之每一者中之經填充介電材料與半導體材料102 (圖中未圖解說明)之間的一界面處之一帶負電荷之材料襯裡。帶負電荷之材料襯裡用於在該界面處形成一P+釘紮層以便減少暗電流及白色像素。
如圖2A中所圖解說明且如圖4中之程序方塊402中所闡述,可在與安置像素及外圍電晶體之閘極氧化物相同之程序步驟處將一介電層104安置於半導體材料102之前側111上。此外,亦可在與安置像素及外圍電晶體之多晶矽閘極相同之程序步驟處將一多晶矽層202安置於薄介電層104上。在一項實例中,將一緩衝層101安置於半導體材料102之背側109上以便保護半導體材料102之背側109。緩衝層101包括諸如氧化矽或氮化矽之介電材料中之至少一者。
圖2B圖解說明在複數個敞開狹槽203形成於圖2A之實例性影像感測器200中之多晶矽層202中之後的實例性影像感測器200之一剖面圖。對應程序方塊為圖4中之402。複數個敞開狹槽203中之每一者自多晶矽層202之一第一側220延伸至多晶矽層202與介電層104之界面,其中複數個敞開狹槽203中之每一者與複數個第一STI結構201a中之每一者對準且具有與所對準第一STI結構201a相同之二維橫向尺寸。在一項實例中,複數個敞開狹槽203以及像素及外圍電晶體之多晶矽閘極利用相同圖案化程序及光遮罩在相同時間形成。因此,與圖1A至1D中之標準金屬墊結構之製作程序相比,其不需要一
額外圖案化程序步驟來形成複數個敞開狹槽203。
圖2C圖解說明在一層間介電材料105及一金屬間層106安置於圖2B之實例性影像感測器200上之後的實例性影像感測器200之一剖面圖。對應程序方塊為圖4中之403。層間介電材料105安置於介電層104與金屬間層106之間。介電層104及多晶矽層202由層間介電材料105覆蓋,其中複數個敞開狹槽203填充有層間介電材料105。在金屬間層106中,存在一金屬互連件107,其中金屬互連件107係由包括Cu及TiN之金屬中之至少一者製成。層間介電材料105、介電層104及金屬間層106係由包括氧化矽及氮化矽之介電材料中之至少一者製成。在一項實例中,其係由相同介電材料製成。在另一實例中,其由不同介電材料製成。
圖2D圖解說明在一接觸墊溝渠204形成於圖2C之實例性影像感測器200中之後的實例性影像感測器200之一剖面圖。對應程序方塊為圖4中之404。在一項實例中,接觸墊溝渠204自半導體材料102之背側109延伸至半導體材料102中直至落在複數個第一STI結構201a及第二STI結構201b之一第一側218上為止,其中接觸墊溝渠204之側壁落在複數個第二STI結構201b上。在一項實例中,接觸墊溝渠204藉由一第四圖案化程序而形成,該第四圖案化程序至少包括一第四光微影程序,該第四光微影程序後續接著一第四各向異性電漿蝕刻及一第四選擇性濕式蝕刻程序中之至少一者。與複數個第一STI結構201a及第二STI結構201b中之介電材料相比,第四蝕刻程序針對半導體材料102具有顯著較高蝕刻速率。此外,在電漿乾式蝕刻及選擇性濕式蝕刻程序期間仔細地監測並控制蝕刻時間以便避免過蝕刻及蝕刻不足。因此,第四蝕刻程序在第一STI結構201a及第二STI結構201b之第一側218上停止。半導體材料102之部分206保留在相鄰第一STI結構201a與第二STI結構201b之間,該等部分將在後續自對準圖案化程序步驟中用作一硬遮罩。在另一實例中,接觸墊溝渠204自緩衝層101延伸至半導體材料102中,其中在第四圖案化程序期間亦選擇性地蝕刻緩衝層101以形成接觸墊溝渠204。
圖2E圖解說明在複數個接觸插塞205及至少一個空氣間隙208a形成於圖2D之實例性影像感測器200中之後的實例性影像感測器200之一剖面圖。對應程序方塊為圖4
中之405。複數個接觸插塞205中之每一者自第一STI結構201a及第二STI結構201b之第一側218延伸穿過介電層104、層間介電材料105並在層間介電材料105與金屬互連件107之間的界面114處落在金屬互連件107上。
在一項實例中,複數個接觸插塞205中之每一者藉由一自對準圖案化程序而形成,其中半導體材料102之部分206用作一硬遮罩以界定複數個接觸插塞205以及空氣間隙208a。因此,自對準圖案化程序僅包括一第五選擇性蝕刻程序而不具有一第五光微影程序,此可藉由使光微影步驟之數目最小化來幫助減少製作成本且簡化製作程序。
在第五選擇性蝕刻程序期間,藉由選擇性各向異性電漿乾式蝕刻及一選擇性濕式蝕刻程序中之至少一者而選擇性地移除由半導體材料102之部分206界定之介電材料。經移除介電材料包含複數個第一STI結構201a及一部分第二STI結構201b中之每一者中之介電材料、多晶矽層202中之複數個敞開狹槽203中之每一者中之介電材料、介電層104之一部分及層間介電材料105之一部分。介電層104之部分及層間介電材料105之部分與STI結構自對準,其中半導體材料102之部分206在選擇性蝕刻程序期間用作一硬遮罩。與針對金屬互連件107中之導電材料及半導體材料102之部分206中之半導體材料以及多晶矽層202之蝕刻速率相比,選擇性電漿乾式蝕刻及選擇性濕式蝕刻程序具有針對STI結構201a及201b中之介電材料、介電層104以及層間介電材料105之顯著較高蝕刻速率。因此,選擇性蝕刻程序在層間介電材料105與金屬互連件107之間的界面114處自動大大減慢以便形成複數個接觸插塞205,其中複數個接觸插塞205中之每一者落在金屬互連件107上。此外,選擇性蝕刻程序亦在多晶矽層202與介電層104之間的界面處自動大大減慢,以便形成至少一個空氣間隙208a,其中空氣間隙中之每一者落在多晶矽層202上。在一項實例中,在完成選擇性各向異性蝕刻程序之後,介電材料之一部分保留在位於空氣間隙與半導體材料102之間的複數個第二STI結構201b中之每一者中。
圖2F圖解說明在一接觸墊207及至少一個空氣間隙208b形成於圖2E之實例性影像感測器200中之後的實例性影像感測器200之一剖面圖。對應程序方塊為圖4中之406。在接觸墊溝渠204中,接觸墊207安置於複數個第一STI結構201a及第二STI結構201b之第一側218上。接觸墊207藉由複數個接觸插塞205而與金屬互連件107耦合。在一項實例中,複數個接觸插塞205中之每一者係由包括Al之導電材料中之至少一者填充,且接觸墊207由與複數個接觸插塞205中之每一者中之導電材料相同之導電材料製成。在另一實例中,接觸墊207由與複數個接觸插塞205中之每一者中之導電材料不同之導電材料製成。導電材料包括Al、Cu、W及TiN中之至少一者。在接觸墊207與接觸墊溝渠204之側壁之間存在至少一個空氣間隙208a及至少一個空氣間隙208b,其中空氣間隙使接觸墊207與半導體材料102隔離。
在一項實例中,接觸墊207以及空氣間隙208a及208b藉由一第六圖案化程序而形成,該第六圖案化程序至少包括一第六光微影程序,該第六光微影程序後續接著一第六各向異性電漿乾式蝕刻及一第六選擇性濕式蝕刻程序中之至少一者。在第六蝕刻程序中,針對接觸墊207及接觸插塞205中之導電材料之第六蝕刻速率顯著高於針對STI結構(201a及201b)中之介電材料以及半導體材料102及206之第六蝕刻速率。因此,第六蝕刻程序在STI結構(201a及201b)之第一側218上停止且在接觸墊溝渠204之側壁上不存在底切。
包含發明摘要中所闡述內容的本發明之所圖解說明實例之以上說明並非意欲係窮盡性的或將本發明限制於所揭示之精確形式。儘管出於說明性目的而在本文中闡述了本發明之特定實例,但如熟習此項技術者將認識到,可在本發明之範疇內做出各種修改。
可根據以上詳細說明對本發明做出此等修改。以下申請專利範圍中所使用之術語不應理解為將本發明限制於本說明書中所揭示之特定實例。而是,本發明之範疇應完全由以下申請專利範圍來判定,申請專利範圍應根據請求項解釋之所確立原則來加以理解。
100‧‧‧影像感測器101‧‧‧緩衝層102‧‧‧半導體材料103‧‧‧淺溝渠隔離結構104‧‧‧薄介電層/介電層105‧‧‧層間介電材料106‧‧‧金屬間層107‧‧‧金屬互連件108‧‧‧接觸墊溝渠109‧‧‧背側110‧‧‧ 接觸插塞111‧‧‧ 前側112‧‧‧ 接觸墊113‧‧‧ 空氣間隙114‧‧‧ 界面118‧‧‧ 第一側200‧‧‧影像感測器201a‧‧‧第一淺溝渠隔離結構/淺溝渠隔離結構201b‧‧‧第二淺溝渠隔離結構/淺溝渠隔離結構202‧‧‧多晶矽層203‧‧‧敞開狹槽204‧‧‧接觸墊溝渠205‧‧‧接觸插塞206‧‧‧部分/半導體材料207‧‧‧接觸墊208a‧‧‧空氣間隙208b‧‧‧空氣間隙218‧‧‧空氣間隙220‧‧‧第一側300‧‧‧成像系統311‧‧‧ 讀出電路312‧‧‧像素陣列315‧‧‧功能邏輯321‧‧‧控制電路400‧‧‧方法401‧‧‧程序方塊402‧‧‧程序方塊403‧‧‧程序方塊404‧‧‧程序方塊405‧‧‧程序方塊406‧‧‧程序方塊C1-Cx‧‧‧行P1-Pn‧‧‧像素R1-Ry‧‧‧列
參考以下各圖闡述本發明之非限制性及非窮盡性實例,其中除非另有規定,否則貫穿各種視圖中相似參考編號指代相似部件。
圖1A至圖1D係根據本發明之教示之一實例性影像感測器之剖面圖解說明,其中該等圖中之每一者表示在製作具有圖1D中之一標準金屬墊結構之實例性影像感測器期間在完成一系列關鍵程序步驟之後的實例性影像感測器。
圖2A至圖2F係根據本發明之教示之一實例性影像感測器之剖面圖解說明,其中該等圖中之每一者表示在製作具有圖2F中之一自對準金屬墊結構之實例性影像感測器期間在完成一系列關鍵程序步驟之後的實例性影像感測器。
圖3
係示意性地圖解說明根據本發明之教示之具有自對準金屬墊結構之一成像系統之一項實例之一方塊圖。
圖4圖解說明根據本發明之教示之用於製作具有一自對準金屬墊結構之一實例性影像感測器之一個實例性程序流程。
貫穿圖式之數個視圖,對應參考字符指示對應組件。熟習此項技術者將瞭解,各圖中之元件係為簡單及清晰起見而圖解說明,且未必按比例繪製。舉例而言,為幫助提高對本發明之各項實施例之理解,各圖中之元件中之某些元件之尺寸可對置於其他元件放大。並且,通常未繪示在一商業上可行之實施例中有用或必要之常見而眾所周知之元件以便促進對本發明之此等各項實施例之一較不受阻擋之觀看。
300‧‧‧成像系統
311‧‧‧讀出電路
312‧‧‧像素陣列
315‧‧‧功能邏輯
321‧‧‧控制電路
C1-Cx‧‧‧行
P1-Pn‧‧‧像素
R1-Ry‧‧‧列
Claims (19)
- 一種影像感測器,其包括: 一半導體材料,其具有一前側及與該前側對置之一背側; 一介電層,其安置於該半導體材料之該前側上; 一多晶矽層,其安置於該介電層上; 一層間介電材料,其覆蓋該多晶矽層及該介電層兩者; 一金屬間層,其安置於該層間介電材料上,其中一金屬互連件安置於該金屬間層中;及 一接觸墊溝渠,其自該半導體材料之該背側延伸至該半導體材料中,其中該接觸墊溝渠包括: 一接觸墊,其安置於該接觸墊溝渠中,其中該接觸墊及該金屬互連件與複數個接觸插塞耦合;及 至少一空氣間隙,其介於該接觸墊與該接觸墊溝渠之側壁之間。
- 如請求項1之影像感測器,其中該空氣間隙自該接觸墊溝渠之側壁延伸穿過該半導體材料及該介電層,且垂直鄰接該多晶矽層。
- 如請求項1之影像感測器,其中該複數個接觸插塞中之每一者延伸穿過該半導體材料、該介電層、該多晶矽層及該層間介電材料,且垂直鄰接該金屬互連件。
- 如請求項1之影像感測器,其中一緩衝層安置於該半導體材料之該背側上,其中該緩衝層包括包含氧化矽及氮化矽之介電材料中之至少一者。
- 如請求項1之影像感測器,其中該層間介電材料、該介電層及該金屬間層係由包括氧化矽及氮化矽之介電材料中之至少一者製成。
- 如請求項5之影像感測器,其中該層間介電材料、該介電層及該金屬間層係由相同介電材料製成。
- 如請求項1之影像感測器,其中該接觸墊及該複數個接觸插塞係由包括Al之導電材料中之至少一者製成。
- 如請求項7之影像感測器,其中該接觸墊及該複數個接觸插塞係由相同導電材料製成。
- 如請求項1之影像感測器,其中該金屬互連件係由包括Cu及TiN之金屬中之至少一者製成。
- 一種影像感測器製作方法,其包括: 提供一半導體材料,該半導體材料具有一前側及與該前側對置之一背側; 形成自該半導體材料之該前側延伸至該半導體材料中之複數個第一淺溝渠隔離(STI)結構及複數個第二STI結構,其中該複數個第一STI結構中之每一者由相鄰之第一STI結構及第二STI結構完全環繞且該複數個第二STI結構中之每一者由相鄰之第一STI結構及第二STI結構部分環繞; 將一介電層及一多晶矽層安置於該半導體材料之該前側上,其中該多晶矽層安置於該介電層上,其中在該多晶矽層中形成複數個敞開狹槽,該複數個敞開狹槽自該多晶矽層之一第一側延伸至該多晶矽層與該介電層之界面,其中該複數個敞開狹槽中之每一者與該複數個第一STI結構中之每一者對準且具有與該所對準第一STI結構相同之二維橫向尺寸; 將一層間介電材料安置於該半導體材料之該前側處,其中該介電層及該多晶矽層由該層間介電材料覆蓋,其中該複數個敞開狹槽填充有該層間介電材料; 在一金屬間介電層中形成一金屬互連件,其中金屬間介電材料安置於該層間介電材料上; 藉由部分地移除介於該半導體之該背側與該複數個第一STI結構及第二STI結構之一第一側之間的該半導體材料而形成一接觸墊溝渠,其中該接觸墊溝渠之邊緣位於該複數個第二STI結構上; 藉由選擇性地移除介於該複數個第一STI結構中之每一者之該第一側與該金屬互連件之間的介電材料而形成複數個接觸插塞;其中該複數個接觸插塞中之每一者自該複數個第一STI結構中之每一者之該第一側穿過該複數個第一STI結構中之每一者延伸至該層間介電材料中且垂直鄰接該金屬互連件;及 藉由將一導電材料安置於該接觸墊溝渠中而形成一接觸墊,其中該接觸墊與該接觸墊溝渠之側壁隔離,且藉由該複數個接觸插塞而與該金屬互連件耦合,其中該複數個接觸插塞填充有該導電材料。
- 如請求項10之影像感測器製作方法,其中介於相鄰之兩個STI結構之間的該多晶矽層及該半導體材料用作硬遮罩以藉由選擇性地移除介於該複數個第一STI結構之該第一側與該金屬互連件之間的該等介電材料而形成該複數個接觸插塞。
- 如請求項10之影像感測器製作方法,其進一步包括安置於該半導體材料之該背側上之一緩衝層,其中該緩衝層包括包含氧化矽及氮化矽之介電材料中之至少一者。
- 如請求項10之影像感測器製作方法,其中該層間介電材料、該介電層及該金屬間層係由包括氧化矽及氮化矽之介電材料中之至少一者製成。
- 如請求項13之影像感測器製作方法,其中該層間介電材料、該介電層及該金屬間層係由相同介電材料製成。
- 如請求項10之影像感測器製作方法,其中該接觸墊及該複數個接觸插塞係由包括Al之導電材料中之至少一者製成。
- 如請求項15之影像感測器製作方法,其中該接觸墊及該複數個接觸插塞係由相同導電材料製成。
- 如請求項10之影像感測器製作方法,其中該金屬互連件係由包括Cu及TiN之金屬中之至少一者製成。
- 如請求項10之影像感測器製作方法,其中該接觸墊藉由至少一個空氣間隙而與該接觸墊溝渠之該等側壁隔離。
- 如請求項18之影像感測器製作方法,其中該空氣間隙自該接觸墊溝渠之該側壁延伸穿過該半導體材料及該介電層,且垂直鄰接該多晶矽層。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/707,940 | 2017-09-18 | ||
| US15/707,940 US10249675B1 (en) | 2017-09-18 | 2017-09-18 | Backside illuminated image sensor with self-aligned metal pad structures |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201916659A TW201916659A (zh) | 2019-04-16 |
| TWI690205B true TWI690205B (zh) | 2020-04-01 |
Family
ID=65719431
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107116959A TWI690205B (zh) | 2017-09-18 | 2018-05-18 | 具有自對準金屬墊結構之背側照明影像感測器 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10249675B1 (zh) |
| CN (1) | CN109524424B (zh) |
| TW (1) | TWI690205B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10991667B2 (en) * | 2019-08-06 | 2021-04-27 | Taiwan Semiconductor Manufacturing Co., Ltd. | Isolation structure for bond pad structure |
| US12218166B2 (en) * | 2021-04-19 | 2025-02-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | CSI with controllable isolation structure and methods of manufacturing and using the same |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100244173A1 (en) * | 2009-03-30 | 2010-09-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Image sensor and method of fabricating same |
| US20140124889A1 (en) * | 2012-11-05 | 2014-05-08 | Omnivision Technologies, Inc. | Die seal ring for integrated circuit system with stacked device wafers |
| US20170186802A1 (en) * | 2015-12-29 | 2017-06-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Via support structure under pad areas for bsi bondability improvement |
| US20170229494A1 (en) * | 2016-02-05 | 2017-08-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Voltage biased metal shielding and deep trench isolation for backside illuminated (bsi) image sensors |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103151364A (zh) * | 2013-03-15 | 2013-06-12 | 格科微电子(上海)有限公司 | Cmos图像传感器及其形成方法 |
| CN104952849B (zh) * | 2014-03-31 | 2019-01-08 | 中芯国际集成电路制造(上海)有限公司 | 用于硅通孔制作的对准结构及硅通孔的制作方法 |
-
2017
- 2017-09-18 US US15/707,940 patent/US10249675B1/en active Active
-
2018
- 2018-05-18 TW TW107116959A patent/TWI690205B/zh active
- 2018-05-29 CN CN201810528270.8A patent/CN109524424B/zh active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100244173A1 (en) * | 2009-03-30 | 2010-09-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Image sensor and method of fabricating same |
| US20140124889A1 (en) * | 2012-11-05 | 2014-05-08 | Omnivision Technologies, Inc. | Die seal ring for integrated circuit system with stacked device wafers |
| US20170186802A1 (en) * | 2015-12-29 | 2017-06-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Via support structure under pad areas for bsi bondability improvement |
| US20170229494A1 (en) * | 2016-02-05 | 2017-08-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Voltage biased metal shielding and deep trench isolation for backside illuminated (bsi) image sensors |
Also Published As
| Publication number | Publication date |
|---|---|
| US20190088705A1 (en) | 2019-03-21 |
| US10249675B1 (en) | 2019-04-02 |
| CN109524424B (zh) | 2019-09-17 |
| CN109524424A (zh) | 2019-03-26 |
| TW201916659A (zh) | 2019-04-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI649866B (zh) | 具有混合深溝槽隔離之圖像感測器 | |
| US9553119B2 (en) | Methods of forming an image sensor | |
| CN107017272B (zh) | 图像传感器、成像系统及电连接系统 | |
| CN109411490B (zh) | 用于减少暗电流的凸起电极 | |
| TW202013699A (zh) | 與垂直電晶體結合之垂直溢位汲極 | |
| CN103985725B (zh) | 半导体结构及其制备方法 | |
| TWI690205B (zh) | 具有自對準金屬墊結構之背側照明影像感測器 | |
| TWI672805B (zh) | 具有改良接觸區之背側照明影像感測器 | |
| JP4490407B2 (ja) | Cmosイメージセンサとその製造方法 | |
| JP6727897B2 (ja) | 固体撮像装置、固体撮像装置の製造方法、および撮像システム | |
| US10586825B2 (en) | Self-alignment of a pad and ground in an image sensor | |
| TWI673858B (zh) | 在影像感測器中作為接觸蝕刻停止層之硬遮罩 | |
| TWI690071B (zh) | 源極隨耦器觸點 | |
| CN107507773B (zh) | 优化cmos图像传感器晶体管结构的方法 | |
| TWI624042B (zh) | 具有多步蝕刻之光通道 | |
| CN105895644B (zh) | Cmos图像传感器结构及其制造方法 |