TWI685025B - 製造半導體裝置的方法及半導體裝置 - Google Patents
製造半導體裝置的方法及半導體裝置 Download PDFInfo
- Publication number
- TWI685025B TWI685025B TW107130389A TW107130389A TWI685025B TW I685025 B TWI685025 B TW I685025B TW 107130389 A TW107130389 A TW 107130389A TW 107130389 A TW107130389 A TW 107130389A TW I685025 B TWI685025 B TW I685025B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- fin structure
- etching process
- source
- metal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/017—Manufacturing their source or drain regions, e.g. silicided source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H10P14/3411—
-
- H10P14/69391—
-
- H10P14/69433—
-
- H10P50/283—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0167—Manufacturing their channels
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
FinFET裝置的鰭結構在基板上方形成。第一層在鰭結構上方形成。閘極層在鰭結構上方並在第一層上方形成。閘極層經圖案化為纏繞在鰭結構周圍的閘極堆疊。第二層在第一層上方並在閘極堆疊上方形成。進行第一蝕刻製程以移除在鰭結構上方形成的第二層的部分,第一層在第一蝕刻製程期間作為蝕刻停止層。進行第二蝕刻製程以移除第一層的部分來暴露出鰭結構的一部分。移除第一層的部分不實質上影響第二層。源極/汲極區域在鰭結構的暴露部分上磊晶生長。
Description
本揭示係有關於製造半導體裝置的方法及半導體裝置。
為了追求較高裝置密度、較高效能及較低成本,半導體工業已經進展到奈米技術製程節點。隨著此進展發生,來自製造及設計問題二者的挑戰已經導致三維設計的發展,諸如鰭狀場效電晶體(FinFET)裝置。典型的FinFET裝置利用從基板延伸的薄「鰭」(或鰭狀結構)來製造。鰭通常包含矽並形成電晶體裝置的主體。電晶體的通道在此豎直的鰭中形成。閘極在鰭上方提供(例如,纏繞在鰭周圍)。此類型的閘極允許對通道的更好控制。FinFET裝置的其他優點包括減少的短通道效應及更高的電流。
然而,習知FinFET裝置仍可具有某些缺點。一個缺點係界定習知FinFET製造的源極/汲極區域的方式尚未經優化。例如,在形成源極/汲極區域時FinFET裝置可能遭受磊晶選擇性損失。
因此,儘管現有的FinFET裝置及其製造已經通常適用於其意欲目的,但其等的每個態樣尚未完全令人滿意。
本揭示的一個態樣涉及一種製造半導體裝置的方法。FinFET裝置的鰭結構在基板上方形成。第一層在鰭結構上方形成。閘極層在鰭結構上方並在第一層上方形成。閘極層經圖案化為纏繞在鰭結構周圍的閘極堆疊。第二層在第一層上方並在閘極堆疊上方形成。進行第一蝕刻製程以移除在鰭結構上方形成的第二層的部分。在第一蝕刻製程中,在第一層與第二層之間存在第一蝕刻選擇性,使得第一層在第一蝕刻製程期間作為蝕刻停止層。進行第二蝕刻製程以移除第一層的部分來暴露出鰭結構的一部分。在第二蝕刻製程中,在第一層與第二層之間存在第二蝕刻選擇性,使得移除第一層的部分不實質上影響第二層。源極/汲極區域在鰭結構的暴露部分上磊晶生長。
本揭示的另一態樣涉及一種半導體裝置。半導體裝置包括突出到基板外的鰭結構。源極/汲極區域設置在鰭結構的上部的側壁上。含金屬材料設置在鰭結構的下部的側壁上。
本揭示的又一態樣涉及一種半導體裝置。半導體裝置包括突出到基板外的鰭結構。鰭結構的上部包括凹陷。源極/汲極區域設置在鰭結構上方。源極/汲極區域填充
凹陷。含金屬材料設置在源極/汲極區域的下部的側壁上。含金屬材料設置在源極/汲極區域的下部下方。
50‧‧‧FinFET裝置
60‧‧‧閘極
60A‧‧‧閘電極部件
60B‧‧‧閘極介電部件
70‧‧‧源極
80‧‧‧汲極
100‧‧‧FinFET裝置
110‧‧‧半導體層
120A‧‧‧N阱
120B‧‧‧P阱
150A‧‧‧鰭結構
150B‧‧‧鰭結構
160‧‧‧隔離結構
170‧‧‧凹陷
180‧‧‧未摻雜之半導體層
200‧‧‧層
205‧‧‧厚度
220‧‧‧閘電極層
230‧‧‧介電層
250‧‧‧硬遮罩層
300‧‧‧蝕刻製程
310‧‧‧SiGe通道
330‧‧‧光阻層
350‧‧‧蝕刻製程
370‧‧‧磊晶生長製程
380‧‧‧源極/汲極區域
390‧‧‧蝕刻製程
400‧‧‧層
450‧‧‧凹陷蝕刻製程
460‧‧‧凹陷
470‧‧‧磊晶生長製程
480‧‧‧源極/汲極區域
600‧‧‧閘極堆疊
610‧‧‧ILD
800‧‧‧方法
810‧‧‧步驟
820‧‧‧步驟
830‧‧‧步驟
840‧‧‧步驟
850‧‧‧步驟
860‧‧‧步驟
870‧‧‧步驟
880‧‧‧步驟
當結合隨附圖式閱讀時,自以下詳細描述將很好地理解本揭示。應注意,根據工業中的標準實務,各特徵並非按比例繪製,並且僅出於說明目的而使用。事實上,出於論述清晰之目的,可任意增加或減小各特徵之尺寸。
第1圖係示例FinFET裝置的透視圖。
第2A圖至第12A圖係根據本揭示的實施例的FinFET裝置在製造的各個階段處的Y切線橫截面側視圖。
第4B圖係根據本揭示的實施例的FinFET裝置在製造的某一階段處的俯視圖。
第5B圖至第8B圖以及第10B圖至第12B圖係根據本揭示的實施例的FinFET裝置在製造的各個階段處的X切線橫截面側視圖。
第5C圖、第7C圖、第8C圖、第11C圖及第12C圖係根據本揭示的實施例的FinFET裝置在製造的不同階段處的三維透視圖。
第7D圖、第8D圖及第11D圖至第12D圖係根據本揭示的實施例的FinFET裝置的一部分在製造的不同階段處的放大之Y切線橫截面側視圖。
第13圖係根據本揭示的實施例的FinFET裝置在製造的某一階段處的三維透視圖。
第14圖係圖示根據本揭示的實施例的製造FinFET裝置的方法的流程圖。
應當理解,以下揭示內容提供了眾多不同的實施例或實例,以用於實施本揭示的不同特徵。下文描述部件及佈置之特定實例以簡化本揭示。當然,此等僅為實例且並不意欲為限制性。例如,以下描述中在第二特徵上方或第二特徵上形成第一特徵可包括以直接接觸形成第一特徵及第二特徵的實施例,且亦可包括在第一特徵與第二特徵之間形成額外特徵以使得第一特徵及第二特徵可不處於直接接觸的實施例。另外,本揭示可在各實例中重複元件符號及/或字母。此重複係出於簡便性及清晰的緣故且本身並不指示所論述之各實施例及/或配置之間的關係。此外,各種特徵可出於簡便性及清晰的緣故而以不同比例任意繪製。
另外,為了便於描述,本文可使用空間相對性術語(諸如「之下」、「下方」、「下部」、「上方」、「上部」及類似者)來描述諸圖中所圖示之一個元件或特徵與另一元件(或多個元件)或特徵(或多個特徵)之關係。除了諸圖所描繪之定向外,空間相對性術語意欲包含使用或操作中裝置之不同定向。例如,若圖中的裝置翻轉,則描述為在其他元件或特徵的「下方」或「之下」的元件應在其他元件或特徵「上方」定向。因此,示例性術語「下方」可以包含上方及下方的定向兩者。設備可經其他方式定向(旋轉90
度或處於其他定向)且由此可類似解讀本文所使用之空間相對性描述詞。
本揭示係關於但不以其他方式限於鰭狀場效電晶體(FinFET)裝置。例如,FinFET裝置可係互補金屬氧化物半導體(CMOS)裝置,其包括P型金屬氧化物半導體(PMOS)FinFET裝置及N型金屬氧化物半導體(NMOS)FinFET裝置。以下揭示將利用一或多個FinFET實例繼續以說明本揭示的各個實施例。然而,應當理解,本申請案不應限於特定類型的裝置,除非特別地主張。
FinFET裝置的使用已經在半導體工業中得到普及。參看第1圖,圖示了示例FinFET裝置50的透視圖。FinFET裝置50係在基板(諸如整體基板)上方構建的非平面多閘極電晶體。含薄矽的「鰭狀」結構(後文稱為「鰭」)形成FinFET裝置50的主體。鰭沿著第1圖所示的X方向延伸。鰭具有沿著與X方向正交的Y方向量測的鰭寬度W鰭。FinFET裝置50的閘極60纏繞在此鰭周圍,例如,纏繞在鰭的頂表面及相對的側壁表面周圍。因此,閘極60的一部分在與X方向及Y方向二者正交的Z方向中位於鰭上方。
LG指示在X方向中量測的閘極60的長度(或寬度,取決於透視)。閘極60可包括閘電極部件60A及閘極介電部件60B。閘極介電質60B具有在Y方向中量測的厚度tox。閘極60的一部分位於諸如淺溝槽隔離(STI)的介電隔離結構上方。FinFET裝置50的源極70及汲極80在閘極60的相對側面上的鰭的延伸部中形成。由閘極60纏繞在周圍的
鰭的一部分作為FinFET裝置50的通道。FinFET裝置50的有效通道長度由鰭的尺寸確定。
FinFET裝置提供優於傳統金屬氧化物半導體場效電晶體(MOSFET)裝置(亦稱為平面電晶體裝置)的若干優點。此些優點可包括較佳的晶片面積效率、改良的載流子遷移率、及與平面裝置的製造處理相容的製造處理。FinFET裝置亦與高介電常數金屬閘極(HKMG)製程流相容。因此,FinFET裝置可以作為HKMG裝置實施,其中閘極各自具有高介電常數閘極介電質及金屬閘電極。針對上文論述的此等益處,可期望使用FinFET裝置來設計積體電路(IC)晶片以用於IC晶片的一部分或整個IC晶片。
然而,傳統FinFET製造方法仍可具有缺點。一個缺點係尚未優化界定習知FinFET製造的源極/汲極區域的方式。因此,在形成源極/汲極區域時FinFET裝置可遭受磊晶選擇性損失。如下文更詳細論述,為了改良與習知FinFET裝置相關的問題,本揭示在圖案化製程中採用含金屬層以幫助界定FinFET裝置的源極/汲極區域。更詳細而言,第2A圖至第12A圖係FinFET裝置100在製造的各個階段處的Y切線橫截面側視圖,第5B圖至第8B圖以及第10B圖至第12B圖係FinFET裝置100在製造的各個階段處的X切線橫截面側視圖,第4B圖係FinFET裝置100在製造的階段處的俯視圖,第5C圖、第7C圖、第8C圖、第11C圖、第12C圖及第13圖係FinFET裝置100在製造的不同階段處的三維透視圖,且第7D圖、第8D圖及第11D圖至第12D圖係
FinFET裝置的一部分在製造的不同階段處的放大之Y切線橫截面側視圖。
現參看第2A圖,FinFET裝置100包括在基板上方形成的半導體層110。在一個實施例中,半導體層110包括晶體矽材料,諸如矽或鍺矽。可進行佈植製程以將複數個摻雜劑離子佈植到半導體層110。取決於需要n型FET(NFET或NMOS)還是p型FET(PFET或PMOS),摻雜劑離子在一些實施例中可包括n型材料,例如砷(As)或磷(P),或摻雜劑離子在一些其他實施例中可包括p型材料,例如硼(B)。例如,N阱120A可針對PFET形成,且P阱120B可針對NFET形成。
複數個鰭結構藉由經由一或多個微影製程圖案化半導體層110來形成。例如,鰭結構150A針對PFET形成,且鰭結構150B針對NFET形成。用於形成鰭結構150A/150B的微影製程可包括:形成圖案化之光阻劑,使用圖案化之光阻劑來圖案化其下方的硬遮罩層,以及使用圖案化之硬遮罩層來界定鰭結構150A/150B。應當理解,鰭結構150A/150B的部分可作為FinFET裝置100的源極、汲極或通道區域。通道區域可包含矽或鍺矽。
形成隔離結構160以電氣隔離鰭結構150A/150B。隔離結構160亦可被稱為淺溝槽隔離(STI)結構。在一些實施例中,隔離結構160含有介電材料,諸如氧化矽或氮化矽。隔離結構160可藉由以下操作形成:沉積介電材料以填充由鰭結構150A/150B界定的開口,以及隨後
進行拋光製程(諸如化學機械拋光)以平坦化所沉積的介電材料的表面。一或多個蝕刻製程可隨後對介電材料進行以藉由從隔離結構160移除材料的部分(但並非全部)來形成凹陷170。蝕刻製程界定鰭結構150A/150B的「高度」(在第1圖的Z方向中)。
如第2A圖所示,鰭結構150A/150B向上突出(例如,沿著第1圖的Z軸向上)並突出到隔離結構160外。換言之,每個鰭結構150A/150B的至少一部分暴露出並且不由隔離結構160覆蓋。亦應當理解,可選的未摻雜之半導體層(例如,未摻雜之矽)180在一些實施例中可設置在鰭結構150A與N阱之間。在其他實施例中,可省略層180。
現參看第3A圖,層200在鰭結構150A/150B的側表面及頂表面上方形成以用於PFET及NFET二者。層200亦在隔離結構160的上表面上方形成並部分填充凹陷170。層200在稍後的蝕刻製程中作為蝕刻停止層,此將在後文更詳細論述。習知FinFET製造製程不形成此層200。
在一些實施例中,層200包括介電層,例如,含金屬介電層。在層200中存在金屬幫助促進在稍後進行的濕式蝕刻製程中移除層200,其中SCI溶液(H2O:H2O2:NH4OH)及/或SC2溶液(HCl:H2O2:H2O)可作為蝕刻劑。在一些實施例中,磷酸(H3PO4)亦可在濕式蝕刻製程中作為蝕刻劑。在隨後的蝕刻製程中輕易移除層200使層200成為用於圖案化層的良好候選。在一些實施例中,層200包括氧化鋁(Al2O3)。可使用任何適宜沉積技術
(例如,CVD、HDP-CVD、ALD等等)將層200形成為任何適宜厚度。在圖示的實施例中,層200使用保形CVD及/或ALD沉積製程來形成,並且形成具有厚度205的層200。在一些實施例中,厚度205係在約2奈米(nm)至約20nm之範圍中。應當理解,層200的材料組成及厚度範圍經特定配置為使得層200可以適當地作為蝕刻停止層並且亦促進在下文的濕式蝕刻製程中輕易移除。
現參看第4A圖,閘電極層220在鰭結構150A/150B上方並在層200上方形成。在一些實施例中,閘電極層220係將在稍後的製程中移除的虛擬閘電極層。例如,閘電極層220可包括多晶矽,其在稍後的製造步驟中的閘極替代製程中移除並利用金屬閘電極替代。閘電極層220可由一或多個沉積製程形成,諸如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其組合。
在沉積閘電極層220之後,一或多個蝕刻製程可對閘電極層220進行以界定閘極長度Lg(如第1圖所示在X方向中量測的)。換言之,閘電極層220藉由一或多個蝕刻製程圖案化為分離的閘電極堆疊220。此在第4B圖中更詳細地圖示,第4B圖係FinFET裝置100的俯視圖。如第4B圖的俯視圖中所示,複數個鰭結構(例如,鰭結構150A/150B)在X方向(如第1圖所示的相同X方向)中延伸,且複數個圖案化之閘電極堆疊220在Y方向(如第1圖所示的相同Y方向)中延伸。在俯視圖中的FinFET裝置100的Y切線(在Y方向中)產生第4A圖所示的橫截面圖。在俯視圖中的
FinFET裝置100的X切線(在X方向中)將產生不同的橫截面圖,此將在下文參考第5B圖至第8B圖以及第10B圖至第12B圖更詳細地論述。
現參看第5A圖、第5B圖及第5C圖,介電層230在層200上方形成並且亦在圖案化之閘電極堆疊220上方形成。第5A圖係使用Y切線獲得的橫截面圖,且第5B圖係使用X切線獲得的橫截面圖。X切線及Y切線亦在第5C圖中圖示,第5C圖係FinFET裝置100的三維透視圖。
如在第5C圖中(並且亦在根據Y切線獲得的第5A圖中)所示,層200在鰭結構150A及150B的每一者的側表面及頂表面上形成。介電層230隨後在層200的側表面及頂表面上形成。注意到,在第5A圖中,由於Y切線在閘電極堆疊220外部截取,閘電極堆疊220不應在第5A圖的橫截面中直接可見。然而,為了促進對本揭示的理解,閘電極堆疊220之一者仍利用第5A圖中的虛線圖示,以圖示閘電極堆疊220位於鰭結構150A/150B以及層200及230的「後方」。
如在第5C圖中(並且亦在根據X切線獲得的第5B圖中)所示,由於在沉積層200之後形成並界定閘電極堆疊220,在閘電極堆疊220的側壁上不形成層200的部分。但在形成閘電極堆疊220之後形成介電層230,且因此在閘電極堆疊220的側壁上形成介電層230。注意到,如第5A圖及第5C圖所示,在每個閘電極堆疊220上方可設置的一或多個硬遮罩層250。一或多個硬遮罩層250用於圖案化閘電極堆疊220並界定閘電極堆疊220的尺寸。在一些實施例中,
一或多個硬遮罩層250包括氧化物材料,例如,氧化矽。如第5B圖及第5C圖所示,介電層230在硬遮罩層250的側表面及頂表面上方形成。
應當理解,介電層230及層200的材料組成經配置為使得在隨後的蝕刻製程中在介電層230與層200之間存在蝕刻選擇性。換言之,介電層230及層200在隨後的蝕刻製程中具有實質上不同的蝕刻速率(例如,10倍或更多倍)。在一些實施例中,介電層230包括氮化物材料,例如氮化矽,而層200包括含金屬的氧化物材料,諸如氧化鋁(Al2O3)。介電層230用於界定FinFET裝置100的有源區域及源極/汲極區域。介電層230亦作為虛擬間隔件。
亦注意到,截取以獲得第5B圖的X切線在鰭結構150A/150B外部截取,且因此鰭結構150A/150B在第5B圖的橫截面圖中不可見,而是替代地將隔離結構160圖示為位於閘電極堆疊220下方。應當理解,若將X切線移動至一點,此處X切線與鰭結構150A或150B之一者交叉(如同下文論述的圖中的一些圖的情形),則鰭結構150A或150B應圖示為位於閘電極堆疊220下方,由於每個閘電極堆疊220纏繞在鰭結構150A及150B的頂表面及側表面周圍。
現參看第6A圖及第6B圖,對FinFET裝置100進行蝕刻製程300以移除在鰭結構150A及150B上方形成的介電層230的部分,而不移除在閘電極堆疊220的側壁上形成的介電層230的部分。注意到,如第6B圖所示,蝕刻製程300亦移除在硬遮罩250上方的介電層230的部分。在一
些實施例中,蝕刻製程300包括乾式蝕刻製程,其促進介電層230的選擇性移除(亦即,對於鰭結構150A/150B而言移除介電層230,而對於閘電極堆疊220而言保持介電層230)。再者,由於對應於第6B圖的X切線在鰭結構150A/150B外部截取,在鰭結構150A及150B上方的介電層230的移除可能不在第6B圖中直接呈現。
如上文論述,介電層230及層200的材料組成經配置為使得在蝕刻製程300中在介電層230與層200之間存在蝕刻選擇性。因此,層200在蝕刻製程300期間作為蝕刻停止層。亦即,蝕刻製程300移除位於鰭結構150A/150B的頂表面及側表面上方的介電層230的部分,但層200防止蝕刻製程300蝕刻鰭結構150A/150B本身。
現參看第7A圖、第7B圖及第7C圖,針對PFET界定源極/汲極區域。類似於上文論述的第5C圖,第7C圖係FinFET裝置100的三維透視圖,第7A圖係使用Y切線獲得的橫截面圖,且第7B圖係使用X切線獲得的橫截面圖。如同針對第5A圖的情形,對應於第7A圖的Y切線在鰭結構處截取。然而,現移動對應於第7B圖的X切線(相較於第5B圖),使得X切線現與PFET的鰭結構150A交叉。因此,由第7C圖中的X切線產生的第7B圖現圖示了鍺矽(SiGe)通道310的一部分,其係鰭結構150A的一部分。亦如第7B圖所示,N阱120A位於SiGe通道310下方。
為了針對PFET界定源極/汲極區域,FinFET裝置100的NFET部分由圖案化之光阻層330覆蓋。露出
FinFET裝置100的PFET部分。隨後對FinFET裝置100的PFET部分進行蝕刻製程350。在一些實施例中,蝕刻製程350包括濕式蝕刻製程。歸因於在層200與介電層230之間的蝕刻選擇性,蝕刻製程350移除層200,但使介電層230保持完整。注意到,如第7C圖所示,先前的蝕刻製程300已經移除在鰭結構150A/150B上方形成的介電層230的部分,但介電層230的部分仍餘留在閘電極堆疊220的側壁上。由此,蝕刻製程350使設置在閘電極堆疊220的側壁上的介電層230的部分保持完整,而移除層200。
在一些實施例中,蝕刻製程350使用SC1溶液(H2O:H2O2:NH4OH)及/或SC2溶液(HCl:H2O2:H2O)作為蝕刻劑。在一些其他實施例中,磷酸(H3PO4)亦可在蝕刻製程350中作為蝕刻劑。用於層200的材料組成經配置為使得層可由蝕刻製程350輕易地移除。例如,在層200含有氧化鋁的實施例中,氧化鋁可由SC1溶液及/或SC2溶液或藉由磷酸輕易地移除。層200的輕易可移除性使得其成為用於進行圖案化製程的適宜層。
如第7A圖所示,針對PFET的層200的移除暴露出鰭結構150A的頂表面及側表面。應當理解,在實際製造中,層200的移除可以不係100%。換言之,甚至在進行蝕刻製程350之後可仍餘留層200的剩餘部分。例如,儘管在進行蝕刻製程350以移除層200之後可暴露出鰭結構150A的頂表面及側壁的上部,鰭結構150A的下部仍可具有設置在其上的層200的殘留物,例如,如第7D圖所示,第7D
圖係第7A圖的PFET的更加放大的橫截面圖。如第7D圖所示,儘管暴露出鰭結構150A的上部,甚至在進行蝕刻製程350之後,層200的殘留物仍可設置在鰭結構150A的下部的側壁上。
類似地,在先前的蝕刻製程300中移除介電層230亦可能不完全移除介電層230。例如,如第7D圖所示,在進行蝕刻製程350之後,介電層230的剩餘部分亦可保持設置在層200的殘留物上。在任何情形下,鰭結構150A的暴露部分(亦即,上部)能夠磊晶生長PFET的源極/汲極區域,此將在下文論述。
同時,由於層200(歸因於由圖案化之光阻層330保護而未移除層200)仍設置在鰭結構150B上,未暴露針對NFET的鰭結構150B。以此方式,針對PFET(但不針對NFET)移除介電層200暴露出針對PFET的鰭結構,由此允許界定PFET的S/D區域。
現參看第8A圖、第8B圖、第8C圖及第8D圖,移除圖案化之光阻層330,且進行磊晶生長製程370以磊晶生長PFET的源極/汲極區域380。類似於第7A圖至第7D圖,第8C圖係FinFET裝置100的三維透視圖,第8A圖係使用Y切線獲得的橫截面圖,且第8B圖係使用X切線獲得的橫截面圖,且第8D圖係第8A圖的PFET的更加放大的橫截面圖。
如第8A圖至第8D圖所示,在製程370期間源極/汲極區域380在鰭結構150A的暴露部分(例如,上部)上
生長。源極/汲極區域380在Z方向中向上突出並在Y方向中橫向突出。在鰭結構150A包含SiGe的實施例中,針對PFET的源極/汲極區域380亦包含SiGe。如第8D圖所示,層200及230的殘留物仍可保持在鰭結構150A的下部的側壁上形成,且源極/汲極區域380的部分在層200及230的殘留物上方形成。
由於FinFET裝置100的NFET部分仍由層200覆蓋,針對NFET尚未形成源極/汲極區域。換言之,由於鰭結構150B仍由層200及230覆蓋,磊晶生長製程370不針對NFET在鰭結構150B上生長任何事物。在某些習知方案中,針對PFET及NFET的源極/汲極區域同時生長,並且因此含SiGe的源極/汲極可針對NFET而生長,及/或含Si的源極/汲極可針對PFET而生長。此係不期望的且可被稱為磊晶選擇性損失。相比之下,本文的層200允許針對PFET的源極/汲極區域獨立於針對NFET的源極/汲極區域而形成。因此,針對PFET形成的源極/汲極區域380包含SiGe,但將實質上不具有Si,且針對NFET形成的源極/汲極區域(在下文論述的隨後製程中)將包含Si,但將實質上不具有SiGe。因此,本揭示的製程提供了磊晶選擇性損失抗擾性。
現參看第9A圖,針對NFET移除層200。在一些實施例中,層200的移除可使用與蝕刻製程350類似的蝕刻製程390來進行。如上文論述,由於在層200與介電層230之間存在蝕刻選擇性,藉由蝕刻移除層200不實質上移除介電層230。在移除層200之後,暴露出鰭結構150B。本文移
除層200的一個原因是為了製程控制穩定性。其幫助穩定製程控制以移除層200,並且隨後再沉積層(如將參考後文論述的第10A圖至第10B圖完成),以用於下一輸圖案化。
現參看第10A圖及第10B圖,層400針對NFET在鰭結構150B的側表面及頂表面上方形成,並針對PFET在源極/汲極區域380的側表面及頂表面上方形成。層400亦在隔離結構160的上表面上方形成。在一些實施例中,層400的形成涉及保形沉積製程。在一些實施例中,層400及層200具有相同的材料組成。例如,層400亦可包括介電層,例如含金屬的介電層。在一些實施例中,層400包括氧化鋁(Al2O3)。應當理解,層400將實質上提供與上文論述的層200相同的功能。換言之,據說層400的形成等同於再沉積層200。
注意到,第10B圖藉由在FinFET裝置100的兩個不同部分處截取X切線來獲得。第10B圖所示的PFET藉由跨鰭結構150A之一者截取X切線來獲得,且第10B圖所示的NFET藉由跨鰭結構150B之一者截取X切線來獲得。第10B圖所示的NFET圖示針對NFET的矽通道410,其中矽通道係針對NFET的鰭結構150B的一部分。P阱120B位於矽通道410下方。
現參看第11A圖、第11B圖、第11C圖及第11D圖,針對NFET界定源極/汲極區域。第11C圖係FinFET裝置100的三維透視圖,第11A圖係使用Y切線獲得的橫截面圖,第11B圖係在FinFFT裝置的兩個不同部分處使用X切
線(PFET處的一個X切線及NFET處的另一個X切線)獲得的橫截面圖。第11D圖係第11A圖的NFET的更加放大的橫截面圖。
針對NFET的源極/汲極的界定與上文參考第7A圖至第7D圖所論述的針對PFET的源極/汲極的界定類似(除了切換NFET及PFET之外)。例如,作為NFET源極/汲極界定的一部分,FinFET裝置100的PFET部分可由圖案化之光阻層覆蓋(出於簡便性原因,在本文中未具體地圖示)。隨後暴露出FinFET裝置100的NFET部分。對FinFET裝置100的NFET部分進行與上文論述的蝕刻製程300類似的蝕刻製程,以移除在鰭結構150B上方形成的介電層230的部分。層400在此蝕刻製程期間作為蝕刻停止層。其後,歸因於在層400與介電層230之間的蝕刻選擇性,進行與上文論述的蝕刻製程350類似的蝕刻製程以移除針對NFET的層400的部分,但使介電層230保持完整。層400的移除暴露出針對NFET的鰭結構150B的部分。同時,由於層400(歸因於由圖案化之光阻層保護而未移除層400)仍設置在針對PFET的源極/汲極區域380上,未暴露出針對PFET的源極/汲極區域380。
凹陷蝕刻製程450隨後對FinFET裝置100進行,以蝕刻NFET中的凹陷460。如第11B圖至第11C圖所示,凹陷460在鰭結構150B中形成,例如藉由蝕刻掉鰭結構150B的部分。因此,鄰近NFET的矽通道410形成凹陷460。第11C圖及第11D圖亦圖示了在蝕刻層400之後仍餘
留的層400的部分。層400的此些剩餘部分在Z方向中有效地進一步向上延伸凹陷460。
由於凹陷460對應於鰭結構150B的缺失,歸因於在凹陷460處截取的Y切線,凹陷460在第11A圖中不立即或明顯地可見。然而,為了促進對本揭示的理解,在第11A圖中圖示在鰭結構150B的剩餘部分上方的虛線以表示凹陷460(亦即,已經針對NFET移除的鰭結構150B的部分)。
現參看第12A圖、第12B圖、第12C圖、及第12D圖,進行磊晶生長製程470以磊晶生長NFET的源極/汲極區域480。其後移除層400。特定而言,第12C圖係FinFET裝置100的三維透視圖,第12A圖係使用Y切線獲得的橫截面圖,且第12B圖係使用針對PFET的一個X切線及針對NFET的另一個X切線獲得的橫截面圖,且第12D圖係第12A圖的NFET的更加放大的橫截面圖。
如第12A圖、第12C圖及第12D圖所示,在磊晶生長製程470期間針對NFET的源極/汲極區域480在鰭結構150B的暴露部分上生長。源極/汲極區域480填充凹陷460並在Z方向中向上突出到凹陷460外且在Y方向中橫向突出。在鰭結構150B包含Si的實施例中,源極/汲極區域480亦包含Si。如上文所論述,PFET源極/汲極區域380已經在形成NFET源極/汲極區域480之前形成。PFET及NFET源極/汲極區域的分離形成(其可能由本揭示之獨特製程流進行)允許FinFET裝置100的源極/汲極區域的較高品質磊晶生長。亦如第12D圖所示,由於層400及220的移
除可能不係100%,層400及330之殘留物可以保持在源極/汲極區域480下方形成。層400及230亦可設置在源極/汲極區域480的下部的側壁上。
注意到,在第12C圖所示的製造的階段中,介電層230(但不係層400)仍設置在閘電極堆疊220的側壁上。此等介電層230將在隨後製程中移除,且低介電常數介電材料將沉積為用於閘電極堆疊220的側壁間隔件。此外,由於層200、400、230的移除可能不係100%,在磊晶生長的源極/汲極區域380及480下面可存在層200、400及/或介電層230的剩餘部分,例如,如第12C圖所示。注意到,在一些實施例中(諸如在第12A圖至第12D圖所示的實施例中),NFET及PFET之一者(例如,NFET)包含凹陷之鰭,而NFET及PFET之另一者(例如,PFET)包含未凹陷之鰭,其上方可形成源極/汲極。
進行複數個其他製程以完成FinFET裝置100的製造。例如,可進行閘極替代製程以利用金屬閘電極堆疊替代閘電極堆疊220,其係虛擬閘電極堆疊。例如,作為閘極替代製程的一部分,層間介電(ILD)在隔離結構160上方形成。ILD可含有氧化矽。進行諸如化學機械拋光(CMP)的拋光製程以平坦化ILD的上表面。隨後移除虛擬閘電極堆疊220,且可在每個移除之虛擬閘電極堆疊的位置處形成金屬閘電極堆疊。在一些實施例中,金屬閘電極堆疊可包括工作函數金屬部件及填充金屬部件。工作函數金屬部件經配置為調諧其對應的FinFET的工作函數以達到期望的閾值電壓
Vt。在各個實施例中,工作函數金屬部件可含有:TiAl、TiAlN、TaCN、TiN、WN或W、或其組合。填充金屬部件經配置為作為閘電極的主導電部分。在各個實施例中,填充金屬部件可含有鋁(Al)、鎢(W)、銅(Cu)、或其組合。亦應當理解,高介電常數閘極介電質可在每個金屬閘電極堆疊下面形成。高介電常數介電材料係具有大於SiO2之介電常數的介電常數(其近似為4)的材料。在實施例中,高介電常數閘極介電質包括氧化鉿(HfO2),其具有在從近似18至近似40的範圍中的介電常數。在替代實施例中,高介電常數閘極介電質可包括ZrO2、Y2O3、La2O5、Gd2O5、TiO2、Ta2O5、HfErO、HfLaO、HfYO、HfGdO、HfAlO、HfZrO、HfTiO、HfTaO或SrTiO。
現參看第13圖,FinFET裝置100的三維圖解在已經進行上文論述的閘極替代製程之後圖示。如第13圖所示,形成閘極堆疊600以替代虛擬閘電極堆疊220。閘極堆疊600可包括如上文論述的高介電常數閘極介電質及金屬閘電極。ILD 610在閘極堆疊600的側壁上形成。閘極堆疊600及ILD在隔離結構160上方形成。第13圖所示的FinFET裝置100的部分係NFET,且因此形成鰭結構150B及磊晶生長的源極/汲極區域480。
如上文論述,歸因於製程窗限制,層400及230的一些剩餘部分仍可保持在源極/汲極區域480的下部的側壁上(且在源極/汲極區域480的上部下方)形成。類似地,層200及230的一些剩餘部分可保持在針對PFET的鰭結構
150A的下部的側壁上形成(諸如第8D圖及第12D圖中圖示),但出於簡便性原因,PFET未在第13圖中圖示。
應當理解,由於此等層的剩餘部分大部分歸因於製程瑕疵,在製造的此階段處(亦即,在閘極替代之後)層230及200/400的存在並非是有意的,此等層亦不在此點處提供重要功能。儘管如此,在製造的此階段處存在此等層230及200/400係已經進行上文論述的獨特製造流程的證據。換言之,若發現來自給定製造商的最終的FinFET裝置在上文參考第8D圖、第12C圖至第12D圖及第13圖所論述的位置中含有層230及200/400的殘留物,可能使用本揭示的獨特製造流程製造最終的FinFET裝置。
第14圖係根據本揭示的各個態樣的用於製造FinFET裝置的方法800的流程圖。方法800包括在基板上方形成FinFET裝置之鰭結構的步驟810。
方法800包括在鰭結構上方形成第一層的步驟820。在一些實施例中,形成第一層包含形成含金屬層作為第一層。在一些實施例中,形成含金屬層包含形成具有在約1nm與約10nm之間的厚度的氧化鋁(Al2O3)層,並藉由保形CVD及/或ALD製程沉積為第一層。
方法800包括在鰭結構上方並在第一層上方形成閘極層的步驟830。
方法800包括將閘極層圖案化為纏繞在鰭結構周圍的閘極堆疊的步驟840。
方法800包括在第一層上方並在閘極堆疊上方形成第二層的步驟850。在一些實施例中,形成第二層包含形成含有氮化矽的層作為第二層。
方法800包括進行第一蝕刻製程以移除在鰭結構上方形成的第二層的部分的步驟860。在第一蝕刻製程中,在第一層與第二層之間存在第一蝕刻選擇性,使得第一層在第一蝕刻製程期間作為蝕刻停止層。在一些實施例中,第一蝕刻製程包含乾式蝕刻製程。
方法800包括進行第二蝕刻製程以移除第一層的部分來暴露出鰭結構的一部分的步驟870。在第二蝕刻製程中,在第一層與第二層之間存在第二蝕刻選擇性,使得移除第一層的部分不實質上影響第二層。在一些實施例中,第二蝕刻製程包含濕式蝕刻製程。
方法800包括在鰭結構之暴露部分上磊晶生長源極/汲極區域的步驟880。
在一些實施例中,第二蝕刻製程不完全移除第一層,但仍將第一層的殘留物餘留在鰭結構的側壁上。在一些實施例中,第一蝕刻製程不完全移除第二層,但仍將第二層的殘留物餘留在第一層的側壁上。
應當理解,在上文論述的步驟810至880之前、期間或之後可進行額外製程步驟,以完成半導體裝置的製造。例如,閘極堆疊可包含虛擬閘電極,且方法800可進一步包括以下步驟:利用金屬閘電極替代虛擬閘電極。此外,在一些實施例中針對FinFET裝置的PFET進行步驟860至
880,在此情形下方法800可進一步針對FinFET裝置的NFET重複步驟860至880。作為另一實例,方法800可包括以下步驟:在NFET的源極/汲極區域已經磊晶生長之後但在重複之前移除第一層並再沉積第一層。出於簡便性原因,本文並未論述其他製程步驟。
基於以上論述,可以看到本揭示提供優於習知FinFET及其製造的優點。然而,應當理解,其他實施例可提供額外優點,且本文不必揭示所有優點,且所有實施例並不需要特定優點。一個優點係含金屬層(例如,氧化鋁層)的形成允許其作為蝕刻停止層以用於其上方形成的介電層(例如,氮化矽層),此係歸因於在此等兩層之間的良好蝕刻選擇性。另一優點係含金屬層可在濕式蝕刻製程中輕易地移除,此使得金屬層適用於圖案化。又一優點係所論述的獨特製造流程可以在形成PFET及NFET的源極/汲極區域期間減少磊晶選擇性損失。本揭示的又一優點係本文論述的獨特製造步驟容易實施並與現有製造製程流程相容。由此,實施本揭示不導致成本增加。
本揭示的一個態樣涉及一種製造半導體裝置的方法。FinFFT裝置的鰭結構在基板上方形成。第一層在鰭結構上方形成。閘極層在鰭結構上方並在第一層上方形成。閘極層經圖案化為纏繞在鰭結構周圍的閘極堆疊。第二層在第一層上方並在閘極堆疊上方形成。進行第一蝕刻製程以移除在鰭結構上方形成的第二層的部分。在第一蝕刻製程中,在第一層與第二層之間存在第一蝕刻選擇性,使得第一層在
第一蝕刻製程期間作為蝕刻停止層。進行第二蝕刻製程以移除第一層的部分來暴露出鰭結構的一部分。在第二蝕刻製程中,在第一層與第二層之間存在第二蝕刻選擇性,使得移除第一層的部分不實質上影響第二層。源極/汲極區域在鰭結構的暴露部分上磊晶生長。
在一些實施例中,進行第一蝕刻製程、進行第二蝕刻製程、及磊晶生長源極/汲極區域針對FinFET裝置的一PFET進行,並且其中方法更包含:針對FinFET裝置的一NFET重複進行第一蝕刻製程、進行第二蝕刻製程、及磊晶生長源極/汲極區域。
在一些實施例中,方法更包含:在NFET的源極/汲極區域已經磊晶生長之後但在重複之前移除第一層並再沉積第一層。
在一些實施例中,形成第一層包含形成一含金屬層作為第一層。
在一些實施例中,形成含金屬層包含形成一氧化鋁(Al2O3)層作為第一層。
在一些實施例中,形成第二層包含形成一含有氮化矽的層作為第二層。
在一些實施例中,第一蝕刻製程包含一乾式蝕刻製程。
在一些實施例中,第二蝕刻製程包含一濕式蝕刻製程。
在一些實施例中,第二蝕刻製程不完全移除第一層,但仍將第一層的殘留物餘留在鰭結構的側壁上;以及第一蝕刻製程不完全移除第二層,但仍將第二層的殘留物餘留在第一層的側壁上。
在一些實施例中,閘極堆疊包含一虛擬閘電極,且其中方法更包含:利用一金屬閘電極替代虛擬閘電極。
本揭示的另一態樣涉及一種半導體裝置。半導體裝置包括突出到基板外的鰭結構。源極/汲極區域設置在鰭結構的上部的側壁上。含金屬材料設置在鰭結構的下部的側壁上。
在一些實施例中,含金屬材料包含氧化鋁。
在一些實施例中,半導體裝置更包含:設置在含金屬材料上的一氮化物材料。
在一些實施例中,源極/汲極區域係一P型FinFET的一源極/汲極區域。
在一些實施例中,鰭結構及源極/汲極區域的每一者包括鍺矽。
本揭示的又一態樣涉及一種半導體裝置。半導體裝置包括突出到基板外的鰭結構。鰭結構的上部包括凹陷。源極/汲極區域設置在鰭結構上方。源極/汲極區域填充凹陷。含金屬材料設置在源極/汲極區域的下部的側壁上。含金屬材料設置在源極/汲極區域的下部下方。
在一些實施例中,含金屬材料包含氧化鋁。
在一些實施例中,半導體裝置更包含:設置在含金屬材料上的一氮化物材料。
在一些實施例中,源極/汲極區域係一N型FinFET的一源極/汲極區域。
在一些實施例中,鰭結構及源極/汲極區域的每一者包含矽。
上文概述了若干實施例之特徵,使得熟習此項技術者可更好地理解本揭示之態樣。熟習此項技術者應瞭解,可輕易使用本揭示作為設計或修改其他製程及結構的基礎,以便實施本文所介紹之實施例的相同目的及/或實現相同優點。熟習此項技術者亦應認識到,此類等效結構並未脫離本揭示之精神及範疇,且可在不脫離本揭示之精神及範疇的情況下產生本文的各種變化、替代及更改。
50‧‧‧FinFET裝置
60‧‧‧閘極
60A‧‧‧閘電極部件
60B‧‧‧閘極介電部件
70‧‧‧源極
80‧‧‧汲極
Wfin‧‧‧鰭寬度
LG‧‧‧長度
tox‧‧‧厚度
Claims (10)
- 一種製造半導體裝置的方法,包含:在一基板上方形成一FinFET裝置的一鰭結構;在該鰭結構上方形成一第一層;在該鰭結構上方並在該第一層上方形成一閘極層;將該閘極層圖案化為纏繞在該鰭結構周圍的一閘極堆疊;在該第一層上方並在該閘極堆疊上方形成一第二層;進行一第一蝕刻製程以移除在該鰭結構上方形成的該第二層的部分,其中在該第一蝕刻製程中,在該第一層與該第二層之間存在一第一蝕刻選擇性,使得該第一層在該第一蝕刻製程期間作為一蝕刻停止層;進行一第二蝕刻製程以移除該第一層的部分來暴露該鰭結構的一部分,其中在該第二蝕刻製程中,在該第一層與該第二層之間存在一第二蝕刻選擇性,使得該第一層的該等部分的一移除不實質上影響該第二層;以及在該鰭結構的該暴露部分上磊晶生長一源極/汲極區域。
- 如請求項1所述之方法,其中該進行該第一蝕刻製程、該進行該第二蝕刻製程、及該磊晶生長該源極/汲極區域針對該FinFET裝置的一PFET進行,並且其中該方法更包含:針對該FinFET裝置的一NFET重複該進行該第一蝕刻製程、該進行該第二蝕刻製程、及該磊晶生長該源極/汲極區域。
- 如請求項1所述之方法,其中該形成該含金屬層包含形成一氧化鋁(Al2O3)層作為該第一層。
- 如請求項1所述之方法,其中該形成該第二層包含形成一含有氮化矽的層作為該第二層。
- 如請求項1所述之方法,其中:該第二蝕刻製程不完全移除該第一層,但仍將該第一層的殘留物餘留在該鰭結構的側壁上;以及該第一蝕刻製程不完全移除該第二層,但仍將該第二層的殘留物餘留在該第一層的側壁上。
- 一種半導體裝置,包含:一鰭結構,突出到一基板外;一源極/汲極區域,設置在該鰭結構的一上部的一側壁上;以及一含金屬材料,設置在該鰭結構的一下部的一側壁上。
- 如請求項6所述之半導體裝置,其中該含金屬材料包含氧化鋁。
- 如請求項6所述之半導體裝置,更包含:設置在該含金屬材料上的一氮化物材料。
- 一種半導體裝置,包含:一鰭結構,突出到一基板外,其中該鰭結構的一上部包括一凹陷;一源極/汲極區域,設置在該鰭結構上方,其中該源極/汲極區域填充該凹陷;以及 一含金屬材料,設置在該源極/汲極區域的一下部的一側壁上,且其中該含金屬材料設置在該源極/汲極區域的一上部下方。
- 如請求項9所述之半導體裝置,其中該含金屬材料包含氧化鋁。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201762552554P | 2017-08-31 | 2017-08-31 | |
| US62/552,554 | 2017-08-31 | ||
| US15/966,186 | 2018-04-30 | ||
| US15/966,186 US10453753B2 (en) | 2017-08-31 | 2018-04-30 | Using a metal-containing layer as an etching stop layer and to pattern source/drain regions of a FinFET |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201913766A TW201913766A (zh) | 2019-04-01 |
| TWI685025B true TWI685025B (zh) | 2020-02-11 |
Family
ID=65435570
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107130389A TWI685025B (zh) | 2017-08-31 | 2018-08-30 | 製造半導體裝置的方法及半導體裝置 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US10453753B2 (zh) |
| CN (1) | CN109427872B (zh) |
| TW (1) | TWI685025B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10453753B2 (en) | 2017-08-31 | 2019-10-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Using a metal-containing layer as an etching stop layer and to pattern source/drain regions of a FinFET |
| CN110556337B (zh) * | 2018-05-31 | 2021-09-07 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
| US10658224B2 (en) * | 2018-09-10 | 2020-05-19 | International Business Machines Corporation | Method of fin oxidation by flowable oxide fill and steam anneal to mitigate local layout effects |
| US20210143153A1 (en) * | 2019-11-13 | 2021-05-13 | Qualcomm Incorporated | Fin field-effect transistor (fet) (finfet) circuits employing replacement n-type fet (nfet) source/drain (s/d) to avoid or prevent short defects and related methods of fabrication |
| KR102896843B1 (ko) * | 2019-12-13 | 2025-12-04 | 삼성전자주식회사 | 하프늄 산화물을 포함하는 박막 구조체, 이를 포함하는 전자 소자 및 그 제조 방법 |
| US12243783B2 (en) | 2021-02-04 | 2025-03-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Epitaxial source/drain recess formation with metal-comprising masking layers and structures resulting therefrom |
| US20230134971A1 (en) * | 2021-11-01 | 2023-05-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method Of Fabricating Epitaxial Source/Drain Feature |
| KR20230105443A (ko) | 2022-01-04 | 2023-07-11 | 삼성전자주식회사 | 반도체 소자 |
| US12328929B2 (en) | 2022-01-12 | 2025-06-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming thin dummy sidewall spacers for transistors with reduced pitches |
| CN118676063B (zh) * | 2024-08-12 | 2024-11-29 | 杭州积海半导体有限公司 | Cmos器件及其形成方法 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4767724A (en) * | 1986-03-27 | 1988-08-30 | General Electric Company | Unframed via interconnection with dielectric etch stop |
| US8860148B2 (en) * | 2012-04-11 | 2014-10-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for FinFET integrated with capacitor |
| US20150333162A1 (en) * | 2014-05-16 | 2015-11-19 | Globalfoundries Inc. | Methods of forming nanowire devices with metal-insulator-semiconductor source/drain contacts and the resulting devices |
| TWI531006B (zh) * | 2013-03-13 | 2016-04-21 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
| TWI553740B (zh) * | 2014-06-30 | 2016-10-11 | 台灣積體電路製造股份有限公司 | 半導體裝置及其形成方法 |
| TWI567987B (zh) * | 2011-12-20 | 2017-01-21 | 英特爾股份有限公司 | 用於n型及p型金氧半導體源極汲極接觸之三五族層 |
| TWI587479B (zh) * | 2011-12-28 | 2017-06-11 | 英特爾公司 | 具有多個電晶體之裝置及其製造方法 |
Family Cites Families (65)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7393733B2 (en) | 2004-12-01 | 2008-07-01 | Amberwave Systems Corporation | Methods of forming hybrid fin field-effect transistor structures |
| US7425740B2 (en) | 2005-10-07 | 2008-09-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and structure for a 1T-RAM bit cell and macro |
| US7667271B2 (en) | 2007-04-27 | 2010-02-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin field-effect transistors |
| US8048723B2 (en) | 2008-12-05 | 2011-11-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Germanium FinFETs having dielectric punch-through stoppers |
| US8776734B1 (en) | 2008-05-19 | 2014-07-15 | Innovative Environmental Solutions, Llc | Remedial system: a pollution control device for utilizing and abating volatile organic compounds |
| US7910453B2 (en) | 2008-07-14 | 2011-03-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Storage nitride encapsulation for non-planar sonos NAND flash charge retention |
| US8053299B2 (en) | 2009-04-17 | 2011-11-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabrication of a FinFET element |
| US8440517B2 (en) | 2010-10-13 | 2013-05-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET and method of fabricating the same |
| US8497528B2 (en) | 2010-05-06 | 2013-07-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for fabricating a strained structure |
| US9245805B2 (en) | 2009-09-24 | 2016-01-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Germanium FinFETs with metal gates and stressors |
| US8362575B2 (en) | 2009-09-29 | 2013-01-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Controlling the shape of source/drain regions in FinFETs |
| US8610240B2 (en) | 2009-10-16 | 2013-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit with multi recessed shallow trench isolation |
| US8415718B2 (en) | 2009-10-30 | 2013-04-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming epi film in substrate trench |
| US8395195B2 (en) | 2010-02-09 | 2013-03-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bottom-notched SiGe FinFET formation using condensation |
| US8310013B2 (en) | 2010-02-11 | 2012-11-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating a FinFET device |
| US8399931B2 (en) | 2010-06-30 | 2013-03-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Layout for multiple-fin SRAM cell |
| US8729627B2 (en) | 2010-05-14 | 2014-05-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Strained channel integrated circuit devices |
| US8796759B2 (en) | 2010-07-15 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like field effect transistor (FinFET) device and method of manufacturing same |
| US8367498B2 (en) | 2010-10-18 | 2013-02-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like field effect transistor (FinFET) device and method of manufacturing same |
| US8487378B2 (en) | 2011-01-21 | 2013-07-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Non-uniform channel junction-less transistor |
| US8816444B2 (en) | 2011-04-29 | 2014-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and methods for converting planar design to FinFET design |
| US8618556B2 (en) | 2011-06-30 | 2013-12-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET design and method of fabricating same |
| US8962400B2 (en) | 2011-07-07 | 2015-02-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | In-situ doping of arsenic for source and drain epitaxy |
| US8609518B2 (en) | 2011-07-22 | 2013-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Re-growing source/drain regions from un-relaxed silicon layer |
| US8841701B2 (en) | 2011-08-30 | 2014-09-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device having a channel defined in a diamond-like shape semiconductor structure |
| US8466027B2 (en) | 2011-09-08 | 2013-06-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Silicide formation and associated devices |
| US8723272B2 (en) | 2011-10-04 | 2014-05-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of manufacturing same |
| US8723236B2 (en) | 2011-10-13 | 2014-05-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of manufacturing same |
| US8887106B2 (en) | 2011-12-28 | 2014-11-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of generating a bias-adjusted layout design of a conductive feature and method of generating a simulation model of a predefined fabrication process |
| US8815712B2 (en) | 2011-12-28 | 2014-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for epitaxial re-growth of semiconductor region |
| US8377779B1 (en) | 2012-01-03 | 2013-02-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of manufacturing semiconductor devices and transistors |
| US8735993B2 (en) | 2012-01-31 | 2014-05-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET body contact and method of making same |
| US8742509B2 (en) | 2012-03-01 | 2014-06-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method for FinFETs |
| US8847293B2 (en) | 2012-03-02 | 2014-09-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gate structure for semiconductor device |
| US8785285B2 (en) | 2012-03-08 | 2014-07-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of manufacture thereof |
| US8836016B2 (en) | 2012-03-08 | 2014-09-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor structures and methods with high mobility and high energy bandgap materials |
| US8716765B2 (en) | 2012-03-23 | 2014-05-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US9171929B2 (en) | 2012-04-25 | 2015-10-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Strained structure of semiconductor device and method of making the strained structure |
| CN103383918A (zh) * | 2012-05-04 | 2013-11-06 | 联华电子股份有限公司 | 具有金属栅极的半导体结构及其制作方法 |
| US8680576B2 (en) | 2012-05-16 | 2014-03-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | CMOS device and method of forming the same |
| US8729634B2 (en) | 2012-06-15 | 2014-05-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with high mobility and strain channel |
| US8736056B2 (en) | 2012-07-31 | 2014-05-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Device for reducing contact resistance of a metal |
| US8823065B2 (en) | 2012-11-08 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US9105490B2 (en) | 2012-09-27 | 2015-08-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US8633516B1 (en) | 2012-09-28 | 2014-01-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source/drain stack stressor for semiconductor device |
| US8497177B1 (en) | 2012-10-04 | 2013-07-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of making a FinFET device |
| US8772109B2 (en) | 2012-10-24 | 2014-07-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method for forming semiconductor contacts |
| US8809139B2 (en) | 2012-11-29 | 2014-08-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-last FinFET and methods of forming same |
| US9236300B2 (en) | 2012-11-30 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact plugs in SRAM cells and the method of forming the same |
| US9093530B2 (en) | 2012-12-28 | 2015-07-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin structure of FinFET |
| US8853025B2 (en) | 2013-02-08 | 2014-10-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET/tri-gate channel doping for multiple threshold voltage tuning |
| US9093514B2 (en) | 2013-03-06 | 2015-07-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Strained and uniform doping technique for FINFETs |
| US8826213B1 (en) | 2013-03-11 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Parasitic capacitance extraction for FinFETs |
| US9214555B2 (en) | 2013-03-12 | 2015-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Barrier layer for FinFET channels |
| US8943455B2 (en) | 2013-03-12 | 2015-01-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for layout verification for polysilicon cell edge structures in FinFET standard cells |
| US8963258B2 (en) | 2013-03-13 | 2015-02-24 | Taiwan Semiconductor Manufacturing Company | FinFET with bottom SiGe layer in source/drain |
| US8796666B1 (en) | 2013-04-26 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | MOS devices with strain buffer layer and methods of forming the same |
| US9548303B2 (en) | 2014-03-13 | 2017-01-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET devices with unique fin shape and the fabrication thereof |
| US9559191B2 (en) * | 2014-04-16 | 2017-01-31 | International Business Machines Corporation | Punch through stopper in bulk finFET device |
| US9899268B2 (en) * | 2015-03-11 | 2018-02-20 | Globalfoundries Inc. | Cap layer for spacer-constrained epitaxially grown material on fins of a FinFET device |
| US10026843B2 (en) * | 2015-11-30 | 2018-07-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin structure of semiconductor device, manufacturing method thereof, and manufacturing method of active region of semiconductor device |
| US9972537B2 (en) * | 2016-02-24 | 2018-05-15 | Globalfoundries Inc. | Methods of forming graphene contacts on source/drain regions of FinFET devices |
| US9806155B1 (en) * | 2016-05-05 | 2017-10-31 | International Business Machines Corporation | Split fin field effect transistor enabling back bias on fin type field effect transistors |
| WO2018125120A1 (en) * | 2016-12-29 | 2018-07-05 | Intel Corporation | Techniques for forming dual-strain fins for co-integrated n-mos and p-mos devices |
| US10453753B2 (en) | 2017-08-31 | 2019-10-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Using a metal-containing layer as an etching stop layer and to pattern source/drain regions of a FinFET |
-
2018
- 2018-04-30 US US15/966,186 patent/US10453753B2/en active Active
- 2018-06-19 CN CN201810631260.7A patent/CN109427872B/zh active Active
- 2018-08-30 TW TW107130389A patent/TWI685025B/zh active
-
2019
- 2019-10-11 US US16/599,912 patent/US10861749B2/en active Active
-
2020
- 2020-12-04 US US17/111,978 patent/US11355400B2/en active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4767724A (en) * | 1986-03-27 | 1988-08-30 | General Electric Company | Unframed via interconnection with dielectric etch stop |
| TWI567987B (zh) * | 2011-12-20 | 2017-01-21 | 英特爾股份有限公司 | 用於n型及p型金氧半導體源極汲極接觸之三五族層 |
| TWI587479B (zh) * | 2011-12-28 | 2017-06-11 | 英特爾公司 | 具有多個電晶體之裝置及其製造方法 |
| US8860148B2 (en) * | 2012-04-11 | 2014-10-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for FinFET integrated with capacitor |
| TWI531006B (zh) * | 2013-03-13 | 2016-04-21 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
| US20150333162A1 (en) * | 2014-05-16 | 2015-11-19 | Globalfoundries Inc. | Methods of forming nanowire devices with metal-insulator-semiconductor source/drain contacts and the resulting devices |
| TWI553740B (zh) * | 2014-06-30 | 2016-10-11 | 台灣積體電路製造股份有限公司 | 半導體裝置及其形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20190067126A1 (en) | 2019-02-28 |
| US10453753B2 (en) | 2019-10-22 |
| US20210118744A1 (en) | 2021-04-22 |
| US20200043804A1 (en) | 2020-02-06 |
| CN109427872B (zh) | 2022-08-12 |
| US11355400B2 (en) | 2022-06-07 |
| CN109427872A (zh) | 2019-03-05 |
| US10861749B2 (en) | 2020-12-08 |
| TW201913766A (zh) | 2019-04-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI685025B (zh) | 製造半導體裝置的方法及半導體裝置 | |
| US11984489B2 (en) | Air spacer for a gate structure of a transistor | |
| CN103515437B (zh) | 用于场效应晶体管的结构和方法 | |
| US10818658B2 (en) | Integrated circuit with a gate structure and method making the same | |
| TWI729789B (zh) | 半導體結構及其形成方法 | |
| TWI761529B (zh) | 半導體元件及其製作方法 | |
| US11189708B2 (en) | Semiconductor device structure with gate stack and method for forming the same | |
| CN111769045A (zh) | 半导体元件及其制作方法 | |
| TW202006790A (zh) | 半導體元件及其製作方法 | |
| US20240387531A1 (en) | Input/output devices | |
| TW201911386A (zh) | 半導體元件及其製作方法 | |
| US11791217B2 (en) | Gate structure and method with dielectric gates and gate-cut features | |
| US11699702B2 (en) | Input/output devices | |
| KR20210002329A (ko) | 반도체 디바이스 및 제조 방법 | |
| US20130302954A1 (en) | Methods of forming fins for a finfet device without performing a cmp process | |
| US12166096B2 (en) | Semiconductor device structure with uneven gate profile | |
| US11631745B2 (en) | Semiconductor device structure with uneven gate profile | |
| TW202514919A (zh) | 半導體元件及其製作方法 |