TWI239631B - Vertical integrated capacitor - Google Patents
Vertical integrated capacitor Download PDFInfo
- Publication number
- TWI239631B TWI239631B TW93111645A TW93111645A TWI239631B TW I239631 B TWI239631 B TW I239631B TW 93111645 A TW93111645 A TW 93111645A TW 93111645 A TW93111645 A TW 93111645A TW I239631 B TWI239631 B TW I239631B
- Authority
- TW
- Taiwan
- Prior art keywords
- vertical
- capacitor
- electrode plate
- item
- integrated
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 125
- 239000000758 substrate Substances 0.000 claims abstract description 19
- 239000004065 semiconductor Substances 0.000 claims abstract description 18
- 239000010410 layer Substances 0.000 claims description 46
- 239000002184 metal Substances 0.000 claims description 29
- 229910052751 metal Inorganic materials 0.000 claims description 29
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 24
- 229910052802 copper Inorganic materials 0.000 claims description 12
- 239000010949 copper Substances 0.000 claims description 12
- 239000011229 interlayer Substances 0.000 claims description 7
- 238000000034 method Methods 0.000 description 18
- 239000004020 conductor Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
1239631 玖、發明說明: 【發明所屬之技術領域】 本發明係關於一種積體電容(integratedcapacitor),尤指一種垂直式 積體電容結構,特別適合應用於類比/數位轉換器(A/D converter)或數位/ 類比轉換器(D/A converter)或切換電路(switch cap circuit)領域。 【先前技術】 直以來’電谷等被動元件已廣泛地被使用在無線電波 frequency,RF)及混合訊號(mixed-signal)電路中,應用在諸如過濾器 (filter)、共振電路(resonant circuit)、及導流電路(bypass)等電路設 計上。而為了降低生絲造成本,IC製造或設計#者莫不戮力朝提高積體 電路積集度之方向努力。 、 立睛參閱圖-及圖二,其中圖一為習知積體電容結構3〇〇之電極側視示 意圖,圖二為圖-中之習知積體電容結構3〇〇沿著切線聊—谓之叫面圖 Λ 316 ^ 326,^ 不,父又排列之相鄰兩電極指部(finger)係接以不同極性者。田-斤 電連Γ該it===於層與叙間係以插絲〇及_ 層中形成介相(via),顯容結構之作法乃先在介電 最後侧該紹金屬層,形成後:再於插塞上沈積銘金屬層, 於插塞之規格,而無法進—士吉二/、。上述習知之積體電容結構受限 5 1239631 【發明内容】 據此,本發明之主要目的在於提供一種高積集度積體電容,可以應用 於類比/數位轉換器(A/D converter)或數位/類比轉換器(D/A converter) 或切換電路(switch cap circuit)設計中。 本發明之另一目的在於提供一種高積集度雙鑲嵌式積體電容,以雙鑲 欲銅製程構成垂直式電容板或電容柱,可不受限於習知技藝中之插塞規 格’僅需控制電容板或電容柱之間的距離即可有效提昇電容值。 在本發明之最佳實施例中,揭露了一種垂直式積體電容,包含有一半 導體基底;一第一垂直電容電極板設於該半導體基底上,該第一垂直電容 電極板係由複數個並列之第一鑲嵌(damascene )導電條上下經由複數個第 一鑲肷;丨層插塞互相電連接所構成;以及一第二垂直電容電極板,其與該 第一垂直電容電極板平行設置於該半導體基底上,該第二垂直板係由複數 個並列第二導電條上下經由複數個第二鑲嵌介層插塞互相電連接所構成。 根據本發明之另一實施例,揭露一種垂直式積體電容,包含有一半導 體基底;一第一垂直電容柱設於該半導體基底上,該第一垂直電容柱係由 複數個第一鑲嵌導電塊上下經由複數個第一鑲嵌介層插塞互相電連接所構 成,以及一苐一垂直電容柱,其與該第一垂直電容柱平行設置於該半導體 基底上,該第二垂直電容柱係由複數個第二鑲嵌導電塊上下經由複數個第 二鑲嵌介層插塞互相電連接所構成。 根據本發明之另一實施例,揭露一種垂直式積體電容,包含有一半導 體基底ϋ直電容電極板設於該轉縣紅,該垂直電容電極板係由 複數個並列之鑲礙導電條上下經由複數個第一鑲嵌介雜塞互相電連接所 構成;以及ϋ電雜設於該半導縣紅,職直電雜係由複數個 6 1239631 鑲肷$電塊Jl下ϋ由複數個第二鑲嵌介層減互相電連接所構成。 為讓本發明之上述目的、特徵、和優點能更_紐,下文特舉一較 佳實施例,並配合所附圖式,作詳細說明如下。 【實施方式】 清參閱圖二,圖二為本發明第一較佳實施例之高積集度垂直式積體電 谷500的部份結構放大侧視圖。如圖三所示,依據本發明之第一較佳實施 例,本發明高積集度積體電容_設於_轉體基底(圖未示)上,係由複 數個平行垂直金屬板501及5G2構成,其中垂直金屬板·與垂直金屬板 502係分別電連接不同電極,例如,垂直金屬板5〇1係為負極㈠,而垂直 金屬板502係接正極⑴。為方便說明,介於垂直金屬板5〇1及·之間的 介電層並未顯示。 如圖三所示,依據本發.第—健實施例,高積集度垂直式積體電 容500具有指型交叉排列之電極結構。垂直金屬板5〇1包含有複數層镶嵌 金屬線510、514、518,其並以鑲喪介層插塞512及516形成内連結。形成 本發明具心型X叉制電極結構之高積集度垂直式频電容删的作法, 首先以鑲嵌銅(copper damascene)製程在第-介電層中(圖未示)形成第一 層交叉指型鑲敌銅導線圖案510及520,接著於第一介電層以及第一層交又 指型鑲嵌銅導線圖案510及520上覆蓋第二介電層(圖未示),然後進^于雙 鑲嵌(dual damascene)製程,以於第二介電層内形成第二 銅導線圖案514、524及鑲嵌介層插塞512、522。接著,重複上述雙镶嵌製 程步驟’形成第三層交又指型鑲嵌銅導線圖案518、卿及鑲&介層插塞 516、526,如此堆疊出本發明高積集度垂直式積體電容5〇〇,且有^型^叉 排列之電極結構。上述之鑲喪製程或雙鑲嵌製程係指先在介電層中侧出 導線介層洞溝渠,接著填入銅金屬,最後加以研磨平坦化之製程,其詳細 製程乃該行業者所熟知,因此不再贅述。 /' 、 1239631 本發明藉由鑲嵌製程構成垂直式電容電極板係由不同層之鑲嵌銅導線 圖案以及鑲嵌介層插塞所堆疊而成,因此可以最小線寬製作,將電容電極 板之間距縮至最小,藉此獲得最大之電容值。此外,本發明結合銅鑲欲製 程以製作積體電容乃習知未有之作法。 〜請參閱圖四,圖四為本發明第二較佳實施例之高積集度垂直式積體電 容600的部份結構放大側視圖。如圖四所示,依據本發明之第二較佳實施 例,本發明南積集度積體電容6〇〇係由複數個垂直電容電極柱⑼1以及複 數個垂直電容電極柱602所構成,其中垂直電容電極柱6〇1與垂直電容電 極柱602係分別電連接不同電極,例如,垂直電容電極柱6〇1 /係接正極(+), 垂直電容電極柱602接負極(-)。為方便說明,介於垂直電容電極柱與 垂直電谷電極柱602之間的介電層並未顯示。 如圖四所示,依據本發明之第二較佳實施例,垂直電容電極柱6〇1包 3有複數層鑲嵌金屬區塊610、614、618,其並以鑲嵌介層插塞612及616 形成内連結。形成本發明之高積集㈣直式柱狀積體電容刪的作法,首 先以鑲嵌銅(copper damascene)製程在第一介電層中(圖未示)形成第一層 鑲後銅導線區麵案61〇及62(),接著於第—介電層以及第—層職銅導線 ,塊圖案610及620上覆蓋第二介電層(圖未示),然後進行雙鑲欲(㈣ amascene)製程’以於第二介電層内形成第二層鑲嵌銅導線區塊圖案⑽、 624及鑲篏介層插塞612、622。接著,重複上述雙鑲後製程步驟,形成第 二層鑲,銅導線區塊圖案618、628及镶嵌介層插塞616、626,如此堆疊出 本發明高積集度垂直式柱狀積體電容600。 ,參閱圖五,圖五為本發明第三較佳實施例之高積集度垂直式積體電 二0的射〃結槪大舰圖。如圖五所示,依據本發明之第三較佳實施 2本發明高積集度積體電容·係由垂直電容電極板7〇1以及複數個垂 直電容電極柱702所構成,其中垂直電容電極柱顺由垂直電容電極板7〇1 1239631 圍繞。垂直電容電極板701與垂直電容電極柱702係分別電連接不同電極, 例如,垂直電容電極板7〇1係接負極(―),垂直電容電極柱702接正極(+), 反之亦可。為方便說明,介於垂直電容電極板701與垂直電容電極柱7〇2 之間的金屬層間介電(inter-metal dielectric)層並未顯示。 如圖五所示,依據本發明之第三較佳實施例,垂直電容電極板7〇1包 含有複數層鑲嵌金屬線710、714、718,其並以鑲嵌介層插塞712及716形 成内連結。垂直電容電極柱702包含有複數層鑲嵌金屬區塊72〇、724、728^ 其並以鑲嵌介層插塞722及726形成内連結。形成本發明之高積集度垂直 式柱狀積體電容700的作法,首先以鑲嵌銅(copper damascene)製程在第 一介電層中(圖未示)形成第一層鑲嵌銅導線圖案71〇以及第一層鑲嵌銅導 線區塊圖案720,接著於第一介電層、第一層鑲嵌銅導線圖案71〇以及第一 層鑲嵌銅導線區塊圖案720上覆蓋第二介電層(圖未示),然後進行雙鑲嵌 (dual damascene)製程,以於第二介電層内形成第二層鑲嵌銅導線圖案人 714、鑲嵌介層插塞712以及第二層鑲嵌銅導線區塊圖案724與鑲嵌介層插 塞722。接著’重複上述雙鑲後製程步驟,如此堆疊出本發明高产 式積體電容700。 m 請參閱圖六,圖六為本發明第四較佳實施例之高積集度垂直式積體電 容細的部份結構放大側棚。如圖六所示,依據本發明之第四較佳實施 例,本發明高帛集度積體電容_係由立體樑柱電極結構8〇1以及立體 irrf802所構成,其中立贿㈣極結構8〇1以及立體樑柱電極結 1錯醜。立體雛電極結構则以及塊_極結構 糸刀別電連接不ISJ電極’例如,立體雛電極結構8Q1係接正極⑴,立 接負極㈠,反之亦可。同樣地,介於立體樑柱電極結構 801 U及立體樑柱電極、结構8〇2之間的金屬層間介電層並未顯示。 在其它本發明之實關巾,亦可以相麵三至. 電谷500、600、700、800之上,另外形成有一金屬^ I屬盤(圖未不),該金屬盤 9 1239631 以獲得更大之電容值。 透過—介層金屬與下方的電容正極或負極電連接 【圖式簡單說明】 圖式之簡單說明 圖一為習知積體電容結構之電極側視示意圖 圖一為圖一中之習知積體電容結構沿著切線XIV-XIV之剖面圖。 圖二為本發明第—較佳實關高積紐垂直式傾電容的部份結構放大 侧視圖。 ^ 圖四為本發明第二較佳實細高積紐垂直式積體電容的部份結構放大 側視圖。 ° 圖五為本發明第三較佳實施例高積集度垂直式積體電容的部份結構放大 側視圖。 ° 圖 六為本發明第四較佳實施例之高積集度垂直式積體電容 大侧視圖。 的部份結構放 圖式之符號說明 300 積體電容 310、312、314、316 電容電極 320、322、324、326 電容電極 330、340 插塞 500 積體電容 501、502 垂直金屬板 1239631 510、514、518 鑲嵌金屬線 520、524、528 鑲嵌金屬線 512、516 鑲嵌介層插塞 522、526 鑲嵌介層插塞 600 積體電容 601、602 垂直電容電極柱 610、614、618 鑲後金屬區塊 620、624、628 鑲嵌金屬區塊 612、616 鑲嵌介層插塞 622、626 镶後介層插塞 700 積體電容 701 垂直金屬板 702 垂直電容電極柱 710、714、718 镶欲金屬線 720、724、728 鑲欲金屬區塊 712、716 鑲嵌介層插塞 722、726 鑲嵌介層插塞 800 積體電容 801 ^ 802 立體樑柱電極結構 11
Claims (1)
1239631 拾、申請專利範圍: L 一種垂直式積體電容,包含有: 一半導體基底; 一第一垂直電容電極板設於該半導體基底上,該第一垂直電容電極板 係由複數個並列之第一鑲嵌(damascene )導電條上下經由複數個第 一鑲嵌介層插塞互相電連接所構成;以及 第一垂直電容電極板’其與該第一垂直電容電極板平行設置於該半 導體基底上,該第二垂直板係由複數個並列第二鑲嵌導電條上下經 由複數個第二鑲嵌介層插塞互相電連接所構成。 2·如申請專利範圍第1項所述之垂直式積體電容,其中該第一垂直電容電 極板與該第二垂直電容電極板之間另有至少一介電層。 3·如申睛專利範圍第1項所述之垂直式積體電容,其中該第一垂直電容電 極板與該第二垂直電容電極板係呈指狀交叉排列者。 4·如申請專利範圍第1項所述之垂直式積體電容,其中該第一鑲嵌導電條 及該第二鑲嵌導電條皆由銅金屬構成。 5·如申睛專利範圍第1項所述之垂直式積體電容,其中該第一垂直電容電 極板與該第二垂直電容電極板係電連接相反之電性者。 6· 一種垂直式積體電容,包含有: 一半導體基底; 一第-垂直電容柱設於該半導體基底上,該第一垂直電容柱係由複數 個第一鑲嵌導電塊上下經由複數個第一鑲嵌介層插塞互相電連接 所構成;以及 -第二垂直電容柱,其與該第-垂直電容柱平行設置於該半導體基底 12 1239631 上,該第二垂直電容㈣由複數個第二鑲料额上下㈣複數個 第二鑲嵌介層插塞互相電連接所構成。 7·如申請專利範圍第6項所述之垂直式積體電容,其中該第一垂直電容柱 與該第二垂直電容柱之間另有至少一介電層。 ~ 8·如申請專娜圍第6項所述之《式舰電容,其中該第―垂直電容柱 與該第二垂直電容柱係電連接相反之電性者。 9· 一種垂直式積體電容,包含有: 一半導體基底; -垂直電容電極板設於辭導縣紅,該n直電容雜板係由複數 個並列之鑲後導電條上下經由複數個第一鑲嵌介層減互相電連 接所構成;以及 一垂直電容柱設於該半導體基底上,該垂直電容柱係由複數個鑲嵌導 電塊上下經由複數個第二鑲嵌介層插塞互相電連接所構成。 10·如申請專利範圍第9項所述之垂直式積體電容,其中該垂直電容電極板 與該垂直電容柱之間另有至少一介電層。 11·如申請專利範圍第9項所述之垂直式積體電容,其中該垂直電容電極板 圍繞該垂直電容柱。 12.如申4專利細第9項所述之垂直式積體電容,其中該鑲料電條及該 鑲嵌導電塊皆由銅金屬構成。 13•如申請專利範圍第9項所述之垂直式積體電容,其中該垂直電容電滅 與該垂直電容柱係電連接相反之電性者。 13
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW93111645A TWI239631B (en) | 2004-04-26 | 2004-04-26 | Vertical integrated capacitor |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW93111645A TWI239631B (en) | 2004-04-26 | 2004-04-26 | Vertical integrated capacitor |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI239631B true TWI239631B (en) | 2005-09-11 |
| TW200536102A TW200536102A (en) | 2005-11-01 |
Family
ID=37007496
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW93111645A TWI239631B (en) | 2004-04-26 | 2004-04-26 | Vertical integrated capacitor |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TWI239631B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8503159B2 (en) | 2009-06-03 | 2013-08-06 | Mediatek Inc. | Three-terminal metal-oxide-metal capacitor |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4867961B2 (ja) * | 2008-09-08 | 2012-02-01 | ソニー株式会社 | 容量素子 |
| US12051644B2 (en) * | 2021-11-01 | 2024-07-30 | Nanya Technology Corporation | Semiconductor device structure with stacked conductive plugs and method for preparing the same |
-
2004
- 2004-04-26 TW TW93111645A patent/TWI239631B/zh not_active IP Right Cessation
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8503159B2 (en) | 2009-06-03 | 2013-08-06 | Mediatek Inc. | Three-terminal metal-oxide-metal capacitor |
Also Published As
| Publication number | Publication date |
|---|---|
| TW200536102A (en) | 2005-11-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8000083B2 (en) | Scalable integrated circuit high density capacitors | |
| TWI342064B (en) | Integrated circuit chips | |
| KR101268641B1 (ko) | 교번 층의 세그먼트를 구비하는 집적 커패시터 | |
| US7787233B1 (en) | Multi-segment capacitor | |
| CN102224589B (zh) | 具有交互连接侧翼的整合电容器 | |
| US8362589B2 (en) | Integrated capacitor with cabled plates | |
| KR102502870B1 (ko) | 표준 셀 블록용 파워 레일 | |
| US8207592B2 (en) | Integrated capacitor with array of crosses | |
| CN100477214C (zh) | 集成电路的电容器结构及其制造方法 | |
| CN102569250A (zh) | 高密度电容器及其电极引出方法 | |
| TW512480B (en) | Capacitor and method for forming same | |
| TWI239631B (en) | Vertical integrated capacitor | |
| CN104022015A (zh) | Mim双电容器结构及其制造方法 | |
| US7327011B2 (en) | Multi-surfaced plate-to-plate capacitor and method of forming same | |
| TWI553830B (zh) | 積體電路電感器 | |
| CN114709054A (zh) | 一种片上电感及其制作方法 | |
| CN115332258B (zh) | 一种半导体结构及其制作方法 | |
| EP1943666B1 (en) | Capacitor structure | |
| TWI484643B (zh) | 電容結構 | |
| CN100454550C (zh) | 电容结构 | |
| KR101037321B1 (ko) | 반도체 소자의 캐패시터 구조 | |
| KR101100755B1 (ko) | 아날로그 회로의 캐패시터 및 그의 제조 방법 | |
| CN112635434A (zh) | 半导体器件结构及其制备方法 | |
| TW200939453A (en) | Capacitor structure | |
| CN1467843A (zh) | 一种可具有极性的集成电容 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |