TW201427002A - 橫向雙擴散金屬氧化物半導體元件製造方法 - Google Patents
橫向雙擴散金屬氧化物半導體元件製造方法 Download PDFInfo
- Publication number
- TW201427002A TW201427002A TW101149675A TW101149675A TW201427002A TW 201427002 A TW201427002 A TW 201427002A TW 101149675 A TW101149675 A TW 101149675A TW 101149675 A TW101149675 A TW 101149675A TW 201427002 A TW201427002 A TW 201427002A
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- ldmos device
- oxide
- epitaxial layer
- forming
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 41
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 23
- 229910044991 metal oxide Inorganic materials 0.000 title claims abstract description 6
- 150000004706 metal oxides Chemical class 0.000 title claims abstract description 6
- 239000004065 semiconductor Substances 0.000 title claims abstract description 6
- 230000004888 barrier function Effects 0.000 claims abstract description 27
- 238000002955 isolation Methods 0.000 claims abstract description 14
- 239000000758 substrate Substances 0.000 claims abstract description 12
- 230000003647 oxidation Effects 0.000 claims description 15
- 238000007254 oxidation reaction Methods 0.000 claims description 15
- 239000012535 impurity Substances 0.000 claims description 12
- 238000005468 ion implantation Methods 0.000 claims description 10
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 6
- 230000005684 electric field Effects 0.000 claims description 5
- 150000002500 ions Chemical class 0.000 claims description 4
- 239000007943 implant Substances 0.000 claims 1
- 230000000903 blocking effect Effects 0.000 abstract description 5
- 108091006146 Channels Proteins 0.000 description 25
- 238000001459 lithography Methods 0.000 description 9
- 238000005137 deposition process Methods 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- XLWMYKCPNRBIDK-UHFFFAOYSA-N azanylidyneytterbium Chemical compound [Yb]#N XLWMYKCPNRBIDK-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000609 electron-beam lithography Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0281—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/603—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
- H10D64/516—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本發明提出一種橫向雙擴散金屬氧化物半導體(lateral double diffused metal oxide semiconductor,LDMOS)元件製造方法。其中,LDMOS元件包含:基板、磊晶層、第一導電型通道阻擋區、第一導電型上層區、隔絕氧化區、場氧化區、第一導電型井區、閘極、第二導電型輕摻雜區、第二導電型源極、以及第二導電型汲極。本發明利用同一氧化區遮罩定義通道阻擋區、上層區、絕緣氧化區、與場氧化區;其中,隔絕氧化區與場氧化區分別位於通道阻擋區與上層區上。
Description
本發明係有關一種橫向雙擴散金屬氧化物半導體(lateral double diffused metal oxide semiconductor,LDMOS)元件製造方法,特別是指一種利用同一氧化區遮罩定義通道阻擋區、上層區、絕緣氧化區、與場氧化區之LDMOS元件製造方法。
第1A-1D圖顯示先前技術之雙降低表面電場(double reduced surface field,double RESURF)橫向雙擴散金屬氧化物半導體(lateral double diffused metal oxide semiconductor,LDMOS)元件100製造方法中前段製程之剖視示意圖。如第1A圖所示,於P型基板11上,形成N型磊晶層11a。接下來如第1B圖所示,以微影製程形成光阻層12a為遮罩,定義通道阻擋(channel stop)區12,並以離子植入製程,將P型雜質,以加速離子的形式,如圖中虛線箭號所示意,植入定義的區域內,而形成通道阻擋區12於磊晶層11a中。接著,如第1C圖所示,以微影製程形成光阻層13a為遮罩,定義上層區13,並以離子植入製程,將P型雜質,以加速離子的形式,如圖中虛線箭號所示意,植入定義的區域內,而形成上層區13於磊晶層11a中。
接下來,接下來如第1D圖所示,以微影製程與沉積製程,形成氮化矽層14為遮罩,定義隔絕氧化區14a與場氧化區14b,並以氧化及/或沉積製程形成隔絕氧化區14a與場氧化區14b。隔絕氧化區14a與場氧化區14b例如為淺溝槽絕緣(shallow trench isolation,STI)結構或如圖所示之區域氧化
(local oxidation of silicon,LOCOS)結構。
此種先前技術需要三道微影製程來定義通道阻擋區12、上層區13、隔絕氧化區14a與場氧化區14b,在LDMOS元件的製造中,尤其是分離(discrete)元件的雙降低表面電場LDMOS元件製造中,每一道微影製程佔其整個LDMOS元件之製造成本與製程時間的比例相對較高,若能節省任何一道微影製程,對降低LDMOS元件製造成本與縮短製程時間皆有相當大的助益。
有鑑於此,本發明即針對上述先前技術之改善,提出一種LDMOS元件製造方法,可降低製造成本,縮段製程時間。
本發明提供了一種橫向雙擴散金屬氧化物半導體(lateral double diffused metal oxide semiconductor,LDMOS)元件製造方法,包含:提供一基板;形成一磊晶層於該基板上;形成一氧化區遮罩於該磊晶層上;根據該氧化區遮罩形成一第一導電型通道阻擋區與一第一導電型上層區於該磊晶層中;根據該氧化區遮罩形成一隔絕氧化區與一場氧化區分別於該通道阻擋區與該上層區上;移除該氧化區遮罩;形成一第一導電型井區於該磊晶層中;形成一閘極於該磊晶層上,其中,部分該閘極位於該場氧化區上,另一部分該閘極位於部分該井區上;形成一第二導電型輕摻雜區於該井區中,且至少部分該輕摻雜區位於該閘極下方;形成一第二導電型源極與一第二導電型汲極於該閘極兩側,分別位於該井區中與該磊晶層中,於該LDMOS元件導通操作時,一橫向通道形成於該源極與該汲極之間。
在其中一種較佳的實施例中,該LDMOS元件製造方
法,更包含:形成一第二導電型漂移區於該磊晶層中,與該汲極連接,且該漂移區與該源極之間,由該井區隔開。
另一種較佳實施例中,該通道阻擋區包括一高濃度區與一低濃度區,且該高濃度區介於該低濃度區與該隔絕氧化區之間。
又一種較佳實施例中,該通道阻擋區與該上層區由同一雜質摻雜製程步驟所形成。
上述的實施例中,該雜質摻雜製程步驟宜包括一離子植入製程步驟,且形成該通道阻擋區與該上層區之步驟較佳地包括:由氧化區遮罩定義該通道阻擋區與該上層區,並以該離子植入製程步驟,將第一導電型雜質,以加速離子的形式,植入定義的區域內。
另一種較佳實施例中,該氧化區遮罩包括一氮化矽層。
又一種較佳實施例中,該輕摻雜區與該源極連接。
再一種較佳實施例中,由上視圖視之,該場氧化區與該上層區由該氧化區遮罩定義於一相同區域,且該隔絕氧化區與該通道阻擋區由該氧化區遮罩定義於另一相同區域。
又再一種較佳實施例中,該LDMOS元件包括一雙降低表面電場(double reduced surface field,double RESURF)LDMOS元件。
上述的實施例中,該雙降低表面電場LDMOS元件宜係一分離(discrete)元件。
底下藉由具體實施例詳加說明,當更容易瞭解本發明之目的、技術內容、特點及其所達成之功效。
本發明中的圖式均屬示意,主要意在表示製程步驟以及各層之間之上下次序關係,至於形狀、厚度與寬度則並未依照比例繪製。
請參閱第2A-2G圖,顯示本發明的第一個實施例。第2A-2F圖顯示本發明應用於LDMOS元件200之剖視示意圖,第2G圖顯示第2F圖之上視示意圖。首先,如第2A圖所示,提供基板21,其導電型例如但不限於為P型,並於基板21上形成磊晶層21a,其導電型例如但不限於為N型。接著,請參閱第2B圖,於磊晶層21a上形成氧化區遮罩24,其例如但不限於為氮化矽層。需說明的是,若氧化區遮罩24為氮化矽層,一種較佳的實施方式為,如第2B圖所示,在磊晶層21a上,先形成襯墊氧化層21b,再於襯墊氧化層21b上形成氮化矽層,以緩和氮化矽層與磊晶層21a間的應力。
請繼續參閱第2B圖,根據氧化區遮罩24,例如以氧化區遮罩24為硬遮罩(hard mask),定義通道阻擋區22與上層區23,並以離子植入製程,將例如但不限於P型雜質,以加速離子的形式,如圖中虛線箭號所示意,植入定義的區域內,而形成P型通道阻擋區22與P型上層區23於磊晶層21a中。需說明的是,通道阻擋區22與上層區23例如但不限於由同一雜質摻雜製程步驟(在本實施例中例如為離子植入製程)所形成。
接下來請參閱第2C圖,根據氧化區遮罩24,例如以氧化及/或沉積製程,分別於通道阻擋區22與上層區23上,形成隔絕氧化區24a與場氧化區24b。隔絕氧化區24a與場氧化區24b例如為STI結構或如圖所示之LOCOS結構。需說
明的是,形成通道阻擋區22與上層區23的離子植入製程,可以在形成隔絕氧化區22與場氧化區23之前或之後,皆屬於本發明的範圍。
接下來請參閱第2D圖,移除氧化區遮罩24後,例如但不限於以微影製程及離子植入製程,形成井區25於磊晶層21a中,其導電型例如但不限於為P型。請接著參閱第2E圖,於磊晶層21A上,形成閘極27;其中,部分閘極27位於場氧化區24b上,另一部分閘極27位於部分井區25上。
接下來請參閱第2F圖,於井區25中,形成輕摻雜區28,其導電型例如但不限於為N型,且至少部分輕摻雜區28位於閘極27下方,以於LDMOS元件200在導通操作時,可形成電流通道。接著,如圖所示,於閘極27兩側,分別於井區25中與磊晶層21a中,形成源極29a與汲極29b;使得LDMOS元件200導通操作時,於源極29a與汲極29b之間,形成橫向電流通道。其中,一種較佳的安排為,使輕摻雜區28與源極29a連接,以形成上述電流通道。
與先前技術不同的是,本實施例利用同一氧化區遮罩24定義通道阻擋區22、上層區23、絕緣氧化區24a、與場氧化區24b,而非如先前技術需要利用三道微影製程來定義上述各區域。此外,通道阻擋區22、上層區23例如可以利用相同的雜質摻雜步驟形成。如此一來,不但可以降低製造成本,也大幅縮短了製造的流程與時間。
第2G圖顯示第2F之上視示意圖,舉例顯示LDMOS元件200各區的一種安排方式。上視圖第2G圖舉例說明場氧化區24b與上層區23由氧化區遮罩24定義於一相同區域,且隔絕氧化區24a與通道阻擋區22由氧化區遮罩24定義於另一
相同區域,因此在上視圖第2G圖上顯示為重疊的區域。
第3圖顯示本發明的第二個實施例。本實施例舉例說明利用第一個實施例LDMOS元件200的製造方法,可增加至少一製程步驟,以形成漂移區26於磊晶層21a中,其導電型例如但不限於為N型。漂移區26與汲極29b連接,且漂移區26與源極29a之間,由井區25隔開;而形成如圖所示之LDMOS元件300。較佳的實施方式為:當磊晶層21a為P型時,需要漂移區26以形成電流通道,而當磊晶層21a為N型時,則漂移區26可依設計者需求決定省略或加入。
第4圖顯示本發明的第3個實施例。本實施例舉例說明利用第一個實施例LDMOS元件200的製造方法,可增加至少一製程步驟,而使通道阻擋區包括高濃度區22b與低濃度區22a,以形成LDMOS元件400。如圖所示,高濃度區22b介於低濃度區22a與隔絕氧化區24a之間。這樣安排的優點為:當LDMOS元件400在數百伏的超高壓操作時,高濃度區22b之雜質濃度相對較低濃度區22b高,可以防止場元件導通(field device turns ON)。
需說明的是,本發明之LDMOS元件,例如但不限於包括雙降低表面電場(double reduced surface field,double RESURF)LDMOS元件。以第一個實施例LDMOS元件200為例,其中,上方RESURF區形成於上層區23與磊晶層21a之間,而下方RESURF區形成於磊晶層21a與基板21之間。而以第二個實施例LDMOS元件300為例,其中,上方RESURF區形成於上層區23與漂移區26之間,而下方RESURF區形成於漂移區26與磊晶層21a之間。此外,上述雙降低表面電場LDMOS元件例如但不限於為分離(discrete)元
件,指獨立的高壓元件,在電路應用時,需要與其他電路結合,以形成完整的電路。
以上已針對較佳實施例來說明本發明,唯以上所述者,僅係為使熟悉本技術者易於了解本發明的內容而已,並非用來限定本發明之權利範圍。在本發明之相同精神下,熟悉本技術者可以思及各種等效變化。例如,在不影響元件主要的特性下,可加入其他製程步驟或結構,如臨界電壓調整區等;又如,微影技術並不限於光罩技術,亦可包含電子束微影技術;再如,上述所有實施例中,漂移區、源極、汲極、輕摻雜區等不限於為N型,且井區、通道阻擋區、上層區等不限於為P型,而可以互換,只要其他摻雜區做相應之調整即可,又基板和磊晶層也不限於為實施例所述的摻雜型態,例如可為相反的摻雜型態而具有適當摻雜型態的深井區等。本發明的範圍應涵蓋上述及其他所有等效變化。
11,21‧‧‧基板
11a,21a‧‧‧磊晶層
12,22‧‧‧通道阻擋區
12a,13a‧‧‧光阻
13,23‧‧‧上層區
14‧‧‧氮化矽層
14a,24a‧‧‧隔絕氧化區
14b,24b‧‧‧場氧化區
21b‧‧‧襯墊氧化層
24‧‧‧氧化區遮罩
25‧‧‧井區
26‧‧‧漂移區
27‧‧‧閘極
28‧‧‧輕摻雜區
29a‧‧‧源極
29b‧‧‧汲極
100,200,300,400‧‧‧LDMOS元件
第1A-1D圖顯示先前技術之雙降低表面電場LDMOS元件100製造方法中前段製程之剖視示意圖。
第2A-2G圖顯示本發明的第一個實施例。
第3圖顯示本發明的第二個實施例。
第4圖分別顯示本發明的第三個實施例。
21‧‧‧基板
21a‧‧‧磊晶層
22‧‧‧通道阻擋區
23‧‧‧上層區
24a‧‧‧隔絕氧化區
24b‧‧‧場氧化區
25‧‧‧井區
27‧‧‧閘極
28‧‧‧輕摻雜區
29a‧‧‧源極
29b‧‧‧汲極
200‧‧‧LDMOS元件
Claims (10)
- 一種橫向雙擴散金屬氧化物半導體(lateral double diffused metal oxide semiconductor,LDMOS)元件製造方法,包含:提供一基板;形成一磊晶層於該基板上;形成一氧化區遮罩於該磊晶層上;根據該氧化區遮罩形成一第一導電型通道阻擋區與一第一導電型上層區於該磊晶層中;根據該氧化區遮罩形成一隔絕氧化區與一場氧化區分別於該通道阻擋區與該上層區上;移除該氧化區遮罩;形成一第一導電型井區於該磊晶層中;形成一閘極於該磊晶層上,其中,部分該閘極位於該場氧化區上,另一部分該閘極位於部分該井區上;形成一第二導電型輕摻雜區於該井區中,且至少部分該輕摻雜區位於該閘極下方;形成一第二導電型源極與一第二導電型汲極於該閘極兩側,分別位於該井區中與該磊晶層中,於該LDMOS元件導通操作時,一橫向電流通道形成於該源極與該汲極之間。
- 如申請專利範圍第1項所述之LDMOS元件製造方法,更包含:形成一第二導電型漂移區於該磊晶層中,與該汲極連接,且該漂移區與該源極之間,由該井區隔開。
- 如申請專利範圍第1項所述之LDMOS元件製造方法,其中該通道阻擋區包括一高濃度區與一低濃度區,且該高濃度區介於該低濃度區與該隔絕氧化區之間。
- 如申請專利範圍第1項所述之LDMOS元件製造方法,其 中該通道阻擋區與該上層區由同一雜質摻雜製程步驟所形成。
- 如申請專利範圍第4項所述之LDMOS元件製造方法,其中該雜質摻雜製程步驟包括一離子植入製程步驟,且形成該通道阻擋區與該上層區之步驟包括:由氧化區遮罩定義該通道阻擋區與該上層區,並以該離子植入製程步驟,將第一導電型雜質,以加速離子的形式,植入定義的區域內。
- 如申請專利範圍第1項所述之LDMOS元件製造方法,其中該氧化區遮罩包括一氮化矽層。
- 如申請專利範圍第1項所述之LDMOS元件製造方法,其中該輕摻雜區與該源極連接。
- 如申請專利範圍第1項所述之LDMOS元件製造方法,其中,由上視圖視之,該場氧化區與該上層區由該氧化區遮罩定義於一相同區域,且該隔絕氧化區與該通道阻擋區由該氧化區遮罩定義於另一相同區域。
- 如申請專利範圍第1項所述之LDMOS元件製造方法,其中該LDMOS元件包括一雙降低表面電場(double reduced surface field,double RESURF)LDMOS元件。
- 如申請專利範圍第9項所述之LDMOS元件製造方法,其中該雙降低表面電場LDMOS元件係一分離(discrete)元件。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW101149675A TWI476926B (zh) | 2012-12-25 | 2012-12-25 | 橫向雙擴散金屬氧化物半導體元件製造方法 |
| US14/044,626 US20140179079A1 (en) | 2012-12-25 | 2013-10-02 | Manufacturing method of lateral double diffused metal oxide semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW101149675A TWI476926B (zh) | 2012-12-25 | 2012-12-25 | 橫向雙擴散金屬氧化物半導體元件製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201427002A true TW201427002A (zh) | 2014-07-01 |
| TWI476926B TWI476926B (zh) | 2015-03-11 |
Family
ID=50975094
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW101149675A TWI476926B (zh) | 2012-12-25 | 2012-12-25 | 橫向雙擴散金屬氧化物半導體元件製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20140179079A1 (zh) |
| TW (1) | TWI476926B (zh) |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102015105016A1 (de) * | 2015-03-31 | 2016-10-06 | Infineon Technologies Ag | Halbleiterbauteil mit Kanalstopper und Verfahren zur Herstellung desselben |
| SG10201503305PA (en) | 2015-04-27 | 2016-11-29 | Globalfoundries Sg Pte Ltd | Lateral high voltage transistor |
| KR102389294B1 (ko) | 2015-06-16 | 2022-04-20 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| TWI587506B (zh) * | 2015-10-16 | 2017-06-11 | 立錡科技股份有限公司 | 上橋功率元件及其製造方法 |
| TWI621273B (zh) * | 2017-04-27 | 2018-04-11 | Richtek Technology Corporation | 具有可調整臨界電壓之高壓空乏型mos元件及其製造方法 |
| US10529819B2 (en) * | 2017-11-04 | 2020-01-07 | Globalfoundries Singapore Pte. Ltd. | High voltage Schottky diode and manufacturing method thereof |
| US11195915B2 (en) * | 2019-04-15 | 2021-12-07 | Texas Instruments Incorporated | Semiconductor devices with a sloped surface |
| JP7216629B2 (ja) * | 2019-09-12 | 2023-02-01 | 株式会社東芝 | 半導体装置 |
| CN113764281B (zh) * | 2020-08-21 | 2025-08-22 | 台积电(中国)有限公司 | 半导体器件及其形成方法 |
| KR102803461B1 (ko) * | 2021-02-25 | 2025-05-02 | 주식회사 디비하이텍 | 슈퍼정션 반도체 소자 및 제조방법 |
| US11862670B2 (en) * | 2021-05-13 | 2024-01-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method for manufacturing the same |
| CN115020497A (zh) * | 2022-08-09 | 2022-09-06 | 广州粤芯半导体技术有限公司 | 半导体器件及其制备方法 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0487022B1 (en) * | 1990-11-23 | 1997-04-23 | Texas Instruments Incorporated | A method of simultaneously fabricating an insulated gate-field-effect transistor and a bipolar transistor |
| US6531355B2 (en) * | 1999-01-25 | 2003-03-11 | Texas Instruments Incorporated | LDMOS device with self-aligned RESURF region and method of fabrication |
| TW584967B (en) * | 2003-01-22 | 2004-04-21 | Taiwan Semiconductor Mfg | Dual lateral diffusion MOS transistor structure having high breakdown voltage and its manufacturing method |
| US7411338B1 (en) * | 2007-01-30 | 2008-08-12 | Raytheon Company | Structural material with piezoelectric material particles |
| US20090090980A1 (en) * | 2007-10-08 | 2009-04-09 | Mingchu King | Asymmetric-ldd mos device |
| JP4700043B2 (ja) * | 2007-11-07 | 2011-06-15 | Okiセミコンダクタ株式会社 | 半導体素子の製造方法 |
| US8174070B2 (en) * | 2009-12-02 | 2012-05-08 | Alpha And Omega Semiconductor Incorporated | Dual channel trench LDMOS transistors and BCD process with deep trench isolation |
| US8269277B2 (en) * | 2010-08-11 | 2012-09-18 | Fairchild Semiconductor Corporation | RESURF device including increased breakdown voltage |
-
2012
- 2012-12-25 TW TW101149675A patent/TWI476926B/zh not_active IP Right Cessation
-
2013
- 2013-10-02 US US14/044,626 patent/US20140179079A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| TWI476926B (zh) | 2015-03-11 |
| US20140179079A1 (en) | 2014-06-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI476926B (zh) | 橫向雙擴散金屬氧化物半導體元件製造方法 | |
| US9660020B2 (en) | Integrated circuits with laterally diffused metal oxide semiconductor structures and methods for fabricating the same | |
| CN102148247B (zh) | 增加击穿防护电压的横向扩散金属氧化物半导体元件与制作方法 | |
| TWI608546B (zh) | 橫向雙擴散金屬氧化物半導體元件及其製造方法 | |
| TWI624065B (zh) | 雙擴散金屬氧化物半導體元件及其製造方法 | |
| TWI440181B (zh) | 高壓金屬氧化物半導體元件與製作方法 | |
| JP6346777B2 (ja) | 半導体装置の製造方法 | |
| TWI523232B (zh) | 金屬氧化物半導體元件及其製造方法 | |
| CN106469755A (zh) | 横向双扩散金属氧化物半导体元件及其制造方法 | |
| TWI595570B (zh) | 具有雙井區之金屬氧化物半導體元件及其製造方法 | |
| CN104659094A (zh) | 横向双扩散金属氧化物半导体元件及其制造方法 | |
| US8912601B2 (en) | Double diffused drain metal oxide semiconductor device and manufacturing method thereof | |
| TWI484634B (zh) | 隔離元件及其製造方法 | |
| TWI503892B (zh) | 高壓元件及其製造方法 | |
| CN102903752B (zh) | 高压元件及其制造方法 | |
| TWI484631B (zh) | 雙擴散金屬氧化物半導體元件及其製造方法 | |
| TWI434331B (zh) | 空乏型金屬氧化物半導體元件之製造方法 | |
| JP2015149355A (ja) | 半導体素子及びその製造方法 | |
| JP5784269B2 (ja) | 半導体装置及びその製造方法 | |
| TWI535022B (zh) | 高壓元件製造方法 | |
| TWI469349B (zh) | 高壓元件及其製造方法 | |
| TWI476925B (zh) | 雙擴散汲極金屬氧化物半導體元件及其製造方法 | |
| CN110838512A (zh) | 高压元件及其制造方法 | |
| CN108807379B (zh) | 具有可调整临界电压的高压耗尽型mos元件及其制造方法 | |
| CN106601819A (zh) | Pldmos器件及其制造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |