TW201202818A - Display device - Google Patents
Display device Download PDFInfo
- Publication number
- TW201202818A TW201202818A TW099130882A TW99130882A TW201202818A TW 201202818 A TW201202818 A TW 201202818A TW 099130882 A TW099130882 A TW 099130882A TW 99130882 A TW99130882 A TW 99130882A TW 201202818 A TW201202818 A TW 201202818A
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- oxide semiconductor
- layer
- gate
- semiconductor layer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/84—Combinations of enhancement-mode IGFETs and depletion-mode IGFETs
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0275—Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of El Displays (AREA)
- Electrodes Of Semiconductors (AREA)
- Shift Register Type Memory (AREA)
Description
201202818 六、發明說明: 【發明所屬之技術領域】 本發明關於包括具氧化物半導體之電晶體的顯示裝置 【先前技術】 如同典型於液晶顯示裝置中所見,形成於例如玻璃基 板之平板上的薄膜電晶體(TFT ),通常係使用半導體材 料製造,例如非晶矽或多晶矽。使用非晶矽製造之TFT具 有低場效移動性,但可形成於大玻璃基板之上。另一方面 ,使用晶體矽製造之TFT具有高場效移動性,但由於例如 雷射退火之結晶步驟的必要性,電晶體並非總適於形成於 大玻璃基板之上。 鑑於上述,注意已被吸引至一種技術,藉此TFT係使 用氧化物半導體做爲半導體材料製造,並應用於電子產品 或光學裝置。例如,專利文獻1及專利文獻2揭露一種技術 ,藉此TFT係使用鋅氧化物或In-Ga-Zn-O基氧化物半導體 做爲半導體材料製造,並用做影像顯示裝置之開關元件等 〇 其中通道形成區係形成於氧化物半導體中之TFT的場 效移動性,高於使用非晶矽之TFT的場效移動性。氧化物 半導體膜可經由噴濺法等在3 00°C或更低之溫度下形成, 且包括氧化物半導體之TFT的製造程序較使用多晶矽之 TFT的製造程序簡單。 201202818 使用氧化物半導體而於玻璃基板或塑料基板等上形成 之TFT,預期將應用於顯示裝置,諸如液晶顯示裝置、電 致發光顯示裝置(亦稱爲EL顯示裝置)及電子紙。 若包括氧化物半導體之TFT應用於顯示裝置,TFT可 應用於例如畫素部中所包括之TFT,或驅動電路中所包括 之TFT。顯示裝置之驅動電路包括例如移位暫存器電路或 緩衝器電路,而移位暫存器電路及緩衝器電路包括邏輯電 路。因而,經由使用包括氧化物半導體之TFT做爲邏輯電 路中之TFT,可改進驅動電路之驅動速度。 在上述顯示裝置中,存在一個問題,其中於製造或作 業期間,在元件、電極或布線中造成不希望的電荷集結。 例如,若爲電晶體,該等電荷集結將產生寄生通道而允許 漏電流流動。此外,若爲底閘電晶體,有時候電荷將集結 於半導體層的表面或背通道部中(即夾於形成於半導體層 之上的源極電極及汲極電極之間之半導體層區域),並產 生寄生通道。此外,氧化物半導體具有做爲半導體之極寬 帶隙;因此,當氧化物半導體用做電晶體之通道形成層時 ,電晶體具有高關態電阻。所以,在其通道形成層包括氧 化物半導體之電晶體中,可能發生不希望的電荷集結,並 因而可能產生寄生通道且漏電流可能流動。因此,爲體現 所需要之驅動電路及畫素部,產生寄生通道之不希望的電 荷集結較佳地小爲好。 〔參考〕 〔專利文獻1〕日本公開專利申請案No. 2007-1 23 86 1 201202818 〔專利文獻2〕日本公開專利申請案No. 2007-96055 【發明內容】 本發明之一實施例之目標爲減少不希望的電荷集結。 本發明之一實施例爲顯示裝置,其包括驅動電路;包 括經由信號線而電性連接至驅動電路之畫素的畫素部;及 開關元件,若電荷集結於信號線中或電性連接至信號線之 元件、電極或布線,其便選擇地開啓以放電不希望的電荷 。因此,不希望的電荷集結減少,藉此可減少漏電流。 本發明之一實施例爲顯示裝置,其包括具邏輯電路之 驅動電路,該邏輯電路包括第一電晶體,其爲空乏型電晶 體,及第二電晶體,其爲增強型電晶體;信號線;包括畫 素之畫素部,畫素顯示狀態係受經由該信號線之信號的輸 入所控制,該信號包括來自該驅動電路之影像資料;及第 三電晶體,其爲空乏型電晶體,並包括閘極、源極及汲極 。在第三電晶體中,該源極及該汲極之一係被供應參考電 壓;該源極及該汲極之另一電性連接至該信號線;及閘極 信號被輸入閘極。該第一至第三電晶體,各包括具通道形 成區之氧化物半導體層。 在本發明之一實施例中,該第一至第三電晶體,可各 包括閘極電極;閘極電極上之閘極絕緣層;閘極絕緣層上 之部分氧化物半導體層上之第一導電層及第二導電層,第 一導電層及第二導電層各做爲源極電極或汲極電極;及氧 化物半導體層、第一導電層及第二導電層上之氧化物絕緣 201202818 層。 在本發明之一實施例中,第一電晶體中氧化物半導體 層之厚度大於第二電晶體中氧化物半導體層之厚度,且第 三電晶體中氧化物半導體層之厚度大於第二電晶體中氧化 物半導體層之厚度。 在本發明之一實施例中,導電層可設於具有氧化物絕 緣層插於導電層及通道形成區之間之通道形成區之上。 依據本發明之一實施例,若發生不希望的電荷集結, 便可將電荷向外釋放。因此,可減少不希望的電荷集結。 【實施方式】 以下,將參照圖式描述本發明之實施例。請注意,本 發明不限於下列描述,且熟悉本技藝之人士將輕易地理解 ,在不偏離本發明之精神及範圍下,可以各式方式修改模 式及內容。因此,本發明不應解釋爲侷限於下列實施例之 描述。 (實施例1 ) 在本實施例中,將描述本發明之一實施例的顯示裝置 〇 將參照圖1描述本實施例中顯示裝置之結構範例。圖1 描繪本實施例中顯示裝置之結構範例。 圖1中顯示裝置包括驅動電路部101及畫素部102。此 外,顯示裝置包括信號線1〇3 » 201202818 驅動電路部1 0 1包括驅動電路1 1 1及電晶體Π 2。 驅動電路1 1 1爲一電路,控制顯示裝置之顯示作業, 並包括例如組合邏輯電路。組合邏輯電路之範例包括反相 器,其包括例如空乏型電晶體及增強型電晶體。 請注意,空乏型電晶體爲一電晶體,若電晶體爲η通 道電晶體則具有負閾値電壓,若電晶體爲ρ通道電晶體則 具有正閾値電壓,反之,增強型電晶體爲一電晶體,若電 晶體爲η通道電晶體則具有正閾値電壓,若電晶體爲ρ通道 電晶體則具有負閾値電壓。 電晶體1 1 2爲空乏型電晶體,具有閘極、源極及汲極 〇 閘極係指部分閘極電極及閘極布線,或是整個閘極電 極及閘極布線。閘極布線爲一布線,用於將至少一電晶體 之閘極電極電性連接至另一電極或另一布線。例如,顯示 裝置中掃描線便包括於閘極布線中。 源極係指部分源極區、源極電極及源極布線,或是其 整個零件。源極區爲半導體層中區域,其中電阻係數等於 或小於特定値。源極電極爲連接至源極區之部分導電層。 源極布線爲一布線,用於將至少一電晶體之源極電極電性 連接至另一電極或另一布線。例如,若顯示裝置中信號線 電性連接至源極電極,該信號線便亦包括於源極布線中。 汲極係指部分汲極區、汲極電極及汲極布線,或是其 整個零件。汲極區爲半導體層中區域,其中電阻係數等於 或小於特定値。汲極電極爲連接至汲極區之部分導電層。 -9 - 201202818 汲極布線爲一布線,用於將至少一電晶體之汲極電極電性 連接至另一電極或另一布線。例如,若顯示裝置中信號線 電性連接至汲極電極,該信號線便亦包括於汲極布線中。 在本文件(說明書、申請專利範圍、圖式等)中,由 於電晶體之源極及汲極可依據電晶體之結構、操作狀況等 而交換,其難以定義哪一爲源極或汲極。因而,在本文件 (說明書、申請專利範圍、圖式等)中,選自源極及汲極 之一端子稱爲源極及汲極之一,同時另一端子稱爲源極及 汲極之另一。 請注意,通常電壓係指兩點電位之間的差(亦稱爲電 位差)。然而,電壓之値及電位之値均以伏(V )代表, 因而難.以區別。因此,在本文件(說明書及申請專利範圍 )中,有時候一點之電位及參考之電位(亦稱爲參考電位 )之間的差即爲該點之電壓,除非特別指明。 電晶體Π 2之源極及汲極之一電性連接至信號線1 03, 且電晶體1 1 2依據閘極電壓而進入開啓狀態(ON )或關閉 狀態(OFF )。例如,如圖1中所描繪,加設掃描線1 07並 電性連接至電晶體1 1 2之閘極,且電晶體11 2之閘極電壓係 由經由掃描線1 07而輸入電晶體1 1 2之閘極的閘極信號控制 。掃描線107例如電性連接至掃描線驅動電路,藉此可控 制應用於掃描線107之電壓。電晶體1 12之源極及汲極之另 —接地或具預定電壓(亦稱爲參考電壓或Vref)。如圖1 中所描繪,例如經由配置參考電壓線1 〇 8及將電晶體1 1 2之 源極及汲極之另一電性連接至參考電壓線1 08,而將參考 -10- 201202818 電壓施予電晶體1 1 2之源極及汲極之另一。電晶體1 1 2進入 開啓狀態或關閉狀態,藉此電晶體1 1 2做爲開關元件,若 信號線1 〇 3中或電性連接至信號線1 0 3之元件、電極或布線 出現電荷集結,便於非選擇期間經由信號線1 03釋放電荷 〇 請注意,顯示裝置之結構不限於圖1中描繪之結構, 且電晶體π 2可爲包括複數通道形成區之多閘極電晶體。 此外,具有與電晶體丨丨2相同結構之複數電晶體可電性並 聯。 畫素部102包括畫素104。請注意,在畫素部1〇2中, 複數畫素1 04可以列及行排列。若複數畫素1 04係以列排列 ,便配置與畫素列數相同數量之掃描線。若複數畫素1 04 係以行排列,便配置與畫素列數相同數量之信號線。此外 ,若複數信號線係以行排列,電晶體1 1 2便針對每一信號 線而予配置,且電晶體1 1 2之源極及汲極之一可電性連接 至各信號線。 畫素104具有包括經由信號線103而來自驅動電路1 1 1 之影像資料的信號,藉此其顯示狀態得以控制。畫素1 04 例如包括諸如電晶體之開關元件,及諸如液晶元件或發光 元件之顯示元件,其狀態係經由開啓或關閉開關元件予以 控制。如圖1中所描繪的,若加設掃描線1 05,便依據例如 經由掃描線1 05輸入之信號,而設定影像資料的輸入時序 〇 請注意,在圖1中所描繪的顯示裝置中,驅動電路111 -11 - 201202818 中空乏型電晶體及用做電晶體112之空乏型電晶體可具有 相同結構;例如,可均具有包括通道形成區之氧化物半導 體層。此外,在圖1中所描繪的顯示裝置中,驅動電路111 中空乏型電晶體及用做電晶體112之空乏型電晶體可具有 相同導電類型β然而,本實施例並不侷限於此;例如,電 晶體112之結構可與驅動電路111中電晶體之結構不同。 此外,例如可使用底閘電晶體做爲驅動電路1 Π中電 晶體及電晶體112。 此外,電晶體112之通道寬度可大於驅動電路111中電 晶體之通道寬度。經由便電晶體112之通道寬度充分大, 可減少電晶體1 1 2之開關作業上不希望的電荷集結效應。 其次,將描述圖1中所描繪之顯示裝置的作業範例。 請注意,在本特定範例中,電晶體Π 2爲η通道電晶體,而 經由掃描線105及掃描線107輸入之掃描信號爲具有第一電 壓位準及第二電壓位準之二進制數位信號。經由掃描線 105輸入之掃描信號具有第一電壓位準之電壓VI (亦簡稱 爲VI)及第二電壓位準之電壓V2(亦簡稱爲V2):反之 ,經由掃描線107輸入之掃描信號具有第一電壓位準之電 壓V2及第二電壓位準之電壓V3(亦簡稱爲V3)。電壓VI 高於電壓V2,電壓V3低於電壓V2,及電壓V2處於接地電 位。此外,接地電位(亦稱爲Vgnd )應用於參考電壓線 108 ° 圖1所描述之顯示裝置的作業範例劃分爲未選擇畫素 104之期間(亦稱爲非選擇期間)及選擇畫素1〇4之期間( -12- 201202818 亦稱爲選擇期間)。若複數畫素1 04係以列及行排列,非 選擇期間爲無畫素104被選擇之期間,反之,選擇期間爲 任一畫素104被選擇之期間。 首先,在非選擇期間,掃描線105之電壓爲電壓V2, 掃描線107之電壓(亦稱爲¥1()7)爲電壓V2。 由於電晶體1 1 2因掃描線1 07之電壓而於此時進入開啓 狀態,信號線103及參考電壓線108便形成電性連接;因此 ,若電荷集結於信號線1 03中或電性連接至信號線1 03之元 件、電極或布線,集結之電荷便經由信號線1 03及電晶體 1 12釋放至參考電壓線108。 其次,在選擇期間,掃描線105之電壓改變爲電壓VI ,及掃描線107之電壓改變爲電壓V3。 此時,電晶體Η 2進入關閉狀態;因此,包括影像資 料之信號便經由信號線1 03從驅動電路1 1 1輸入至畫素1 04 。輸入包括影像資料之信號的畫素1 04便依據輸入影像資 料形成顯示狀態。 若複數畫素1 04亦以列及行排列,便實施類似作業。 首先,因爲電性連接至各信號線103之電晶體112於非選擇 期間進入開啓狀態,信號線1 〇3及參考電壓線108便形成電 性連接;因此,若電荷集結於信號線1 03中或電性連接至 信號線1 03之元件、電極或布線,電荷便經由信號線1 03及 電晶體1 1 2釋放至參考電壓線1 08。在選擇期間,電晶體 1 12進入關閉狀態,且影像資料經由掃描線105連續輸入至 畫素1 04。輸入影像資料之畫素形成顯示狀態。 -13- 201202818 可配置電晶體1 1 2進入開啓狀態之複數個非選擇期間 。例如,可於訊框之選擇期間與下一訊框之選擇期間之間 配置非選擇期間,以切換電晶體1 1 2爲開啓狀態。 如上述,在本實施例之顯示裝置中,若電荷集結於電 性連接至信號線之元件、電極或布線,集結之電荷可經由 信號線而選擇地釋放至參考電壓線。此外,當使用底閘電 晶體形成顯示裝置時,若電荷集結於背通道部中,集結之 電荷可經由信號線釋放至參考電壓線。因此,可抑制寄生 通道之產生,及可減少漏電流。 此外,當空乏型電晶體用做電晶體以釋放不希望的集 結之電荷時,電晶體可切換爲開啓狀態而無電壓應用。因 此,當顯示裝置未作業時可釋放不希望的集結之電荷。因 此,可抑制對於顯示作業之影響。 (實施例2 ) 在本實施例中,將描述本發明之一實施例之顯示裝置 中驅動電路部的結構範例。 將參照圖2A及2B描述本實施例之驅動電路部結構。圖 2A及2B描繪本實施例中驅動電路部之結構範例。圖2A爲 俯視圖,圖2B爲沿圖2A之線Z1-Z2及線Z3-Z4的截面圖。 圖2A及2B所描述之驅動電路部包括基板201上之電晶 體251、電晶體252及電晶體253。 電晶體251及電晶體252爲用於圖1所描述之驅動電路 111的邏輯電路中之元件範例。圖3描述電晶體之等效電路 -14 - 201202818 圖。 電晶體2 5 1爲空乏型電晶體,且高電源電壓(亦稱爲 Vdd )係應用於其源極及汲極之一。電晶體之閘極與源極 及汲極之另一彼此電性連接(即電晶體2 5 1爲相連二極體 )0 請注意,儘管閘極與源極及汲極之另一於圖3所描述 之電晶體25 1中電性連接(即電晶體25 1爲相連二極體), 但結構不侷限於此。例如,閘極可電性連接至電晶體2 5 1 之源極及汲極之一。此外,另一信號可經由閘極輸入。 電晶體2 5 2爲增強型電晶體,其中信號經由閘極輸入 ,電晶體252之源極及汲極之一電性連接至源極及汲極之 另一,且低電源電壓(亦稱爲Vss )應用於源極及汲極之 另一。低電源電壓爲例如接地電位或特定電壓。 請注意,高電源電壓遠高於低電源電壓,且低電源電 壓遠低於高電源電壓。各値係依據電路規格等而適當設定 ,因而對於値並無特別限制。例如,甚至當Vdd之値高於 Vss之値時,|Vdd|之値並未高於|Vss|之値。再者,甚至當 Vdd之値高於Vss之値時,Vgnd之値並非總是等於或高於 V s s之値。 例如,當高位準數位信號輸入至電晶體25 1之閘極做 爲輸入信號(亦稱爲IN )時,邏輯電路輸出低位準數位信 號做爲輸出信號(亦稱爲OUT ),反之,當低位準數位信 號輸入至電晶體251之閘極時,邏輯電路便輸出高位準數 位信號做爲輸出信號。 -15- 201202818 電晶體25 3相應於圖1所描述之電晶體1 12。 其次,將描述電晶體之結構。電晶體251包括基板201 上之閘極電極211a、閘極電極211a上之閘極絕緣層202、 具閘極絕緣層202插入其間之閘極電極21 la上之氧化物半 導體層223a、及部分氧化物半導體層223a上之導電層215a 及導電層215b。 電晶體252包括基板201上之閘極電極21 lb、閘極電極 2 1 lb上之閘極絕緣層202、具閘極絕緣層202插入其間之閘 極電極211b上之氧化物半導體層22 3b、及部分氧化物半導 體層223b上之導電層21 5b及導電層215c。 電晶體253包括基板201上之閘極電極21 lc、閘極電極 21 lc上之閘極絕緣層202、具閘極絕緣層202插入其間之閘 極電極211c上之氧化物半導體層223c、及部分氧化物半導 體層223c上之導電層215b及導電層215d。 每一導電層21 5a至21 5d做爲源極電極或汲極電極。 氧化物半導體層223 a至223 c歷經脫水或脫氫,且形成 氧化物絕緣層207以接觸氧化物半導體層223 a至223 c。包 括該等氧化物半導體層做爲通道形成層之電晶體具有高可 靠性,因爲長期使用或高負載而難以發生第V次移位。 請注意,氮化物絕緣層可設於氧化物絕緣層2 07之上 。較佳的是,與閘極絕緣層202接觸之氮化物絕緣層或做 爲基底之絕緣層,係配置低於氧化物絕緣層207,以便防 堵諸如濕氣、氫離子及〇H_2雜質從基板的側表面附近進 入。特別有效的是使用矽氮化物層做爲閘極絕緣層2 〇 2, -16- 201202818 接觸氧化物絕緣層207或做爲基底之絕緣層。換言之,當 矽氮化物層係設於氧化物半導體層之上、之下或周圍,以 便圍繞氧化物半導體層時,可改進顯示裝置之可靠性。 此外,在圖2A及2B所描述之驅動電路部中,平面化絕 緣層21 6係設於氧化物絕緣層207之上。此外,導電層217a 係設於具氧化物絕緣層207及平面化絕緣層21 6插入其間之 氧化物半導體層223 a之上,導電層21 7b係設於具氧化物絕 緣層207及平面化絕緣層216插入其間之氧化物半導體層 223b之上,及導電層217c係設於具氧化物絕緣層207及平 面化絕緣層216插入其間之氧化物半導體層223c之上。每 一導電層217a至217c做爲第二閘極電極。第二閘極電壓應 用於導電層217a至217c,藉此可控制電晶體251至253之閾 値電壓。 請注意,平面化絕緣層2 1 6並非必要配置。若未配置 平面化絕緣層216,導電層217a至217c便可設於氧化物絕 緣層207之上(若有配置,則設於氮化物絕緣層之上)。 例如,等於或高於源極電極電壓之電壓應用於每一導 電層21 7a至2 17c,電晶體之閩値電壓便偏移至負端;當低 於源極電極電壓之電壓應用於每一導電層217a至217c時, 電晶體之閾値電壓便偏移至正端。 例如,若爲空乏型電晶體,當第二閘極電極之電壓設 定爲充分低於源極電極電壓時,閾値電壓可偏移至正端。 因此,經由使用第二閘極電極,空乏型電晶體可選擇地改 變爲增強型電晶體。 -17- 201202818 若爲增強型電晶體,當第二閘極電極之電壓設定 分高於源極電極電壓時,閩値電壓可偏移至負端。因 經由使用第二閘極電極,增強型電晶體可選擇地改變 乏型電晶體。 此外,若爲增強型電晶體,當第二閘極電極之電 定爲充分低於源極電極電壓時,閾値電壓可進一步偏 正端》因此,經由應用充分低電壓予第二閘極電極, 體之特性可改變,使得甚至當輸入信號爲高時,電晶 保持關閉。 以上述方式,可經由應用於第二閘極電極之電壓 制具第二閘極電極之電晶體的閾値電壓。因此,若第 極電壓應用於各第二閘極電極,電晶體251便成爲空 ,同時電晶體252便成爲增強型,例如,可使用包括 物半導體之電晶體配置邏輯電路。此外,經由配置空 電晶體253,便將配置若電荷集結於信號線中或電性 至信號線之元件、電極或布線,用於釋放電荷之空乏 晶體。因此,即使在使用包括氧化物半導體之電晶體 示裝置中,亦可減少漏電流。此外,當使用底閘電晶 成顯示裝置時,若電荷集結於背通道部中,集結之電 經由信號線釋放至參考電壓線。因此,可抑制寄生通 產生,及可減少漏電流。 請注意,儘管在圖2A及2 B所描述之驅動電路部中 電層217a至217c分別設於電晶體251至253之上,結構 限於此。例如,做爲第二閘極電極之導電層可僅設於 爲充 此, 爲空 壓設 移至 電晶 體仍 ,控 二閘 乏型 氧化 乏型 連接 型電 的顯 體形 荷可 道之 ,導 不侷 做爲 -18- 201202818 增強型電晶體之電晶體之上,或僅設於做爲空乏型電晶體 之電晶體之上。 此外,本實施例之顯示裝置可具有一種結構,其中邏 輯電路中電晶體之閘極電極係直接連接至其他電晶體之源 極電極或汲極電極。例如,若閘極絕緣層202中形成開口 ,使得電晶體251之閘極電極21 la可接觸電晶體252之導電 層2 1 5b,可配置有利的接觸,藉此可減少接觸阻抗。因此 ,可減少開口數量,結果減少邏輯電路所佔據之區域。 另一方面,本實施例之顯示裝置可具有圖4所描述之 結構。在此結構中,做爲一對緩衝器層之氧化物導電層 21 4a及氧化物導電層214b係設於氧化物半導體層22 3 a之上 ,且做爲一對電極之導電層21 5a及導電層21 5b經配置而接 觸電晶體251中之氧化物導電層214a及氧化物導電層214b ;做爲一對緩衝器層之氧化物導電層2 14c及氧化物導電層 214d係設於氧化物半導體層223b之上,且做爲一對電極之 導電層215b及導電層215c經配置而接觸電晶體252中之氧 化物導電層214c及氧化物導電層214d ;及做爲一對緩衝器 層之氧化物導電層214e及氧化物導電層210係設於氧化物 半導體層223 c之上,且做爲一對電極之導電層215b及導電 層215d經配置而接觸電晶體253中之氧化物導電層214e及 氧化物導電層214f。 氧化物導電層214a及氧化物導電層214b和氧化物導電 層214e及氧化物導電層21 4d,具有較氧化物半導體層223a 及氧化物半導體層223b更高的電導率,並做爲電晶體251 -19- 201202818 及電晶體2 5 2之源極區及汲極區。 有關用於形成氧化物導電層214a至21 4f之氧化物導電 膜,可使用傳輸可見光之導電材料膜,諸如In-Sn-Zn-0基 、In-Al-Zn-Ο 基、Sn-Ga-Zn-Ο 基、Al-Ga-Ζη-Ο 基、Sn-Al-Ζη-0 基、Ιη-Ζη-0 基、Sn-Zn-Ο 基、Al-Ζη-Ο 基、In-Sn-Ο 基 、In-Ο基、Sn-O基或Ζη-0基金屬氧化物。氧化物導電膜之 厚度適當地設定介於1 nm至300 urn (含)之範圍。若使用 噴濺法,較佳的是以包括2 wt%至1 0 wt% (含)之Si 02的 目標實施膜形成,使得抑制結晶之SiOx ( x>0 )包括於透 光導電膜中,而透光導電膜可於之後爲脫水或脫氫實施之 熱處理中免於結晶。 此外,若In-Ga-Zn-Ο基膜用做氧化物半導體層及氧化 物導電層,例如可於不同膜形成狀況下分別形成做爲通道 形成區之氧化物半導體層223 a至223 c,及做爲源極區及汲 極區之氧化物導電層214a至214f。 例如,若經由噴濺法之膜形成,使用於氬氣中形成之 氧化物半導體膜而形成之氧化物導電層214a至214f,具有 η型電導率,及具有0.01 eV至0.1 eV (含)之活化能(AE )° 請注意,在本實施例中,氧化物導電層2〗4a至21 4f爲 In-Ga-Zn-O基膜並包括至少非晶成分。再者,氧化物導電 層214a至2 1 4f可包括晶粒(亦稱爲奈米晶體)。氧化物導 電層214a至214f中晶粒具有約1 nm至10 nm直徑,典型約2 nm至 4 nm ° -20- 201202818 氧化物導電層2 1 4a至2 1 4f並非必要配置,但若氧化物 導電層214a至214f設於做爲通道形成層之氧化物半導體層 223a至223c與做爲源極電極及汲極電極之導電層215a至 2 1 5 d之間’便可獲得良好電性接合,且電晶體2 5 1至2 5 3可 穩定操作。再者,可於筒汲極電壓下維持高移動性。 接著,將參照圖5A至5C、圖6A及6B描述圖2所描述之 驅動電路部的製造方法。圖5A至5C、圖6A及6B爲圖2A及 2B所描述之驅動電路部的製造方法範例之截面圖。 首先,準備基板201。導電膜形成於基板201之上,並 實施第一光刻步驟以形成閘極電極2 1 1 a、閘極電極2 1 1 b及 間極電極211c (詳圖5A)。請注意,所形成之閘極電極較 佳地具有錐形形狀。 必要的是基板201具有絕緣表面及具有至少足夠耐熱 以支撐之後實施之熱處理。有關基板2 0 1,例如可使用玻 璃基板等。 有關玻璃基板,若之後熱處理之溫度高,較佳地使用 應變點爲73 0。(:或更高之玻璃基板。有關玻璃基板,係使 用玻璃材料,諸如鋁矽酸鹽玻璃 '鋁硼矽酸鹽玻璃或鋇硼 矽酸鹽玻璃。請注意,由於包含較硼酸更大量的鋇氧化物 (BaO),可獲得耐熱及更實用之玻璃基板。因而,較佳 地使用包含較B2〇3更多BaO之玻璃基板。 請注意,可使用以絕緣體形成之基板,諸如陶瓷基板 、石英基板或藍寶石基板,做爲基板20 1,取代上述玻璃 基板。另一方面,可使用結晶玻璃基板等。 -21 - 201202818 做爲基膜之絕緣膜可設於基板20 1及閘極電極2 1 1 a至 21 lc之間。基膜具有避免雜質元素從基板201擴散之功能 ,並可經形成而具有單層或使用一或多項砂氮化物膜、砂 氧化物膜、矽氮化物氧化物膜及氮氧化矽膜之堆疊層結構 〇 有關形成閘極電極21 la至21 lc之導電膜的材料範例, 可使用諸如鉬、鈦、鉻、鉬、鎢、鋁、銅、銨或銃之金屬 材料,或包含任一該些材料做爲主成分之合金材料。形成 閘極電極211 a至211c之導電膜可以單一膜或包含一或多項 該些材料之堆疊膜予以形成。 有關形成閘極電極21 la至21 lc之導電膜,較佳地可使 用例如包括鈦膜、設於鈦膜之上之鋁膜及設於鋁膜之上之 鈦膜的三層堆疊膜,或包括鉬膜、設於鉬膜之上之鋁膜及 設於鋁膜之上之鉬膜的三層堆疊膜。不用說,單層膜、雙 層堆疊膜或四或更多層堆疊膜可用做金屬導電膜。當鈦膜 、鋁膜及鈦膜之導電膜之堆疊用做導電膜時,可經由以氯 氣之乾式蝕刻法實施蝕刻。 接著,閘極絕緣層202形成於閘極電極211a至211c之 上。 可經由電漿CVD法、噴濺法等形成閘極絕緣層202而 具有任一矽氧化物層、矽氮化物層、氮氧化矽層及矽氮化 物氧化物層之單層或堆疊層結構。例如,當形成氮氧化矽 層時,可經由使用SiH4、氧及氮做爲膜形成氣體之電漿 CVD法而予形成。閘極絕緣層202具有100 nm至500 nm ( -22- 201202818 含)之厚度。若爲堆疊層結構,具50 nm至200 nm (含) 厚度之第一閘極絕緣層及具5 nm至300 nm (含)厚度之第 二閘極絕緣層依序堆疊。當使用矽目標摻雜磷或硼而形成 之矽氧化物膜用做閘極絕緣層202時,可抑制雜質(諸如 濕氣、氫離子及OH·)進入。 在本實施例中,具有200 nm或更少厚度之矽氮化物層 經由電漿CVD法而形成做爲閘極絕緣層202。 接著,具2 rim至200 nm (含)厚度之氧化物半導體膜 形成於閘極絕緣層202之上。厚度較佳地爲50 nm或更少, 以便氧化物半導體膜可爲非結晶,即使當氧化物半導體膜 形成後實施脫水或脫氫之熱處理時亦然。經由使氧化物半 導體膜之厚度小,可抑制當氧化物半導體膜形成後實施熱 處理時之結晶。 請注意,在經由噴濺法形成氧化物半導體膜前,於膜 形成時產生之粉狀物質,附著於閘極絕緣層20 2之表面, 較佳地經由反向噴濺而移除,其中導入氬氣並產生電漿。 反向噴濺係指一種方法,其中無電壓應用於目標側,RF電 源用於將電壓應用於氬氣中基板側,而於基板附近產生電 漿,使得表面可修改。請注意,除了氬氣外,可使用氮、 氦、氧等。 有關氧化物半導體膜,可使用下列任一項:In-Ga-Zn-〇基膜、In-Sn-Zn-O基氧化物半導體膜、In-Al-Ζη-Ο基氧化 物半導體膜、Sn-Ga-Zn-Ο基氧化物半導體膜、Al-Ga-Zn-0 基氧化物半導體膜、Sn-Al-Zn-Ο基氧化物半導體膜、In- -23- 201202818
Zn-O基氧化物半導體膜、Sn-Zn-Ο基氧化物半導體膜、Al-Zn-O基氧化物半導體膜、In-Sn-Ο基氧化物半導體膜、In-〇基氧化物半導體膜、Sn-Ο基氧化物半導體膜及Ζη-0基氧 化物半導體膜。在本實施例中,氧化物半導體膜係使用In-Ga-Zn-O基氧化物半導體目標經由噴濺法而予形成。另一 方面,氧化物半導體膜可於稀有氣體(典型爲氬氣)、氧 氣或包含稀有氣體(氬)及氧之混合氣體中經由噴濺法而 予形成。當使用噴濺法時,以包括2 wt%至1 0 wt% (含) 之Si02的目標形成膜,使得抑制結晶之SiOx ( x>0 )包括 於氧化物半導體膜中。因此,可抑制後續脫水或脫氫之熱 處理中氧化物半導體層之結晶形成。 氧化物半導體膜較佳地爲包含銦(In)之氧化物半導 體膜。更佳地,爲包含銦(In )及鎵(Ga )之氧化物半導 體膜。 此處,氧化物半導體膜之形成係使用包含銦(In )、 鎵(Ga)及鋅(Zn)(成分比 In203:Ga203:Zn0=l : 1 : 1〔摩 爾比〕)之氧化物半導體目標,在基板及目標之間距離爲 100 mm的狀況下,壓力爲0.6 Pa,直流(DC)電源爲〇·5 kW,及大氣爲氧(氧流比例爲1 〇〇% )。請注意,脈衝直 流(DC)電源較佳,因爲可減少於膜形成時產生之粉狀物 質,及可使膜厚度均勻。在本實施例中,使用In-Ga-Zn-0 基氧化物半導體目標經由噴濺法形成In-Ga-Zn-0基膜,做 爲氧化物半導體膜。 噴濺法之範例包括RF噴濺法,其中將高頻電源用做噴 -24- 201202818 濺電源;DC噴濺法,其中將DC電源用做噴濺電源;及脈 衝DC噴濺法,其中偏壓係以脈衝方式應用。RF噴濺法主 要用於絕緣膜形成處,及DC噴濺法主要用於金屬導電膜形 成處。 此外,亦存在多重來源噴濺設備,其中可設定複數個 不同材料之目標。基此多重來源噴濺設備,可形成不同材 料之膜堆疊於相同腔室中,或可經由相同時間在相同腔室 中複數類材料之電力釋放而形成膜。 此外,存在設於腔室內部具磁性系統並用於磁控管噴 濺法之噴濺設備,及用於ECR噴濺法之噴濺設備,其中使 用利用微波產生之電漿而未使用輝光放電。 而且,有關使用噴濺法之沈積法,亦存在反應噴濺法 ,其中目標物質及噴濺氣體成分於沈積期間彼此化學反應 ,以形成其薄複合膜,及偏壓噴濺法,其中電壓亦於沈積 期間應用於基板。 接著,氧化物半導體膜經由第二光刻步驟而處理爲島 形,藉此形成氧化物半導體層223 a、氧化物半導體層22 3 b 及氧化物半導體層223 c (詳圖5B )。請注意,在第二光刻 步驟之後,較佳的是氧化物半導體層223 a至223 c於惰性氣 體(諸如氮、氦、氖或氬氣)中歷經熱處理(於40 0°C或 更高,並低於750°C ),以於各層中移除雜質,諸如氫及 水。 其次,氧化物半導體層歷經脫水或脫氫。於40 〇°C或 更高並低於75 0°C之溫度實施脫水或脫氫之第一熱處理, -25- 201202818 較佳地爲425°C或更高並低於750°C。請注意,若爲425°C 或更高並低於75 0°C之溫度,熱處理時間爲一小時或更短 ,反之,若溫度低於425 °C,熱處理時間便長於一小時。 此處,基板被置入電爐,其爲一種熱處理設備,係於氮氣 中實施氧化物半導體層之熱處理。之後,氧化物半導體層 未暴露於空氣及水,且避免氫再次混入氧化物半導體層。 在本實施例中,於氮氣及熔爐中,從氧化物半導體層歷經 脫水或脫氫之加熱溫度T實施緩慢冷卻,至足夠低之溫度 以避免水再次進入,具體地爲低於加熱溫度T達100°C或更 多之溫度。再者,不限於氮氣,脫水或脫氫係於氨、氖、 氬氣等中實施。 請注意,熱處理設備不限於電爐,且設備可具有經由 來自諸如阻抗加熱器之加熱器的熱傳導或熱輻射而加熱目 標之裝置。例如可使用快速熱退火(RTA )設備,諸如氣 體快速熱退火(GRTA)設備或燈快速熱退火(LRTA)設 備。LRT A設備爲一種設備,用於經由輻射從燈發射之光 (電磁波)而加熱目標,該燈諸如鹵素燈、金屬鹵化物燈 、氙弧燈、碳弧燈、高壓鈉燈或高壓水銀燈。GRTA設備 爲一種設備,用於使用高溫氣體之熱處理。有關該等氣體 ,係使用難以與熱處理之目標反應的惰性氣體。例如使用 氮或諸如氬氣之稀有氣體。 當氧化物半導體層於400°C或更高並低於750°C下歷經 熱處理時,可達成氧化物半導體層之脫水或脫氫;因此, 可避免水(H20 )於後續步驟中再次包含於氧化物半導體 -26- 201202818 層中。 請注意,在第一熱處理中’較佳的是水、氫等未包含 於氮或諸如氦、氖或氬氣之稀有氣體中。在第一熱處理中 ,氮或諸如氦、氖或氬氣之稀有氣體被導入熱處理設備, 較佳地具有6N ( 99.9999% )或更高純度,更佳地爲7N ( 99.99999% )或更高(即雜質濃度較佳地爲1 ppm或更低, 更佳地爲〇 . 1 P P m或更低)。 請注意,氧化物半導體層有時候經由結晶而成爲微晶 層或多晶層,取決於第一熱處理之狀況或氧化物半導體層 之材料。例如,氧化物半導體層可結晶而成爲具有90%或 更高或80%或更高結晶度之微晶半導體層。此外,依據第 一熱處理之狀況及氧化物半導體層之材料,氧化物半導體 層可成爲包含無晶質成分之非結晶氧化物半導體層。 氧化物半導體層在第一熱處理之後,改變爲缺氧及低 阻抗氧化物半導體層,即η型低阻抗氧化物半導體層。氧 化物半導體層在第一熱處理之後較氧化物半導體層剛形成 之後具有更高載子濃度,較佳地具有1 X 1018 /cm3或更高 之載子濃度。 請注意,依據第一熱處理之狀況或閘極電極之材料, 閘極電極2 1 1 a至2 1 1 c可結晶爲微晶層或多晶層。例如,若 銦氧化物-錫氧化物合金層用做閘極電極2 1 1 a至2 1 1 c,閘 極電極211a至211c於450°C經由第一熱處理達一小時而結 晶’但若包含矽氧化物之銦氧化物-錫氧化物合金層用做 閘極電極2 11 a至2 1 1 c ’那麼閘極電極2 1 1 a至2 1 1 c將不結晶 -27- 201202818 在氧化物半導體膜被處理爲島形氧化物半導體層之前 ,可於氧化物半導體膜上實施氧化物半導體層之第一熱處 理。在這種情況下,基板於第一熱處理後,被取出熱處理 設備並歷經光刻步驟。 接著,於閘極絕緣層202及氧化物半導體層223 a至 22 3 c上形成用於形成電晶體之源極電極及汲極電極的導電 膜。 對導電膜而言,使用選自鈦(Ti)、鉬(Mo)、鎢( W )、鋁(A1)、鉻(Cr)、銅(Cu)及鉅(Ta)之元素 、包含任一該些元素做爲成分之合金、包含任一該些元素 組合等之合金等。導電膜並不侷限於包含任一該些元素之 單層,可爲二或更多層之堆疊。在本實施例中,形成三層 導電膜,其中鈦膜(具100 nm厚度)、鋁膜(具200 nm厚 度)及鈦膜(具〗〇〇 nm厚度)相堆疊。除了鈦膜,可使用 鈦氮化物膜。 請注意,若以200°C至600°C實施熱處理,導電膜較佳 地具有耐熱,而可支撐此熱處理。例如,較佳地使用鋁合 金,其中避免增加凸起之元素或導電膜與耐熱導電膜堆疊 。請注意,有關形成導電膜之方法,使用噴濺法、真空蒸 發法(電子束蒸發法等)、電弧離子鍍法或噴霧法。另一 方面,導電膜之形成可經由網版印刷法、噴墨法等釋放銀 、金、銅等導電奈米糊,接著烘乾該奈米糊。 接著,實施第三光刻步驟,其中抗蝕罩23 3 a、抗蝕罩 -28- 201202818 23 3b、抗蝕罩2 3 3 c及抗蝕罩2 3 3 d形成於用以形成電晶體之 源極電極及汲極電極的導電膜之上,導電膜使用抗蝕罩 2 3 3 a至23 3 d部分蝕刻,以形成導電層215a、導電層215b、 導電層215c及導電層215d (詳圖5C)。 在第三光刻步驟中,僅位於氧化物半導體層之上並與 其接觸之導電膜被選擇地移除。例如,當氨過氧化物混合 物(氫過氧化物:氨:水=5 : 2 : 2組成重量比)等用做鹼 性蝕刻劑,以便選擇地僅移除部分位於In-Ga-Ζη-Ο基氧化 物半導體層之上並與其接觸之金屬導電膜時,可選擇地移 除金屬導電膜,而以氧化物半導體形成之氧化物半導體層 可予以留下。 儘管係基於蝕刻狀況,但氧化物半導體層之暴露區可 於第三光刻步驟中蝕刻。在這種情況下,氧化物半導體層 夾於源極電極層及汲極電極層之間之區域(夾於導電層 215a及導電層215b之間之區域),較其被閘極電極211a上 之源極電極層或汲極電極層覆蓋之區域爲薄。此外’氧化 物半導體層夾於源極電極層及汲極電極層之間之區域(夾 於導電層215b及導電層215c之間之區域),較其被閘極電 極211b上之源極電極層或汲極電極層覆蓋之區域爲薄。此 外,氧化物半導體層夾於源極電極層及汲極電極層(夾於 導電層21 5b及導電層21 5d之間之區域),較其被閘極電極 211c上之源極電極層或汲極電極層覆蓋之區域爲薄。 接著,氧化物絕緣層207形成於閘極絕緣層202、氧化 物半導體層2〗3a、氧化物半導體層223b及氧化物半導體層 -29- 201202818 223 c之上。在此階段,部分氧化物半導體層223 a至223 c與 氧化物絕緣層207接觸。請注意,氧化物半導體層與具閘 極絕緣層插入其間之閘極電極重疊之區域爲通道形成區。 氧化物絕緣層207可經由一種方法而形成具有至少1 nm厚度,藉此諸如水或氫之雜質不會混入氧化物絕緣層; 例如,噴濺法可適當地使用。在本實施例中,經由噴濺法 形成矽氧化物膜做爲氧化物絕緣層。膜形成中基板溫度可 爲室溫至300°C (含)。在本實施例中,基板溫度爲l〇〇°C 。矽氧化物膜可經由噴濺法而於稀有氣體(典型爲氬氣) 、氧氣或包括稀有氣體(典型爲氬氣)及氧之混合氣體中 予以形成。有關目標,可使用矽氧化物目標或矽目標。例 如,基於使用矽目標,矽氧化物膜可經由噴濺法而於氧及 稀有氣體之大氣中予以形成。有關經形成而接觸氧化物半 導體層223 a至223 d之氧化物絕緣層,使用無機絕緣膜,其 不包括諸如濕氣、氫離子或OH·之雜質,並防堵外部雜質 進入。具體地,使用矽氧化物膜、矽氮化物氧化物膜、鋁 氧化物膜或鋁氮氧化物膜》請注意,經由噴濺法形成之氧 化物絕緣層特別密集’甚至其單層可用做保護膜以抑制雜 質擴散入層接觸氧化物絕緣層之現象。此外,可使用摻雜 磷(P)或硼(B)之目標,使得磷(P)或硼(B)添加 至氧化物絕緣層。 在本實施例中,氧化物絕緣層係使用具有6N純度(電 阻係數爲0.01 Qcm )之柱狀多晶摻硼矽目標,經由脈衝DC 噴濺法予以形成,其中基板及目標之間距離(T-S距離) -30- 201202818 爲89 mm,壓力爲0.4 Pa,直流(DC)電源爲6 kW’大氣 爲氧(氧流比例爲100% )。膜厚度爲3 00 nm。 氧化物絕緣層2 0 7係設於氧化物半導體層中通道形成 區之上並與其接觸,亦做爲通道保護層。 其次,(較佳地在2〇〇°C至400°C (含),例如250°C 至350°C (含)),可於惰性氣體或氮氣中實施第二熱處 理。例如,在250。C於氮氣中實施第二熱處理達一小時。 經由第二熱處理,部分氧化物半導體層223a至223c加熱同 時與氧化物絕緣層207接觸,氧化物半導體層223a至223c 之其他部分則加熱同時與導電層21 5a至21 5d接觸。 當經由第一熱處理降低阻抗之氧化物半導體層22 3 a至 223c歷經第二熱處理,同時與氧化物絕緣層207接觸時, 與氧化物絕緣層207接觸之區域形成超氧狀態。結果,氧 化物半導體層223 a至22 3 c從與氧化物絕緣層207接觸之區 域以深度方向改變爲i型氧化物半導體層(高阻抗氧化物 半導體層)(詳圖6A)。 請注意,只要在第三光刻步驟之後,第二熱處理之時 序不限於緊隨第三光刻步驟之後之時序。 接著,平面化絕緣層216形成於氧化物絕緣層207之上 。平面化絕緣層216可由耐熱有機材料形成,諸如聚醯亞 胺、丙烯酸、聚醯亞胺醯胺、苯並環丁烯、聚醯胺或環氧 樹脂。有關該等有機材料之替代品,可使用低介電常數材 料(低k材料)、矽氧烷基樹脂、磷矽酸玻璃(p s G )、摻 雜硼磷的矽玻璃(BPSG)等。平面化絕緣層可經由堆疊 -31 - 201202818 由任一該些材料形成之複數絕緣膜而予形成。 請注意,矽氧烷基樹脂係指包括使用矽氧烷基材料做 爲啓動材料所形成之Si-0-Si鍵的樹脂。矽氧烷基樹脂可包 括有機基(例如烷基或芳基)或氟基之取代基。有機基可 包括氟基。 形成平面化絕緣層2 1 6之方法並無特別限制。依據材 料,可經由下列方法形成平面化絕緣層2 1 6 :諸如噴濺法 、SOG法、旋塗法、浸漬法、噴塗法或液低釋放法(例如 噴墨法、網印或膠印):或經由使用工具(設備):諸如 刮膠刀、擠膠滾筒、簾式塗料器、刮刀塗布機等。 在抗蝕罩移除之後,形成透光導電膜。透光導電膜係 由銦氧化物(Ιη203 )、銦氧化物-錫氧化物合金(Ιη203-Sn02,縮寫爲ITO)等,經由噴濺法、真空蒸發法等而予 形成。另一方面,可使用包括氮之Al-Ζη-Ο基膜(即A1-Ζη-0-Ν基膜)、包括氮之Ζη-0基膜、或包括氮之Sn-Zn-O 基膜。請注意,Al-Zn-0-Ν基膜中鋅之比例(原子% )爲47 原子%或較低,高於Al-Zn-0-Ν基膜中鋁之比例;Α^Ζη-Ο-N基膜中鋁之比例(原子%)高於A卜Ζη-0-Ν基膜中氮之比 例。該等材料係以鹽酸基溶液蝕刻。然而,由於易於產生 殘渣,特別是在ITO蝕刻,可使用銦氧化物-錫氧化物合金 (Ιη203-Ζη0 )改進蝕刻加工。 請注意,透光導電膜中成分的比例單位爲原子百分比 ,且成分之比例係經由使用電子微探儀(ΕΡΜΑ )之分析 而予評估* -32- 201202818 接著’實施第四光刻步驟,其中形成抗蝕罩,並蝕刻 掉導電膜的不需要部分,以形成導電層21 7a至217c (詳圖 6B )。 經由上述步驟,可製造驅動電路部。 在參照圖5A至5C、圖6A及6B描述驅動電路部之製造 方法中’可以相同步驟製造驅動電路中邏輯電路之空乏型 電晶體及增強型電晶體,及爲開關元件之空乏型電晶體, 其於電荷集結於信號線中或電性連接至信號線之元件、電 極或布線時,用於釋放電荷。 請注意,在參照圖5A至5C、圖6A及6B描述之驅動電 路部的製造方法中,可經由噴墨法形成抗蝕罩。經由噴墨 法形成抗蝕罩未使用光罩;因此,可減少製造成本。 請注意,本實施例可酌情與任一其他實施例相組合。 (實施例3 ) 在本實施例中,將描述實施例1中驅動電路部結構之 另一範例。 將參照圖7A及7B描述本實施例之驅動電路部的結構範 例。圖7A及7B描繪本實施例中驅動電路部之結構範例。圖 7A爲俯視圖,圖7B爲沿圖7A之線Z1-Z2及線Z3-Z4的截面 圖。 如同圖2A及2B所描述之驅動電路部,圖7A及7B所描 述之驅動電路部包括基板2 0 1上之電晶體2 5 1、電晶體2 5 2 及電晶體2 5 3。 -33- 201202818 電晶體251及電晶體252爲圖1所描述之驅動電路111中 邏輯電路所使用元件之範例,圖3描述電晶體之等效電路 圖;因而,此處省略其描述。電晶體253相應於圖1所描述 之電晶體1 1 2。其次,將描述電晶體之結構。 電晶體25 1包括基板20 1上之閘極電極2 1 1 a、閘極電極 21 la上之閘極絕緣層202、具閘極絕緣層202插入其間之閘 極電極211a上之氧化物半導體層243a、氧化物半導體層 243 a上之氧化物半導體層2 63 a、及部分氧化物半導體層 263a上之導電層215a及導電層215b。 電晶體252包括基板201上之閘極電極211b、閘極電極 21 lb上之閘極絕緣層202、具閘極絕緣層202插入其間之閘 極電極211b上之氧化物半導體層263b、及部分氧化物半導 體層263b上之導電層215b及導電層215c。 電晶體25 3包括基板201上之閘極電極21 lc、閘極電極 21 lc上之閘極絕緣層202、具閘極絕緣層202插入其間之閘 極電極211c上之氧化物半導體層24 3b、氧化物半導體層 243b上之氧化物半導體層2 63 c、及部分氧化物半導體層 263c上之導電層215b及導電層215d。 每一導電層215 a至215 d做爲源極電極或汲極電極。 氧化物半導體層243a、氧化物半導體層243b及氧化物 半導體層2 63 a至2 63c歷經脫水或脫氫,並形成氧化物絕緣 層207以接觸氧化物半導體層263a至263c。包括該等氧化 物半導體層做爲通道形成層之電晶體具有高可靠性,因爲 長期使用或高負載而難以發生第V次移位。 -34- 201202818 請注意,氮化物絕緣層可設於氧化物絕緣層2 07之上 。較佳的是,與閘極絕緣層202接觸之氮化物絕緣層或做 爲基底之絕緣層,係配置低於氧化物絕緣層2 07,以便防 堵諸如濕氣、氫離子及〇H_之雜質從基板的側表面附近進 入。特別有效的是使用矽氮化物層做爲閘極絕緣層202, 接觸氧化物絕緣層207或做爲基底之絕緣層。換言之,當 矽氮化物層係設於氧化物半導體層之上、之下或周圍,以 便圍繞氧化物半導體層時,可改進顯示裝置之可靠性。 平面化絕緣層可設於氧化物絕緣層20 7之上(若有配 置,則設於氮化物絕緣層之上)。 在氧化物絕緣層207之上(若配置氮化物絕緣層及未 配置平面化絕緣層,則在氮化物絕緣層之上,或若配置平 面化絕緣層,則在平面化絕緣層之上),可配置第一導電 層至第三導電層··第一導電層可與氧化物半導體層24 3及 具氧化物絕緣層207插入其間之氧化物半導體層263 a重疊 :第二導電層可與具氧化物絕緣層207插入其間之氧化物 半導體層263b重疊;及第三導電層可與氧化物半導體層 243b及具氧化物絕緣層207插入其間之氧化物半導體層 26 3 c重疊。每一第一至第三導電層做爲第二閘極電極。相 同或不同第二閘極電壓應用於第一至第三導電層,藉此可 控制電晶體2 5 1至2 5 3之閾値電壓。 電晶體251中氧化物半導體層(氧化物半導體層243 a 及氧化物半導體層263 a之堆疊)之厚度大於電晶體2 5 2中 氧化物半導體層(氧化物半導體層263b )之厚度。此外, -35- 201202818 電晶體25 3中氧化物半導體層(氧化物半導體層243b及氧 化物半導體層263 c之堆疊)之厚度大於電晶體25 2中氧化 物半導體層(氧化物半導體層263b )之厚度。隨著氧化物 半導體層之厚度增加,完全耗盡氧化物半導體層並將電晶 體帶入關閉狀態所需之閘極電極負電壓的絕對値增加。結 果,包括厚氧化物半導體層做爲通道形成層之電晶體形同 空乏型電晶體。 如同圖7 A及7B中範例所描述的,經由調整氧化物半導 體層之厚度,本實施例之顯示裝置可包括一基板上之驅動 電路,其包括空乏型電晶體及增強型電晶體,及若電荷集 結於信號線中或電性連接至信號線之元件、電極或布線, 用以釋放電荷之空乏型電晶體。因此,可減少電荷集結。 此外,當使用底閘電晶體形成顯示裝置時,若電荷集結於 背通道部中,集結之電荷可經由信號線釋放至參考電壓線 。所以,可抑制寄生通道之產生,並可減少漏電流。 另一方面,本實施例之顯示裝置可具有圖8所描述之 結構。在結構中,做爲一對緩衝器層之氧化物導電層214a 及氧化物導電層214b係設於氧化物半導體層263 a之上,且 做爲一對電極之導電層215a及導電層215b經配置而接觸電 晶體251中氧化物導電層214a及氧化物導電層214b ;做爲 一對緩衝器層之氧化物導電層214c及氧化物導電層21 4d係 設於氧化物半導體層263b之上,且做爲一對電極之導電層 215b及導電層215c經配置而接觸電晶體252中氧化物導電 層214c及氧化物導電層214d ;及做爲一對緩衝器層之氧化 -36- 201202818 物導電層214e及氧化物導電層214f係設於氧化物半導體層 263 c之上,且做爲一對電極之導電層215b及導電層215d經 配置而接觸電晶體25 3中氧化物導電層214e及氧化物導電 層 2 1 4f。 每一氧化物導電層214a至214f較氧化物半導體層243a 及243b與氧化物半導體層263 a至263 c具有更高電導率,並 做爲電晶體251至253之源極區或汲極區。 有關用於形成氧化物導電層2 14a至21 4f之氧化物導電 膜,可使用傳輸可見光之導電材料膜,諸如In-Sn-Ο基、 In-Sn-Zn-Ο 基、In-Al-Zn-Ο 基、Sn-Ga-Zn-Ο 基、Al-Ga-Zn-0基、Sn-Al-Zn-Ο基、Ιη-Ζη-0基、Sn-Zn-Ο 基、Al-Ζη-Ο 基 、In-Ο基、Sn-Ο基或Ζη-0基金屬氧化物。氧化物導電膜之 厚度適當地設定介於1 nm至3 00 nm (含)之範圍。若使用 噴濺法,較佳的是以包括2 wt%至10 wt% (含)之Si02的 金屬氧化物目標實施膜形成,使得抑制結晶之SiOx ( x>0 )包括於透光導電膜中,而透光導電膜可於之後爲脫水或 脫氫實施之熱處理中免於結晶。 此外,若In-Ga-Zn-Ο基膜用做氧化物半導體層及氧化 物導電層,例如可於不同膜形成狀況下分別形成做爲通道 形成區之氧化物半導體層24 3a、氧化物半導體層243b及氧 化物半導體層263a至263c,及做爲源極區及汲極區之氧化 物導電層214a至214f。 例如,若經由噴濺法之膜形成,使用於氬氣中形成之 氧化物半導體膜而形成之氧化物導電層214a至214f ’具有 -37- 201202818 η型電導率,及具有0.01 eV至0.1 eV (含)之活化能(ΔΕ )° 請注意,在本實施例中,氧化物導電層2143至214[爲 In-Ga-Zn-Ο基膜並包括至少非晶成分。再者,氧化物導電 層214a至2 14f可包括晶粒(亦稱爲奈米晶體)。在這種狀 況下,氧化物導電層214a至21 4f中晶粒(奈米晶體)具有 約1 nm至10 nm直徑,典型約2 nm至4nm。 氧化物導電層21 4a至21 4f並非必要配置,但若氧化物 導電層21 4a至2 14f設於做爲通道形成層之氧化物半導體層 24 3a、氧化物半導體層24 3b及氧化物半導體層263a至263c ,與做爲源極電極及汲極電極之導電層21 5a至21 5d之間, 便可獲得良好電性接合,且電晶體251至253可穩定操作。 再者,可於高汲極電壓下維持高移動性。 接著,將參照圖9A至9C描述圖7A及7B所描述之驅動 電路部的製造方法範例。圖9A至9C爲圖7A及7B所描述之 驅動電路部的製造方法範例之截面圖。 首先,如同圖5A所描述之步驟,準備基板201並於基 板201之上形成導電膜,接著實施第一光刻步驟,其中於 部分導電膜上形成抗蝕罩,並使用抗蝕罩蝕刻導電膜以形 成聞極電極211a至211c。 接著,移除抗蝕罩。於閘極電極211a至211c之上形成 閘極絕緣層202。於閘極絕緣層202之上形成具有不同厚度 之氧化物半導體層。在本實施例中,厚氧化物半導體層係 形成於具閘極絕緣層202插入其間之閘極電極21 la之上, -38- 201202818 薄氧化物半導體層係形成於具閘極絕緣層202插入其間之 閘極電極211b之上,及厚氧化物半導體層係形成於具閘極 絕緣層202插入其間之閘極電極21 lc之上。請注意’在本 實施例中,形成氧化物半導體膜以與島形氧化物半導體層 重疊之方法,被描述爲於具閘極絕緣層2 02插入厚氧化物 半導體層及閘極電極之間之閘極電極2 1 1 a及閘極電極2 1 1 c 之上形成厚氧化物半導體層之方法範例。 首先,形成第一氧化物半導體膜。有關第一氧化物半 導體膜,可使用下列任一項:In-Ga-Zn-O基膜、In-Sn-Zn-〇基氧化物半導體膜、In-Al-Ζη-Ο基氧化物半導體膜、Sn-Ga-Zn-O基氧化物半導體膜、Al-Ga-Zn-O基氧化物半導體 膜、Sn-Al-Zn-Ο基氧化物半導體膜、In-Zn-O基氧化物半 導體膜、Sn-Zn-Ο基氧化物半導體膜、Al-Ζη-Ο基氧化物半 導體膜、In-S η-0基氧化物半導體膜、In-Ο基氧化物半導體 膜、Sn-Ο基氧化物半導體膜及Ζη-0基氧化物半導體膜。第 一氧化物半導體膜可於稀有氣體(典型爲氬氣)、氧氣或 包含稀有氣體(氬)及氧之混合氣體中經由噴濺法而予形 成。當使用噴灘法時,較佳的是以包括2 wt %至10 wt % ( 含)之Si02的目標形成膜,使得抑制結晶之SiOx ( x>0 ) 包括於氧化物半導體膜中,而可抑制後續脫水或脫氫實施 之熱處理中氧化物半導體層之結晶形成。 氧化物半導體較佳地包含銦(In ),更佳地,包含銦 (In)及鎵(Ga)。爲製造i型(本質的)氧化物半導體 ,脫水或脫氫是有效的。 • 39 - 201202818 此處,氧化物半導體膜之形成係使用包含銦(In )、 鎵(Ga )及鋅(Zn )(成分比 In203:Ga203:Zn0 = l : 1 : 1〔摩 爾比〕)之氧化物半導體目標,在基板及目標之間距離爲 100 mm的狀況下,壓力爲0.6 Pa,直流(DC)電源爲0.5 kW,及大氣爲氧(氧流比例爲1 〇〇% )。請注意,脈衝直 流(DC)電源較佳,因爲可減少於膜形成時產生之粉狀物 質,及可使膜厚度均勻。在本實施例中,使用In-Ga-Zn-0 基氧化物半導體目標經由噴濺法形成In-Ga-Zn-Ο基膜,做 爲第一氧化物半導體膜。 在本實施例中,形成氧化物半導體膜使得其上第一氧 化物半導體膜及第二氧化物半導體膜之總厚度介於50 nm 至100 nm (含)之範圍。請注意,適當厚度因氧化物半導 體材料而異,且厚度可依據材料而適當設定。 請注意,在經由噴濺法形成第一氧化物半導體膜前, 於膜形成時產生之粉狀物質,附著於閘極絕緣層202之表 面,較佳地經由反向噴濺而移除,其中導入氬氣並產生電 漿。反向噴濺係指一種方法,其中無電壓應用於目標側, RF電源用於將電壓應用於氬氣中基板側,而於基板附近產 生電漿,使得表面可修改。請注意,除了氬氣外,可使用 氮、氦、氧等。 接著,經由第二光刻步驟,於部分第一氧化物半導體 膜之上形成抗蝕罩,並使用抗蝕罩蝕刻第一氧化物半導體 膜,藉此第一氧化物半導體膜被處理爲島形,以形成氧化 物半導體層243 a及氧化物半導體層243b (詳圖9A )。請注 -40 - 201202818 意’在第二光刻步驟之後,較佳的是氧化物半導體層243a 及氧化物半導體層243b於惰性氣體(諸如氮、氦、氖或氬 氣)中歷經熱處理(於400。C或更高,並低於750。C),以 於各層中移除雜質,諸如氫及水,並形成第二氧化物半導 體膜。 接著,移除抗蝕罩。第二氧化物半導體膜形成。對第 二氧化物半導體膜而言,可使用與第一氧化物半導體膜之 材料相同的材料。在本實施例中,形成In-Ga-Ζη-Ο基膜。 第二氧化物半導體膜較佳地具有5 nm至30 nm (含)厚度 。請注意,適當厚度因氧化物半導體材料而異,且厚度可 依據材料而適當設定。 在閘極電極21 la上,第二氧化物半導體膜形成於氧化 物半導體層243 a之上,因而形成厚氧化物半導體層。另一 方面,在閘極電極211b上,形成第二氧化物半導體膜以接 觸閘極絕緣層202,因而形成薄氧化物半導體層。此外, 在閘極電極211c上,第二氧化物半導體膜形成於氧化物半 導體層243b之上,因而形成厚氧化物半導體層。 接著,經由第三光刻步驟,於部分第二氧化物半導體 膜上形成抗蝕罩,並使用抗蝕罩蝕刻第二氧化物半導體膜 ’藉此第二氧化物半導體膜被處理爲島形。島形厚氧化物 半導體層形成於閘極電極211a之上,其中氧化物半導體層 243 a及氧化物半導體層263 a相堆疊。島形厚氧化物半導體 層形成於閘極電極211c之上,其中氧化物半導體層243b及 氧化物半導體層2 63 c相堆疊。此外,氧化物半導體層263 c -41 - 201202818 形成於閘極電極211b之上(詳圖9B)。 接著,移除抗蝕罩,且氧化物半導體層歷經脫水或脫 氫。於400°C或更高並低於75 0°C之溫度實施脫水或脫氫之 第一熱處理,較佳地爲425°C或更高並低於750°C。請注意 ,若爲425°C或更高並低於750°C之溫度,熱處理時間爲一 小時或更短,反之,若溫度低於42 5 °C,熱處理時間便長 於一小時。此處,其上形成氧化物半導體層之基板被置入 電爐,其爲一種熱處理設備,係於氮氣中實施氧化物半導 體層之熱處理。之後,氧化物半導體層未暴露於空氣及水 ,且避免氫再次混入氧化物半導體層。在本實施例中,於 氮氣及熔爐中,從氧化物半導體層歷經脫水或脫氫之加熱 .溫度T實施緩慢冷卻,至足夠低之溫度以避免水再次進入 ,具體地爲低於加熱溫度T達10 0°C或更多之溫度。再者, 不限於氮氣,脫水或脫氫係於氦、氖、氬氣等中實施。 請注意,熱處理設備不限於電爐,例如可使用快速熱 退火(RTA )設備,諸如氣體快速熱退火(GRTA )設備 或燈快速熱退火(LRTA )設備。LRTA設備爲一種設備, 用於經由輻射從燈發射之光(電磁波)而加熱目標,該燈 諸如鹵素燈、金屬鹵化物燈、氙弧燈、碳弧燈、高壓鈉燈 或高壓水銀燈。GRT A設備爲一種設備,透由上述燈發光 之熱輻射,氣體經由燈發光而加熱,且目標經由加熱氣體 之熱傳導而加熱。有關該等氣體,係使用難以與熱處理之 目標反應的惰性氣體。例如使用氮或諸如氬氣之稀有氣體 。此外,LRTA設備及GRTA設備可不僅配置燈,亦配置一 -42- 201202818 種裝置,經由來自諸如阻抗加熱器之加熱器的熱傳導或熱 輻射加熱目標。 請注意,在第一熱處理中,較佳的是水、氫等未包含 於氮或諸如氦、氖或氬氣之稀有氣體中。另一方面’氮或 諸如氦、氖或氬氣之稀有氣體被導入熱處理設備’較佳地 具有6N ( 99.9999% )或更高純度,更佳地爲7N ( 99.99999% )或更高(即雜質濃度較佳地爲1 ppm或更低, 更佳地爲〇 · 1 P P m或更低)。 請注意,氧化物半導體層有時候經由結晶而成爲微晶 層或多晶層,取決於第一熱處理之狀況或氧化物半導體層 之材料。例如,氧化物半導體層可結晶而成爲具有90%或 更高或80%或更高結晶度之微晶半導體層。此外,依據第 一熱處理之狀況及氧化物半導體層之材料,氧化物半導體 層可成爲包含無晶質成分之非結晶氧化物半導體層。 氧化物半導體層在第一熱處理之後,改變爲缺氧及低 阻抗氧化物半導體層,即η型低阻抗氧化物半導體層。氧 化物半導體層在第一熱處理之後較氧化物半導體層剛形成 之後具有更高載子濃度,較佳地具有1 X 101 8 /cm3或更高 之載子濃度。 請注意,依據第一熱處理之狀況或閘極電極之材料, 閘極電極2 1 1 a、閘極電極2 n b及閘極電極2 1 1 C可結晶爲微 晶層或多晶層。例如,若銦氧化物-錫氧化物合金層用做 閘極電極211a、閘極電極211b及閘極電極211c,其於 4 5 0 ° C經由第一熱處理達一小時而結晶,但若包含矽氧化 -43- 201202818 物之銦氧化物-錫氧化物合金層用做閘極電極2 1 1 a、閘極 電極2 1 1 b及閘極電極2 1 1 c,那麼其將不結晶。 在氧化物半導體膜被處理爲島形氧化物半導體層之前 ,可於氧化物半導體膜上實施氧化物半導體層之第一熱處 理。在這種情況下,基板於第一熱處理後,被取出熱處理 設備並歷經光刻步驟。 接著,如同圖5C所描述之步驟,於閘極絕緣層202及 氧化物半導體層2 63 a至263 c上形成用於形成電晶體之源極 電極及汲極電極的導電膜。實施第三光刻步驟,其中於部 分導電膜上形成抗蝕罩,並使用抗蝕罩蝕刻導電膜以形成 導電層215a至215d。移除抗蝕罩。接著,於閘極絕緣層 202及氧化物半導體層263 a至2 63 c之上形成氧化物絕緣層 207。在此階段,部分氧化物半導體層263 a至263 c接觸氧 化物絕緣層2 0 7。 請注意,在氧化物絕緣層207形成之後,(較佳地在 200°C至400°C (含),例如250°C至350°C (含)),可於 惰性氣體或氮氣中實施第二熱處理。例如,在25 0 °C於氮 氣中實施第二熱處理達一小時。經由第二熱處理,部分氧 化物半導體層263 a至263 c加熱同時與氧化物絕緣層207接 觸,氧化物半導體層263a至263c之其他部分則加熱同時與 導電層215a至215d接觸》 當經由第一熱處理降低阻抗之氧化物半導體層263 a至 263c歷經第二熱處理,同時與氧化物絕緣層207接觸時, 與氧化物絕緣層207接觸之區域形成超氧狀態。結果,如 -44- 201202818 圖6A,氧化物半導體層263 a至263 c從與氧化物絕緣層207 接觸之區域以深度方向改變爲i型氧化物半導體層(高阻 抗氧化物半導體層)。 在具有大厚度之氧化物半導體層中,其中氧化物半導 體層243 a及氧化物半導體層263a相堆疊,及在具有大厚度 之氧化物半導體層中,其中氧化物半導體層243b及氧化物 半導體層263 c相堆疊,從與氧化物絕緣層207相接處朝閘 極絕緣層202形成具有i型電導率(具有增加阻抗)之區域 。然而,由於氧化物半導體層24 3 a及氧化物半導體層26 3 a 之堆疊及氧化物半導體層243b及氧化物半導體層263 c之堆 疊具有大厚度,所以成爲i型氧化物半導體層(高阻抗氧 化物半導體層)之改變未進至與閘極絕緣層202相接處附 近,並獲得包括阻抗下降且通道形成區中保持低之區域的 氧化物半導體層。 以此方式,本實施例中描述之驅動電路部所包括之電 晶體包括做爲通道形成層之氧化物半導體層,且氧化物半 導體層於不同部分包括增加阻抗(i型電導率)區域。結 果,電晶體具有不同操作特性。 電晶體251具有做爲通道形成層之厚氧化物半導體層 ,且氧化物半導體層包括阻抗降低並保持低之部分。因此 ,電晶體25 1具有負閎値電壓並形同空乏型電晶體。電晶 體252具有做爲通道形成層之薄氧化物半導體層,其爲具 有i型電導率(增加阻抗)之氧化物半導體層。因此,電 晶體252具有正閾値電壓並形同增強型電晶體。此外,電 -45- 201202818 晶體2 5 3具有做爲通道形成層之厚氧化物半導體層,且氧 化物半導體層包括阻抗降低並保持低之部分。因此,電晶 體25 3具有負閩値電壓並形同空乏型電晶體。 請注意,當使用金屬導電膜形成之導電層21 5a至21 5d 接觸氧化物半導體層243 a及氧化物半導體層263 a之堆疊或 氧化物半導體層243b及氧化物半導體層263 c之堆疊之區域 ,歷經第二熱處理時,氧輕易地移至金屬導電膜端,且氧 化物半導體層改變爲η型。若氧化物半導體層具有30 nm或 更多之厚度,與金屬導電膜相接處附近便成爲η型,反之 ,其下部分爲i型或成爲ιΓ型。 經由上述步驟,可製造圖7Α及7Β所描述之驅動電路部 (詳圖9C)。 在參照圖5Α至5C、圖6Α及6Β所描述驅動電路部之製 造方法中,可以相同步驟製造驅動電路中邏輯電路之空乏 型電晶體及增強型電晶體,及若電荷集結於信號線中或電 性連接至信號線之元件、電極或布線,用於釋放電荷之空 乏型電晶體。此外,在使用包括氧化物半導體之電晶體的 顯示裝置中,可減少漏電流。 請注意,在參照圖9Α至9 C所描述驅動電路部之製造方 法中’可經由噴墨法形成抗蝕罩。經由噴墨法形成抗蝕罩 未使用光罩;因此,可減少製造成本。 請注意’本實施例可酌情與任一其他實施例相組合。 (實施例4 ) -46- 201202818 在本實施例中,將描述連續邏輯電路,其可應用於本 發明之一實施例之顯示裝置的驅動電路。 將參照圖10描述包括組合電路之邏輯電路的電路結構 。圖10爲電路圖,描繪本實施例中邏輯電路之電路結構。 圖10所描述之邏輯電路包括電晶體611、反相器6121 、反相器6122、反相器6123及電晶體613。 第一時脈信號(亦稱爲CL 1 )輸入至電晶體6 1 1之閘極 ,及第一信號輸入至電晶體611之源極及汲極之一。輸入 至源極及汲極之一之信號稱爲輸入信號,輸入信號之電壓 亦稱爲Vi η。 反相器6121之輸入端子電性連接至電晶體611之源極 及汲極之另一。 反相器61 22之輸入端子電性連接至反相器6121之輸出 端子。 反相器6123之輸入端子電性連接至反相器6121之輸出 端子。第二信號從反相器6 1 2 1之輸出端子輸出。從反相器 6123輸出之信號亦稱爲輸出信號,輸出信號之電壓稱爲 V 〇 u t 〇 圖3所描述之邏輯電路可應用於每一反相器6121至 6123 〇 第二時脈信號(亦稱爲CL2 )輸入至電晶體613之閘極 。電晶體6 1 3之源極及汲極之一電性連接至電晶體6 1 1之源 極及汲極之另一。電晶體613之源極及汲極之另一電性連 接至反相器6122之輸出端子。 -47- 201202818 第一時脈信號及第二時脈信號各具有高狀態及低狀態 之兩種狀態。時脈信號之電壓處於高狀態或大體上處於高 狀態稱爲VH,時脈信號之電壓處於低狀態或大體上處於 低狀態稱爲VL。 第一時脈信號及第二時脈信號具有相反相位。例如, 在預定期間,當第一時脈信號爲高時,第二時脈信號爲低 ,反之,當第一時脈信號爲低時,第二時脈信號爲高。 請注意,在本實施例中,描述一種狀況其中第一時脈 信號輸入至電晶體6 1 1之閘極,及第二時脈信號輸入至電 晶體6 1 3之閘極;然而,本發明之一實施例不侷限於此。 可使用之結構,其中第二時脈信號輸入至電晶體611之閘 極,及第一時脈信號輸入至電晶體6 1 3之閘極。 其次,將參照圖11描述圖10所描述之邏輯電路作業。 圖11爲時序圖,描繪圖10中邏輯電路作業。 圖1 〇所描述之邏輯電路作業,槪分爲四個期間。下列 將描述每一期間。 首先,在第一期間,如圖11中所描述,第一時脈信號 爲高及第二時脈信號爲低。因此,電晶體6 1 1處於開啓狀 態及電晶體6 1 3處於關閉狀態。此外,輸入信號爲高,且 輸入信號之電壓爲VH。 此時,由於電晶體61 1開啓,節點614之電壓(亦稱爲 V614)爲VH。由於節點614之電壓應用於反相器6121之輸 入端子,所以VL信號從反相器6121輸出,及節點615之電 壓(亦稱爲V6 15)爲VL。此外,由於節點615之電壓應用 -48- 201202818 於反相器6122之輸入端子’所以VH信號從反相器61 22輸 出,但因電晶體6 1 3處於關閉狀態’所以來自反相器6 1 2 2 之輸出信號的電壓未應用於節點614。節點615之電位亦應 用於反相器6123之輸入端子,因而VH信號從反相器6123 輸出。上述爲第一期間之作業。 接著,在第二期間,如圖1 1中所描述,第一時脈信號 爲低及第二時脈信號爲高。因此’電晶體6 1 1處於關閉狀 態,及電晶體6 1 3處於開啓狀態。此外’輸入信號爲低。 此時,由於電晶體61 1處於關閉狀態’ V614保持VH ’ 甚至當輸入信號爲低時亦然。由於節點614之電位應用於 反相器6121之輸入端子,所以VL信號從反相器6121輸出’ 且V615保持VL。此外,節點615之電位應用於反相器6122 之輸入端子,所以VH信號從反相器6122輸出。再者’由 於電晶體6 1 3處於開啓狀態’來自反相器6 1 22之信號電位 應用於節點614。節點615之電位亦應用於反相器6123之輸 入端子,因而VH信號從反相器6123輸出。上述爲第二期 間之作業。 接著,在第三期間,如圖11所描述’第一時脈信號爲 高及第二時脈信號爲低。因此’電晶體6 1 1處於開啓狀態 ,及電晶體613處於關閉狀態。此外’¥:111保持¥1^。 此時,由於電晶體611處於開啓狀態,所以V6 14爲VL 。由於節點614之電位應用於反相器6121之輸入端子’所 以VH信號從反相器6121輸出’且V615爲VH。此外,由於 節點615之電位應用於反相器61 22之輸入端子’所以VL信 -49- 201202818 號從反相器6122輸出,但來自反相器61 22之輸出信號的電 壓,因電晶體6 1 3處於關閉狀態,而未應用於節點6 1 4。再 者,節點615之電壓亦應用於反相器61 23之輸入端子,使 得VL信號從反相器6123輸出。上述爲第三期間之作業。 接著,在第四期間,如圖1 1所描述,第一時脈信號爲 低及第二時脈信號爲高。因此,電晶體6 1 1處於關閉狀態 ,且電晶體613處於開啓狀態。此外,Vin保持VL。 此時,由於電晶體611處於關閉狀態,所以V614保持 VL。當V614爲VL時,VH信號從反相器6121輸出,且V615 保持VH。此外,當V615爲VH時,VL信號從反相器6122輸 出,且由於電晶體613處於開啓狀態,所以來自反相器 61 22之信號的電壓應用於節點614。再者,節點615之電壓 亦應用於反相器61 23之輸入端子,因而VL信號從反相器 6 123輸出。上述爲第四期間之作業。 經由上述作業,圖10所描述之邏輯電路可依據輸入信 號狀態而產生輸出信號。 (實施例5 ) 在本實施例模式中,將描述本發明之一實施例之移位 暫存器電路。 在本實施例中,移位暫存器包括複數邏輯電路’且複 數連續邏輯電路係電性串聯。將參照圖1 2描述具體結構。 圖1 2爲電路圖,描繪本實施例中移位暫存器之結構。 圖12所描述之移位暫存器包括邏輯電路3011、邏輯電 -50- 201202818 路3012、邏輯電路3013、非及(NAND )電路3140、NAND 電路3141、NAND電路3 142及NAND電路3 143。請注意,儘 管圖12描繪三(亦稱爲三級)連續邏輯電路,本發明之一 實施例並不侷限於此,並可包括至少二級連續邏輯電路。 在圖1 2中,移位暫存器中所包括之邏輯電路包括例如 實施例4中所描述之包括電晶體611及電晶體613之邏輯電 路。 邏輯電路3011包括電晶體3111、反相器3121A、反相 器3122A、反相器3123A及電晶體3131。在邏輯電路3011 中,第一時脈信號輸入至電晶體3 1 1 1之閘極,及第二時脈 信號輸入至電晶體3 1 3 1之閘極。 邏輯電路3012包括電晶體3112、反相器3121B、反相 器3 122B、反相器3 123B及電晶體3 132。在邏輯電路3012中 ,第二時脈信號輸入至電晶體3 1 1 2之閘極,及第一時脈信 號輸入至電晶體3132之閘極。 邏輯電路3013包括電晶體3113、反相器3121C、反相 器3 122C、反相器3 123C及電晶體3 1 33。在邏輯電路301 3中 ,第一時脈信號輸入至電晶體3 1 1 3之閘極,及第二時脈信 號輸入至電晶體3133之閘極。 邏輯電路3011中反相器3123A之輸出端子電性連接至 邏輯電路3 0 1 2中電晶體3 1 1 2之源極及汲極之.一。邏輯電路 3012中反相器3123B之輸出端子電性連接至邏輯電路3013 之源極及汲極之一。 此外,在邏輯電路3011中,電晶體3111之源極及汲極 -51 - 201202818 之一電性連接至NAND電路3 140之第一輸入端子,及反相 器3123A之輸出端子電性連接至N AND電路3140之第二輸入 端子及NAND電路3141之第一輸入端子。在邏輯電路3012 中,電晶體31 12之源極及汲極之一電性連接至NAND電路 3140之第二輸入端子及NAND電路3141之第一輸入端子, 及反相器3123B之輸出端子電性連接至NAND電路3141之第 二輸入端子及NAND電路3142之第一輸入端子。在邏輯電 路3 0 1 3中,電晶體3 1 1 3之源極及汲極之一電性連接至 NAND電路3141之第二輸入端子及NAND電路3142之第一輸 入端子,及反相器3123C之輸出端子電性連接至NAND電路 3 142之第二輸入端子及NAND電路3143之第一輸入端子。 請注意,邏輯電路3 0 1 1中電晶體3 1 11之源極及汲極之一及 NAND 15電路3140之第一輸入端子的連接點亦稱爲節點316 〇 可使用具有與邏輯電路中所包括之電晶體相同導電類 型之電晶體形成每一 NAND電路3 140至3143。經由使用具 有相同導電類型之電晶體,可以與邏輯電路相同程序來形 成NAND電路,因而可輕易地形成。將參照圖13描述包括 具有相同導電類型之電晶體的NAND電路之電路結構。圖 13爲電路圖,描繪本實施例中NAND電路之電路結構。 圖13所描述之NAND電路包括電晶體321、電晶體322 及電晶體3 23。 電晶體32 1爲空乏型電晶體。電晶體32 1之源極及汲極 之一電性連接至電源線32 5並經供應而具高電源電壓。電 -52- 201202818 晶體3 2 1之閘極及源極及汲極之另一彼此電性連接》 電晶體3 22爲增強型電晶體。電晶體322之源極及汲極 之一電性連接至電晶體3 2 1之源極及汲極之另一。 電晶體3 23爲增強型電晶體。電晶體323之源極及汲極 之一電性連接至電晶體322之源極及汲極之另一。電晶體 3 23之源極及汲極之另一電性連接至電源線324並經供應而 具低電源電壓。 在本實施例之邏輯電路中,第一輸入信號輸入至電晶 體3 2 3之閘極,第二輸入信號輸入至電晶體3 22之閘極,及 電晶體321及電晶體322之間之節點326電位(亦稱爲V326 )輸出做爲輸出信號。 其次,將描述圖13所描述之NAND電路之作業。 圖13中NAND電路之作業依據是否第一輸入信號之電 壓(亦稱爲Vinl )及第二輸入信號之電壓(Vin2 )之至少 其一爲低,或第一及第二輸入信號之電壓爲高,而區分爲 兩類。以下將描述每一狀況。請注意,在本實施例中,描 述處於低狀態之資料爲0及處於高狀態之資料爲1做爲範例 ;然而,本發明之一實施例並不侷限於此,且處於低狀態 之資料可爲1及處於高狀態之資料可爲0。 若 Vinl= VH 及 Vin2 = VL、Vinl=VL 及 Vin2 = VH 或 Vinl =VL及Vin2 = VL,電晶體3 22及3 2 3其中之一或二者處於關 閉狀態,且電晶體3 22及3 2 3之阻抗(該阻抗亦稱爲R3 22 + R323)高於電晶體321之阻抗(亦稱爲R321),即R322 + R323>R321 ;因此,V326爲VH,且輸出信號之電壓(亦稱 -53- 201202818 爲 Vout)爲 VH。 此外,若Vinl=VH及Vin2 = VH ’電晶體321及322處於 開啓狀態,且R322 + R323 < R321 ;因此,V326爲VL及 Vout爲VL。上述爲圖13所描述之NAND電路之作業。 如上述,當使用相同導電類型之電晶體形成NAND電 路時,其可以與另一邏輯電路相同程序予以形成。再者’ 本發明之一實施例之電路結構不侷限於圖1 3中結構’若可 配置相同功能,便可使用另一電路結構。 其次,將參照圖14描述圖12所描述之移位暫存器作業 。圖14爲時序圖,描繪圖12中移位暫存器之作業。 本實施例中移位暫存器之作業如圖14所描述分爲十個 期間。在第一期間,至邏輯電路301 1之輸入信號電位Vin 爲VH。在第一期間,至邏輯電路3011之輸入信號電壓Vin 爲VH。在第二期間及第三期間,邏輯電路3011及邏輯電 路3012之間節點3171之電壓(亦稱爲V3 171)從VH改變爲 VL。此外,在第三期間及第四期間,來自NAND電路3140 之輸出信號電壓爲VH。 ‘ 在第四期間及第五期間,至邏輯電路30 12之輸入信號 電壓(來自邏輯電路3011之輸出信號)從VL改變爲VH。 在第五期間及第六期間,邏輯電路30 12及邏輯電路301 3之 間節點3172之電壓(亦稱爲V3172 )從VH改變爲VL。在第 六期間及第七期間,來自NAND電路3 141之輸出信號電壓 爲VH。 在第七期間及第八期間,至邏輯電路3013之輸入信號 -54- 201202818 的電壓(來自邏輯電路3012之輸出信號)從VL改變爲VH 。在第八期間及第九期間,邏輯電路3013及下一級邏輯電 路之間節點3173之電壓(亦稱爲V3173)從VH改變爲VL。 在第九期間及第十期間,來自NAND電路31 42之輸出信號 電壓爲VH。 如上述,當另一邏輯電路連接至邏輯電路3013之輸出 端子時,邏輯電路之輸入信號電壓於特定期間從VL改變爲 VH,且邏輯電路之輸出信號電壓於另一特定期間改變爲 VH。再者,在來自邏輯電路之輸出信號電壓爲VL之期間 ,來自NAND電路3143之輸出信號電壓爲VH。 如上述,移位暫存器可由包括具氧化物半導體之TFT 的邏輯電路構成。包括氧化物半導體之TFT較包括非結晶 矽之習知TFT具有更高移動性;因而,經由將包括氧化物 半導體之TFT應用於移位暫存器,移位暫存器便可以高速 作業。 請注意,本實施例可酌情與任一其他實施例相組合。 (實施例6 ) 在本實施例中,將描述本發明之一實施例之顯示裝置 的結構範例。 本發明之一實施例之顯示裝置可應用於各類顯示裝置 ,諸如液晶顯示裝置及電致發光顯示裝置。將參照圖1 5描 述本實施例之顯示裝置結構。圖15爲方塊圖,描繪本實施 例之顯示裝置結構。 -55- 201202818 如圖15所描述,本實施例之顯示裝置包括畫素部701 、掃描線驅動電路7 0 2及信號線驅動電路7 0 3。 畫素部701包括複數畫素7 04,並具有點矩陣結構。具 體地,複數畫素704係以列及行排列。每一畫素704經由掃 描線電性連接至掃描線驅動電路702,及經由信號線電性 連接至信號線驅動電路703。請注意,在圖15中,爲求方 便,省略掃描線及信號線。例如,可使用圖1所描述之掃 描線1 〇 5及圖1所描述之信號線1 0 3。此外,圖1所描述之掃 描線107亦可由控制電性連接至畫素之掃描線的掃描線驅 動電路控制。 掃描線驅動電路702爲一種電路,用於選擇接受輸入 資料信號之畫素704,並經由掃描線將選擇信號輸出至畫 素 704。 信號線驅動電路703爲一種電路,用於將寫入至畫素 704之資料輸出做爲信號,並經由信號線將畫素資料做爲 信號輸出至掃描線驅動電路702選擇之畫素704。此外,本 實施例之顯示裝置包括電晶體,如同圖1所描述之電晶體 112,其電性連接至信號線,並使信號線及參考電壓線於 開啓狀態期間電性連接。 畫素704包括至少顯示元件及開關元件。例如液晶元 件或諸如EL元件之發光元件可應用於顯示元件。例如電晶 體可應用於開關元件。 其次,將參照圖16A及16B描述掃描線驅動電路702及 信號線驅動電路703之結構範例。圖16A及16B爲方塊圖, -56- 201202818 各描繪驅動電路之結構。圖16A爲方塊圖,描繪掃描線驅 動電路之結構。圖1 6 B爲方塊圖,描繪信號線驅動電路之 結構。 如圖16A所描述,掃描線驅動電路702包括移位暫存器 9 00、位準移位器901及緩衝器902。 諸如閘極啓動脈衝(GSP )及閘極時脈信號(GCK ) 之信號輸入至移位暫存器90 0,並從連續邏輯電路連續輸 出選擇信號。再者,實施例2中所示移位暫存器可應用於 移位暫存器900。 此外’如圖16B所描述,信號線驅動電路70 3包括移位 暫存器903、第一閂鎖電路904、第二閂鎖電路905、位準 移位器906及緩衝器907。 諸如啓動脈衝(SSP )之信號輸入至移位暫存器903, 並從連續邏輯電路連續輸出選擇信號。 資料信號輸入至第一閂鎖電路904。第一閂鎖電路可 包括例如上述實施例中所示一或複數邏輯電路。 緩衝器90 7具有放大信號之功能,並包括運算放大器 等。緩衝器907可包括例如上述實施例中所示一或複數邏 輯電路。 第二閂鎖電路905可暫時保持閂鎖(LAT )信號,並 將所保持之閂鎖信號輸出一次至圖15中畫素部701。此稱 爲線連續驅動。若畫素實施點連續驅動而非線連續驅動, 便不需要第二閂鎖電路905。第二閂鎖電路9〇5可包括例如 上述實施例中所示一或複數項邏輯電路。 -57- 201202818 其次,將描述圖15所描述之顯示裝置作業。 首先,掃描線係由掃描線驅動電路702選擇。對連接 至所選擇之掃描線的畫素704而言,資料信號係藉從掃描 線驅動電路702輸入之信號,經由信號線而從信號線驅動 電路703輸出。因此,資料被寫入至連接至所選擇之掃描 線的畫素704,且畫素704形成顯示狀態。若配置複數掃描 線,掃描線便連續經由掃描線驅動電路702選擇,且資料 被寫入至所有畫素704。上述爲本實施例之顯示裝置作業 〇 圖15所描述之顯示裝置中電路可均設於一基板上,或 可使用相同導電類型之電晶體予以形成。經由將電路設於 一基板上,可減少顯示裝置之尺寸。經由使用相同導電類 型之電晶體,可簡化程序。 請注意,本實施例可酌情與任一其他實施例相組合。 (實施例7 ) 在本實施例中,將描述液晶顯示裝置做爲實施例6中 所示顯示裝置之範例。 將參照圖17描述本實施例中顯示裝置之畫素的電路結 構範例。圖17爲電路圖,描繪本實施例中顯示裝置之畫素 的電路結構。 如圖17所描述,畫素包括電晶體821、液晶元件822及 電容器82 3。 電晶體821做爲選擇開關。電晶體821之閘極電性連接 -58- 201202818 至掃描線804,其源極及汲極之一則電性連接至信號線805 〇 液晶元件822包括第一端子及第二端子。液晶元件822 之第一端子電性連接至電晶體821之源極及汲極之另一。 接地電位或具特定値之電位應用於液晶元件822之第二端 子。液晶元件822包括做爲部分或整個第一端子之第一電 極、做爲部分或整個第二端子之第二電極、及包括液晶分 子之層(該層稱爲液晶層),液晶分子之透射比經由第一 電極及第二電極之間的電壓應用而改變。 電容器823包括第一端子及第二端子。電容器823之第 —端子電性連接至電晶體821之源極及汲極之另一。接地 電位或具特定値之電位應用於電容器823之第二端子。電 容器823包括做爲部分或整個第一端子之第一電極、做爲 部分或整個第二端子之第二電極、及介電質層。電容器 823做爲畫素之儲存電容器。請注意,儘管電容器823並非 必要配置,但提供電容器823可減少電晶體82 1之漏電流的 不利影響。 請注意,對本實施例中顯示裝置而言,可使用扭轉向 列(TN )模式、平面切換(IPS )模式、邊緣場切換( FFS )模式、多域垂直校準(MVA )模式、圖像垂直校準 (PVA )模式、軸對稱校準微型格(ASM )模式、光學補 償雙折射(OCB )模式、鐵電液晶(FLC )模式、反鐵電 液晶(AFLC )模式等。 另一方面,可使用展示不需校準膜之藍相的液晶。藍 -59- 201202818 相爲液晶相位之一,其係於膽固醇相位改變爲各向同性相 位之前產生,同時膽固醇液晶之溫度增加。由於藍相僅於 窄的溫度範圍內出現,液晶層使用包含5重量%或更高之手 性分子的液晶成分以改進溫度範圍。包括展示藍相之液晶 及手性分子的液晶成分具有1〇 Ais-100 vs的短響應時間, 具有光學各向同性,使得不需要校準程序,及具有小視角 依賴。 其次,將描述圖17所描述之畫素作業。 首先,選擇寫入資料之畫素,且選擇之畫素中電晶體 8 2 1經由從掃描線8 04輸入之信號而被開啓。 此時,來自信號線805之資料信號經由電晶體821而輸 入,使得液晶元件822之第一端子具有與資料信號相同電 壓,且液晶元件822之透射比依據施予第一端子及第二端 子之間之電壓而予設定。在資料寫入之後,電晶體8 2 1經 由從掃描線804輸入之信號而被關閉,液晶元件8 22之透射 比於顯示期間維持,且畫素形成顯示狀態。上述作業係針 對掃描線804而連續實施,且上述作業係於所有畫素中實 施。以上爲畫素之作業。 顯示移動影像,液晶顯示裝置具有一個問題,即液晶 分子的長響應時間造成後像或運動模糊。爲改進液晶顯示 裝置之移動影像特性,使用稱爲黑色插入之驅動法,其中 每一其他訊框期間整個螢幕顯示黑色。 此外,可使用稱爲雙訊框速率驅動之驅動法,其中垂 直同步頻率設定爲通常垂直同步頻率的I·5倍或更多,較 -60- 201202818 佳地爲2倍或更多,以改進響應速度。 此外’爲改進液晶顯示裝置的移動影像特性,可使用 一種驅動法’其中使用複數發光二極體(LED)光源或複 數EL光源’以形成表面光源做爲背光,且表面光源之每〜 光源於一訊框期間以脈衝方式獨立驅動。有關表面光源, 可使用三或更多類LED ’或可使用發射白光之LED。由於 複數LED可獨立控制’ LED發射白光之時序可與液晶層光 學調變之時序同步。在此驅動法中,可關閉部分LED ;因 而,可獲得降低電力消耗之效果,特別是顯示具有大黑色 部分之影像。 經由組合該些驅動法,相較於習知液晶顯示裝置,可 改進液晶顯示裝置之顯示特性,諸如移動影像特性。 其次,將參照圖1 8A及18B描述包括上述畫素之本實施 例中顯示裝置之結構。圖18A及18B描繪本實施例中顯示裝 置之畫素結構。圖18A爲俯視圖,及圖18B爲截面圖。請注 意,圖18A中虛線A1-A2及B1-B2分別相應於圖18B中截面 A1 -A2及 B 1 -B2。 如圖18A及18B所描述,在A1-A2截面中,本實施例中 顯示裝置包括基板2000上之閘極電極2001;設於閘極電極 2001上之絕緣膜20 02;設於絕緣膜2002上之氧化物半導體 層2003:設於氧化物半導體層2003上之一對電極2005a及 2005b ;設於電極2005a及2005b及氧化物半導體層2003上 之氧化物絕緣層2007 ;及經由氧化物絕緣層2007中開口而 接觸電極2005b之電極2020。 201202818 再者,B1-B2截面中,顯示裝置包括基板2000上之電 極2008;電極2008上之絕緣膜2002;設於絕緣膜2002上之 氧化物絕緣層2007 ;及設於氧化物絕緣層2007上之電極 2020 ° 電極2022及2029與電極2023、2〇24及2028做爲布線或 用於連接FPC之電極。 有關本實施例中電晶體,例如可使用圖2A及2B所描述 之電晶體252,因而此處省略其詳細描述。 電極2020、2022及2028係使用銦氧化物(Ιη203 )、 銦氧化物-錫氧化物合金(In203 -Sn02,稱爲ITO )等經由 噴濺法、真空蒸發法等而予形成。該等材料係以鹽酸基溶 液蝕刻。然而,由於易於產生殘渣,特別是在ITO蝕刻, 可使用銦氧化物-錫氧化物合金(Ιη203-Ζη0 )改進蝕刻加 工。 圖19A1及19A2分別爲閘極布線端子部之截面圖及俯 視圖。圖19A1爲沿圖19A2中線C1-C2之截面圖。在圖19A1 中,形成於保護絕緣膜2054之上的透明導電膜205 5爲用於 連接之端子電極,其做爲輸入端子。此外,在圖19A1中, 在端子部中,第一端子2 05 1係由與閘極布線相同材料形成 ,及連接電極2053係由與源極布線相同材料形成,彼此重 疊且其間具閘極絕緣層2052,並經由透明導電膜205 5而電 性連接。再者,連接電極205 3及透明導電膜205 5經由設於 保護絕緣膜2054中之接觸孔而電性連接。 圖19B1及1 9B 2分別爲源極布線端子部之截面圖及俯視 -62- 201202818 圖。圖19B1爲沿圖19B2中線D1-D2之截面圖。在圖19B1中 ,形成於保護絕緣膜2 054上之透明導電膜205 5爲用於連接 之端子電極,其做爲輸入端子。此外,在圖19B1中,在端 子部中,電極205 6係由與閘極布線相同材料形成,被置於 電性連接至源極布線之第二端子2050下方,以便與第二端 子2050重疊,並具閘極絕緣層2052插入其間。電極2056並 未電性連接至第二端子2050。當電極2056設定爲與第二端 子2 05 0具有不同電位時,例如浮動電位、接地(GND )或 〇 V,可形成避免雜訊或靜電之電容器。此外,第二端子 20 5 0經由設於保護絕緣膜2054中之接觸孔而電性連接至透 明導電膜2 05 5。 複數閘極布線、源極布線及電容器布線係依據畫素密 度而予配置。再者,與閘極布線相同電位之複數第一端子 、與源極布線相同電位之複數第二端子、與電容器布線相 同電位之複數第三端子等排列於端子部中。每一端子之數 量可爲特定數量,並由業者適當決定。 因此,可完成包括底閘η通道TFT之畫素TFT部及儲存 電容器。接著,其係以相應於各畫素之矩陣排列,使得畫 素部形成。因此,可形成用於製造主動式矩陣顯示裝置的 基板之一。在本說明書中,爲求方便將該等基板稱爲主動 式矩陣基板。 若製造主動式矩陣液晶顯示裝置,主動式矩陣基板及 配置相對電極之相對基板彼此固定並具液晶層插入其間。 請注意,電性連接至相對基板上相對電極之共同電極係設 -63- 201202818 於主動式矩陣基板之上,而電性連接至共同電極之第四端 子係設於端子部中。配置第四端子使得共同電極設定爲諸 如GND或Ο V之固定電位。 本實施例中獲得之η通道電晶體使用In-Ga-Zn-O基膜 做爲通道形成層,因而具有有利動態特性。因此,該些驅 動法可與本實施例之η通道電晶體加以組合應用。 若製造發光顯示裝置,爲設定有機發光元件之一電極 (亦稱爲陰極)而具有低電源電壓,例如GND或0 V,將 用於使陰極具有諸如GND或0 V之低電源電壓的第四端子 設於端子部中。再者,當形成發光顯示裝置時,除了源極 布線及閘極布線外,配置電源線。因此,將電性連接至電 源線之第五端子設於端子部中。 基於於閘極線驅動電路或源極線驅動電路中使用包括 氧化物半導體之TFT,可減少製造成本。再者,經由直接 連接用於驅動電路中TFT之閘極電極與源極布線或汲極布 線,可減少接觸孔數量,使得以配置其中被驅動電路佔據 之區域減少的顯示裝置。 因而,依據本實施例可以低成本配置具卓越電氣特性 之高度可靠顯示裝置。 請注意,本實施例可酌情與任一其他實施例相組合。 (實施例8 ) 在本實施例中,將描述發光顯示裝置做爲實施例6中 所示顯示裝置之範例。做爲一範例,將於本實施例中描述 -64- 201202818 其中電致發光用做發光元件之發光顯示裝置。 使用電致發光之發光元件依據發光材料爲有機化合物 或無機化合物而予分類。通常,前者稱爲有機EL元件,後 者稱爲無機EL元件。 在有機EL元件中,將由將電壓應用於發光元件,電子 及電洞分別從一對電極注入包含發光有機化合物之層中, 且電流流動。接著,載子(電子及電洞)重新組合,使得 以發光。由於該等機制,此發光元件稱爲電流激勵發光元 件。 無機EL元件依據其元件結構而區分爲分散型無機EL 元件及薄膜無機EL元件。分散型無機EL元件具有發光層 ,其中發光材料粒子分散於黏合劑中,且其發光機制爲供 體-受體重新組合型發光,使用供體位準及受體位準。薄 膜無機EL元件具有一種結構,其中發光層夾於介電質層之 間,其進一步夾於電極之間,且其發光機制爲侷限型發光 ,使用金屬離子之內殼層電子轉變。請注意,此處將描述 有機EL元件做爲發光元件。 將參照圖20描述本實施例中顯示裝置之畫素的電路結 構。圖20爲電路圖,描繪本實施例中顯示裝置之畫素的電 路結構。 如圖20所描述,本實施例中顯示裝置之畫素包括電晶 體851、做爲畫素之儲存電容器的電容器852、電晶體853 及發光元件854。 電晶體8 5 1之閘極電性連接至掃描線8 5 5,及電晶體 -65- 201202818 851之源極及汲極之一電性連接至信號線856。 電容器852包括第一端子及第二端子。電容器852之第 一端子電性連接至電晶體851之源極及汲極之另一。高電 源電壓供應予電容器8 52之第二端子。 電晶體8 53之閘極電性連接至電晶體851之源極及汲極 之另一。高電源電壓應用於電晶體8 5 3之源極及汲極之一 〇 發光元件8 54包括第一端子及第二端子。第一端子電 性連接至電晶體853之源極及汲極之另一。低電源電壓應 用於第二端子。 其次,將描述圖20所描述之畫素作業。 首先,選擇寫入資料之畫素。在所選擇之畫素中,電 晶體8 5 1經由從掃描線8 5 5輸入之掃描信號而被開啓,且具 有固定電壓之視訊信號(亦稱爲資料信號)從信號線8 5 6 輸入至電晶體8 5 3之閘極。 電晶體8 53依據響應輸入至閘極之資料信號的電壓而 被開啓或關閉。當電晶體853被開啓時,應用於發光元件 8 54之第一端子及第二端子之間之電壓取決於電晶體853之 閘極電壓及高電源電壓。此時,電流經由取決於應用於第 一端子及第二端子之間之電壓的發光元件8 54而流動,而 發光元件8 54發光具有相應於第一端子及第二端子之間流 動之電流量的亮度。此外,由於電晶體8 5 3之閘極電壓經 由電容器852而保持達某期間,發光元件854維持某期間之 發光狀態。 • 66 - 201202818 當從信號線8 5 6輸入至畫素之資料信號爲數位的時, 畫素經由切換電晶ϋ開啓或關閉而進入發光狀態或非發光 狀態。因此,經由區域比例灰階法或時間比例灰階法而可 表示灰階。區域比例灰階法係指一種驅動法,其中一畫素 被分割爲複數子畫素,而每一具圖2〇所描述之電路結構的 子畫素係依據資料信號而獨立驅動,使得以表示灰階。時 間比例灰階法係指一種驅動法,其中控制畫素處於發光狀 態之期間,使得以表示灰階。 由於發光元件之響應速度高於液晶元件等,發光元件 比液晶元件適合時間比例灰階法。具體地,當使用時間比 例灰階法進行顯示’一訊框期間便分割爲複數子訊框期間 。接著’依據視訊信號’畫素中發光元件於每一子訊框期 間被設定爲發光狀態或非發光狀態。經由將一訊框期間分 割爲複數子訊框期間’可以視訊信號控制一訊框期間畫素 實際發光的總期間長度,藉此可表示灰階。 在發光顯示裝置之驅動電路中,可於形成畫素部中 TFT處之基板上形成可使用η通道TFT形成之部分驅動電路 。再者,僅可使用η通道TFT形成信號線驅動電路及掃描線 驅動電路。 其次,參照圖21A至21C描述發光元件之結構。此處以 η通道驅動TFT爲範例描述畫素之截面結構。可以類似於上 述實施例中所示形成增強型TFT之方式,形成TFT7001、 7011及7021,其分別爲用於圖21A、21B及21C之顯示裝置 中的驅動TFT。該些TFT包括做爲半導體層之氧化物半導 -67- 201202818 體層,並具高可靠性。 爲汲取從發光元件發射之光,陽極及陰極至少其一應 爲透明。存在下列形成於相同基板上做爲TFT之發光元件 的結構:頂部發光結構,其中光係經由相對於基板之表面 汲取;底部發光結構,其中光係經由基板之表面汲取;及 雙重發光結構,其中光係經由相對於基板之表面及基板之 表面汲取。本發明之畫素結構可應用於具有任一該些發光 結構之發光元件。 將參照圖21A描述具有頂部發光結構之發光元件。 圖21A爲畫素之截面圖,其中驅動TFT700 1爲η型,且 光係從發光元件7002經由陽極7005發射。在圖21 Α中,發 光元件7002之陰極7003電性連接至驅動TFT7001,且發光 層7004及陽極7005依序堆疊於陰極7003之上。陰極7003可 使用任何具有低功函數及反光導電膜之材料予以形成。例 如,使用耗(Ca)、鋁(Al) 、MgAg、AlLi等較佳。可 使用單層或複數層堆疊而形成發光層7004。當使用複數層 堆疊形成發光層7004時,發光層7004係依序於陰極7003上 堆疊電子注入層、電子傳遞層、發光層、電洞傳遞層及電 洞注入層而予形成。請注意,只要配置發光層,便不需要 配置所有該些層。陽極7005係使用透光導電膜而形成。例 如,陽極7005可使用下列各透光導電膜予以形成,包含鎢 氧化物之銦氧化物、包含鎢氧化物之銦鋅氧化物、包含鈦 氧化物之銦氧化物、包含鈦氧化物之銦錫氧化物、銦錫氧 化物(以下稱爲ITO )、銦鋅氧化物或添加矽氧化物之銦 -68- 201202818 錫氧化物。 發光元件7002相應於發光層7004夾於陰極7003及陽極 7005之間之區域。在圖21 A所描述之畫素中,如箭頭所示 ,光從發光元件7002發射至陽極7005側。 其次,將參照圖2 1 B描述具有底部發光結構之發光元 件。圖21B爲畫素之截面圖,其中驅動TFT7011爲η型,且 光係從發光元件70 12經由陰極7013發射。在圖21Β中,發 光元件7012之陰極7013形成於電性連接至驅動TFT7011之 透光導電膜7017上,且發光層7014及陽極7015依序堆疊於 陰極7 01 3之上。請注意,可形成用於反射或防堵光之阻擋 膜7016,以於陽極7015具有透光屬性時覆蓋陽極7015。對 陰極7013而言,任何具有低功函數之導電材料可用於圖 2 1 Α之範例中。請注意,陰極701 3經形成而具一厚度,基 此陰極7013透光(較佳地,約5 nm至30 nm )。例如,具 2 0 nm厚度之鋁膜可用做陰極7013。類似於圖21 A之範例, 可使用單層或或複數層堆疊形成發光層7014。陽極7015不 需透光,但如圖2 1 A之範例可以透光導電材料形成。有關 阻擋膜70 1 6,可使用例如反光之金屬膜;然而,其不侷限 於金屬膜。例如,亦可使用添加黑色素之樹脂。 發光元件7012相應於發光層7014夾於陰極7013及陽極 7〇 1 5之間之區域。在圖2丨b所描述之畫素中,如箭頭所示 ’光係從發光元件7 0 1 2發射至陰極7 0 1 3側。 其次,將參照圖21C描述具有雙重發光結構之發光元 件。在圖21 C中,發光元件7022之陰極7023形成於電性連 -69- 201202818 接至驅動TFT702 1之透光導電膜7027上,且發光層7024及 陽極7025依序堆疊於陰極7023上。對陰極7023而言,任何 具有低功函數之導電材料可用於圖2 1 A之範例中。請注意 ,陰極7023經形成而具一厚度,基此陰極7023透光。例如 ,具20 nm厚度之鋁膜可用做陰極7023 »類似於圖21 A之範 例,可使用單層或或複數層堆疊形成發光層7024。如圖 2 1 A之範例,可以透光導電材料形成陽極7025。 發光元件7022相應於陽極7025、發光層7024及陰極 7 02 3彼此重疊之區域。在圖21C所描述之畫素中,如箭頭 所示,光係從發光元件7022發射至陽極7025側及陰極7023 側。 儘管此處描述有機EL元件爲發光元件,亦可替代地配 置無機EL元件做爲發光元件。 儘管所描述之範例,其中控制發光元件驅動之薄膜電 晶體(亦稱爲驅動TFT )電性連接至發光元件,但可使用 一種結構,其中用於電流控制之TFT連接於驅動TFT及發 光元件之間。 其次,將參照圖22A及22B描述本實施例之顯示裝置( 亦稱爲發光面板)的外觀及截面。圖22 A爲面板之平面圖 ’其中形成於第一基板上之TFT及發光元件以密封劑密封 於第一基板及第二基板之間。圖22B爲沿圖22A中線H-I之 截面圖。 配置密封劑4505以便圍繞設於第一基板4501之上的畫 素部4502、信號線驅動電路4503a及4503b和掃描線驅動電 -70- 201202818 路4504a及45 04b。此外,第二基板4506係設於畫素部45〇2 、is號線驅動電路45〇3a及45〇3b和掃描線驅動電路4504a 及4504b之上。因此,畫素部45〇2、信號線驅動電路45〇3a 及4503b和掃描線驅動電路45〇4a及4504b係以塡充劑4507 並經由第一基板45 0 1、密封劑45 05及第二基板4506而密封 在一起。較佳的是因而以保護膜(諸如黏接膜或紫外線固 化樹脂膜)或具高氣密性及低脫氣之覆蓋材料封裝(密封 )面板,使得畫素部4502、信號線驅動電路4503 a及45 03 b 和掃描線驅動電路45〇4a及4504b等不暴露於空氣。 形成於第一基板4501上之畫素部4502、信號線驅動電 路4503a及4503b和掃描線驅動電路4504a及45 04b,各包括 複數TFT。畫素部45〇2中所包括之TFT45 10和信號線驅動 電路4503 a中所包括之TFT45 09及TFT45 5 5,被描述爲圖 2 2 B中範例。 有關TFT4509、4510及4555,可使用實施例2及實施例 3中所描述之任何包括氧化物半導體層做爲半導體層之高 度可靠電晶體。在本實施例中,TFT4509、4510及4555爲η 通道TFT。此外,絕緣層4542係形成於TFT4509、4510及 45 55之上;絕緣層4544係形成於絕緣層4542之上;及導電 層4540係設於具絕緣層4542及絕緣層4544插入其間之 TFT4509之上。導電層4540做爲第二閘極電極。此外,絕 緣層4545、絕緣層4543及絕緣層45 46係形成於絕緣層4544 之上。 圖22A及22B所描述之顯示裝置包括發光元件4511。發 -71 - 201202818 光元件4511具有包括第一電極4517、電致發光層4512及第 二電極45 1 3之堆疊層結構,但結構不限於本實施例中之結 構。第一電極45 17電性連接至TFT45 10之源極電極或汲極 電極45M。請注意,發光元件451 1之結構可依據從發光元 件45 1 1等汲取光之方向而適當地改變。 分割區45 2 0係使用有機樹脂膜、無機絕緣膜或有機聚 矽氧烷而予形成。特佳的是以光敏材料形成分割區4 5 2 0而 具有第一電極4 5 1 7上之開口,並形成開口之側壁做爲具連 續曲率之傾斜表面。 電致發光層4512可使用單層或複數層之堆疊予以形成 〇 請注意,爲避免氧、氫、濕氣、二氧化碳等進入發光 元件4511,可於第二電極45 13及分割區4520之上形成保護 層。有關保護層,可形成矽氮化物膜、矽氮化物氧化物膜 、DLC膜等。 此外,FPC 4518a及4518b供應各類信號及電壓予信號 線驅動電路4503a及4503b、掃描線驅動電路4504a及450 4b 或畫素部4502。 在本實施例中,使用與發光元件4511中所包括之第一 電極45 17相同導電膜形成連接端子電極45 15,及使用與 TFT45 09、4510及4555中所包括之源極及汲極電極相同導 電膜形成端子電極4516。 連接端子電極45 15經由各向異性導電膜45 19電性連接 至FPC 4518a中所包括之端子。 -72- 201202818 位於從發光元件4511汲取光之方向的第二基板需具有 透光屬性。在此狀況下,使用諸如玻璃板、塑料板、聚脂 膜或丙烯酸膜之透光材料。 有關塡充劑4 5 0 7 ’可使用紫外線固化樹脂或熱固性樹 脂,以及諸如氮或氬氣之惰性氣體。可使用例如聚氯乙烯 (PVC)、丙烯酸、聚醯亞胺、環氧樹脂、矽樹脂、聚乙 烯醇縮丁醛(PVB)或乙烯醋酸乙烯酯(EVA)。在本實 施例中,氮可用做塡充劑。 如有需要,諸如偏光板、圓偏光板(包括橢圓偏光板 )、延遲板(四分之一波板或半波板)或濾色器等光學膜 ,可適當地提供於發光兀件之發光表面。此外,偏光板或 圓偏光板可提供具防反射膜。例如,可實施防眩光處理, 藉此反射光可經由投影而擴散並於表面上降低,以致降低 眩光。 有關信號線驅動電路4 5 0 3 a及4 5 0 3 b和掃描線驅動電路 4 5 04a及45 04b,可安裝使用單晶半導體膜或多晶半導體膜 於分別準備之基板上形成之驅動電路。另一方面,僅信號 線驅動電路或其部分或僅掃描線驅動電路或其部分,可分 別形成及安裝。本實施例並不侷限於圖22A及22B所描述之 結構。 經由上述步驟,可製造高度可靠發光裝置(顯示面板 )° 請注意,本實施例可酌情與任一其他實施例加以組合 -73- 201202818 (實施例9 ) 在本實施例中,將描述電子紙做爲實施例6中顯示裝 置之範例。 上述實施例中所示邏輯電路可用做電子紙。電子紙亦 稱爲電泳顯示裝置(亦稱爲電泳顯示),具有與一般紙相 同的高可讀性,較其他顯示裝置爲低的電力消耗,及形薄 質輕等優點。 電泳顯示可具有各式模式。電泳顯示包含分散於溶劑 或溶解物的複數微膠囊,每一包含正向充電的第一粒子及 負向充電的第二粒子。經由施予電場至微膠囊,微膠囊中 粒子便以相對方向彼此移動,僅顯示聚集在一側之粒子顏 色。請注意,第一粒子及第二粒子包含色素,無電場時不 會移動。第一粒子及第二粒子具有不同顏色(可爲無色) 〇 因此,電泳顯示利用所謂介電泳效應,其中具高介電 常數之物質移至高電場區。電泳顯示裝置不需使用對液晶 顯示裝置而言必要之偏光板及相對基板,因而可減少電泳 顯示裝置之厚度及重量。 其中上述微膠囊分散於溶劑中之溶液稱爲電子墨水。 電子墨水可印刷於玻璃、塑料、布料、紙等表面。再者, 經由使用濾色器或具有色素之粒子可達成顏色顯示。 此外,若複數上述微膠囊適當地排列於主動式矩陣基 板之上,以便插入於兩電極之間,便可完成主動式矩陣顯 -74 - 201202818 不裝置。經由將電場應用於微膠囊,可顯示影像。例如, 可使用上述實施例中舉例之使用增強型TFT形成之主動式 矩陣基板。 請注意’微膠囊中第一粒子及第二粒子可由任一下列 材料形成:導電材料、絕緣材料、半導體材料、磁性材料 、液晶材料 '鐵電材料、電致發光材料、電致變色材料、 磁泳材料,或其複合材料。 其次’將參照圖23描述本實施例中電子紙之結構範例 〇 圖23所描述之電子紙包括基板580上之TFT581 ;堆疊 於TFT581上之絕緣層5 8 3、5 84及5 8 5 ;經由設於絕緣層583 至585中開口而接觸TFT5812源極電極或汲極電極的電極 5 8 7 ;及設於基板5 96上之電極5 88。此外,電子紙於基板 596上電極587及電極588之間包括球形粒子589,各包括黑 區590a、白區59 0b及塡充液體以圍繞黑區590a及白區590b 之腔室5 94 ;及配置於球形粒子5 8 9附近之塡充劑5 95。 TFT581爲包括氧化物半導體層做爲半導體層之高度可 靠TFT。例如,TFT581可以類似於上述實施例中電晶體之 方式予以製造。 一種方法稱爲扭球顯示法,其中使用球形粒子5 8 9。 在扭球顯示法中,染成黑色及白色的每一球形粒子配置於 用做顯示元件之第一電極及第二電極之間,並於第一電極 及第二電極之間產生電位差,以控制球形粒子之方向,而 實施顯示。 -75- 201202818 此外,可使用電泳元件取代球形元件。使用具有約1〇 μιη至2 00 μηι直徑之微膠囊,其中透明液體、正向充電之 白色微粒子及負向充電之黑色微粒子均裝入膠囊。在第一 電極及第二電極之間所提供之微膠囊中,當第一電極及第 二電極應用電場時,白色微粒子及黑色微粒子移動至彼此 相對側,使得可顯示白色或黑色。使用此原理之顯示元件 爲電泳顯示元件。電泳顯示元件具有高於液晶顯示元件之 反射係數,因而不需要輔助光,電力消耗低,且可於黑暗 環境中識別顯示部。此外,當電力不供應予顯示部時,可 維持已顯示之影像。因此,當具有顯示功能之半導體裝置 (此可簡單地稱爲顯示裝置或具顯示裝置之半導體裝置) 迴避電波源時,可儲存已顯示之影像。 在本實施例中,例如實施例2或實施例3中描述之驅動 電路可用做電子紙之驅動電路。此外,由於包括氧化物半 導體層之電晶體亦可用做顯示部中電晶體,例如驅動電路 及顯示部可設於一基板上。 電子紙可於所有領域用做顯示資訊之電子裝置。例如 ,電子紙可應用於電子書閱讀器(電子書)、海報、諸如 火車之車廂廣告,或諸如信用卡之各類卡的顯示。圖24描 繪電子裝置之範例。圖24描繪電子書閱讀器之範例。 如圖24所描述,電子書閱讀器2700包括外殼270 1及外 殼2703之兩外殼。外殻270 1及外殼2703係以絞鏈2711結合 ,使得電子書閱讀器2700可沿絞鏈271 1而開啓或關閉。基 於該等結構,電子書閱讀器2700可如紙本書籍一般操作。 -76- 201202818 顯示部27〇5及顯示部2707分別倂入外殼2701及外殼 2703。顯示部27〇5及顯示部2707可顯示一影像或不同影像 。若顯示部2 70 5及顯示部2707顯示不同影像,例如,在右 側之顯示部(圖24中顯示部2705 )可顯示正文,及左側之 顯示部(圖2 4中顯示部2 7 0 7 )可顯示影像。 圖2 4描繪一範例’其中外殼2 7 〇 1經提供具作業部等。 例如’外殼27〇1經提供具電源開關272 1、操作鍵2723、揚 聲器2725等。頁面可以操作鍵2723翻轉。請注意,鍵盤、 指向裝置等可提供於相同表面上,做爲.外殻之顯示部。再 者’外部連接端子(耳機端子、USB端子、可連接諸如AC 轉接器及USB纜線之各類纜線的端子)、儲存媒體嵌入部 等可設於外殼之背面或側面。再者,電子書閱讀器2 7 00可 具有電子字典之功能。 電子書閱讀器27〇0可用於無線傳輸及接收資料。經由 無線通訊’可從電子書伺服器採購及下載所需書籍資料等 (實施例1 〇 ) 在本實施例中。將描述面板系統顯示裝置,做爲實施 例6中顯示裝置之一實施例。 本說明書中所揭露本發明之一實施例的邏輯電路,可 應用於面板系統顯示裝置,其中顯示部及驅動電路係設於 一基板之上。以下將描述顯示裝置之具體結構。 顯示裝置包括本實施例中顯示元件。顯示元件之範例 -77- 201202818 包括液晶兀件(亦稱爲液晶顯不元件)及發光元件 爲發光顯示元件)。發光元件包括經由電流或電壓 度之元件等類型,具體地包括無機電致發光(EL) 有機EL元件等類型。再者,顯示裝置可包括諸如電 之顯示媒體,其對比係經由電效應而改變。 此外,本實施例中顯示裝置包括其中顯示元件 面板,及其中1C等包括安裝於面板之控制器的模組 ,爲一實施例之元件基板,其於顯示裝置之製造程 示元件完成之前,便提供而具有用於供應電流至每 畫素之顯示元件的裝置。具體地,元件基板可處於 ,其中僅形成顯示元件之畫素電極;做爲畫素電極 膜形成之後及形成畫素電極之導電膜蝕刻之前的狀 任何其他狀態。 請注意,本說明書中顯示裝置係指影像顯示裝 光源(包括發光裝置)。此外,禪示裝置亦可包括 器之模組等種類。例如,顯示裝置包括附著軟性印 (FPC ) '磁帶自動黏接(TAB )磁帶或磁帶載體| )之模組;具有TAB磁帶或TCP而於其末端具有印 板之模組;及具有積體電路()之模組’其係經 片安裝於玻璃(COG )法而直接安裝於顯示元件上 其次,將參照圖25A1至25B描述液晶顯示裝置 外觀及截面,其爲本實施例中顯示裝置之一實施例 每一圖25A1及25 A2爲本實施例中顯示裝置之 ,其中第一基板4001上液晶元件4013及TFTMOIO、 (亦稱 控制亮 元件、 子墨水 密封之 。再者 序中顯 一複數 一狀態 之導電 態;或 置,或 具連接 刷電路 :(TCP 刷布線 由將芯 面板之 〇 俯視圖 4011 及 -78- 201202818 41 1 3係以密封劑4005密封於第一基板400 1及第二基板4006 之間。TFT4010、4011及4113包括實施例4中所示In-Ga-Ζη-0基膜,做爲半導體層。圖25B爲沿圖25A1及25A2中線 M-N之截面圖。 在本實施例之顯示裝置中,配置密封劑4005以環繞設 於第一基板4001上之畫素部40 02及掃描線驅動電路4004。 第二基板40 06係設於畫素部40 02及掃描線驅動電路4004之 上。所以,畫素部4002及掃描線驅動電路4004係經由第一 基板4001、密封劑4005及第二基板4006而與液晶層4008密 封在一起。使用單晶半導體膜或多晶半導體膜而形成於分 別準備之基板上的信號線驅動電路4 0 0 3,被安裝於一區域 ,其不同於第一基板4001上經密封劑400 5圍繞之區域。 請注意,對於分別形成之驅動電路的連接方法並無特 別限制,可使用COG法、引線鏈合法、TAB法等。圖25A1 描繪一範例,其中信號線驅動電路4003係經由COG法安裝 。圖25A2描繪一範例,其中信號線驅動電路4003係經由 TAB法安裝。 設於第一基板400 1上之畫素部4〇〇2及掃描線驅動電路 4004包括複數TFT。圖25B描繪包括於畫素部4002中之 TFTMOIO,及包括於掃描線驅動電路4〇〇4中之TFT4011及 4113,做爲範例。絕緣層4020、4021及4042係設於 TFT4 010、4011及4丨13之上。此外,導電層4040係設於具 絕緣層4〇20及4042插入其間之TFT4011之上。導電層4040 做爲第二閘極電極。 -79- 201202818 有關TFT4010、4011及4113,可使用上述實施例中描 述之任_包括氧化物半導體層做爲半導體層之TFT。在本 實施例中,TFT4010、4011及4113爲η通道TFT。 液晶元件4013中包括之畫素電極4〇30電性連接至 TFT4010。液晶元件4013之相對電極403 1係形成於第二基 板4006上。畫素電極4030、相對電極403 1及液晶層4008相 互重疊之部分相應於液晶元件4013。請注意,畫素電極 403 0及相對電極403 1分別配置做爲校準膜之絕緣層403 2及 絕緣層4033,且液晶層4008夾於畫素電極4030及相對電極 403 1之間,其間具絕緣層4032及4033。 對第一基板4001及第二基板4006而言,可應用上述實 施例中用於基板201之材料及製造方法。 隔板403 5爲柱狀分割區,其係經由選擇蝕刻絕緣膜而 獲得,並經配置以便控制畫素電極403 0及相對電極403 1之 間的距離(格間距)。另一方面,可使用球形隔板。相對 電極4031電性連接至形成於TFT40 10形成處之基板上的共 同電位線。經由配置於使用共同連接部的一對基板之間的 導電粒子,相對電極4 0 3 1及共同電位線可彼此電性連接。 請注意,導電粒子係包括於密封劑4005中。 請注意,儘管本實施例顯示透射式液晶顯示裝置之範 例,本發明亦可應用於反射液晶顯示裝置或半透射液晶顯 示裝置。 儘管在本實施例之液晶顯示裝置的範例中,,偏光板 係設於基板的外部表面(在觀看者側),而著色層(濾色 -80 - 201202818 器)及用於顯示元件之電極係連續設於基板的內部表面, 偏光板可設於基板的內部表面。偏光板及著色層的堆疊層 結構並不侷限於在本實施例中之結構,可依據偏光板及著 色層之材料或製造程序狀況而適當設定。此外,可配置做 爲黑矩陣的阻光膜。 在本實施例中,爲減少TFT造成之表面不均勻,及改 進TFT之可靠性,TFT被覆以絕緣層(絕緣層4020、402 1 及4 042 ),做爲保護層或平面化絕緣膜。請注意,保護層 避免諸如空氣中包括之有機物質、金屬或濕氣之污染雜質 滲透,因而密集膜較佳用做保護層。保護層可以矽氧化物 膜、矽氮化物膜、氮氧化矽膜、矽氮化物氧化物膜、鋁氧 化物膜、鋁氮化物膜、鋁氮氧化物膜或鋁氮化物氧化物膜 之任一項的單層或堆疊經由噴濺法而予形成。儘管在本實 施例中保護層係經由噴濺法形成,但並非特別侷限於本法 ,而係可選自各類方法。此外,當使用非還原膜時,保護 層亦可做爲還原避免層。 此處,經由噴濺法形成具堆疊層結構之絕緣層做爲保 護層,及形成矽氧化物膜做爲絕緣層40 42,其爲保護層之 第一層。使用矽氧化物膜做爲保護層在避免用做源極電極 及汲極電極之鋁膜的凸起是有效的。 有關保護層之第二層,經由噴濺法形成矽氮化物膜而 提供絕緣層4020。使用矽氮化物膜做爲保護層可避免諸如 鈉之移動離子進入半導體區而改變TFT之電氣特性。 在保護層形成之後,半導體層可歷經熱處理。 201202818 形成絕緣層402 1做爲平面化絕緣膜。絕緣層402 1可使 用耐熱有機材料而予形成,諸如可使用聚醯亞胺、丙烯酸 、聚醯亞胺醯胺、苯並環丁烯、聚醯胺或環氧樹脂。有關 該等有機材料之替代品,可使用低介電常數材料(低k材 料)、矽氧烷基樹脂、磷矽酸玻璃(PSG )、摻雜砸磷的 矽玻璃(BPSG )等。.請注意,可經由堆疊使用任一該些 材料形成之複數絕緣膜而形成絕緣層402 1。 形成絕緣層4 0 2 1之方法並無特別限制。依據材料,可 使用下列方法形成絕緣層402 1,諸如噴濺法、SOG法、旋 塗法、浸漬法、噴塗法或液低釋放法(例如噴墨法、網印 或膠印):或經由使用工具(設備):諸如刮膠刀、擠膠 滾筒、簾式塗料器、刮刀塗布機等。當使用材料溶液形成 絕緣層4021時,半導體層可以與烘乾步驟相同時間退火。 當絕緣層4 02 1之烘乾步驟與半導體層之退火結合時,可有 效率地製造顯示裝置。 對畫素電極4030及相對電極403 1而言,可使用下列透 光導電材料,包含鶴氧化物之銦氧化物、包含鎢氧化物之 銦鋅氧化物、包含鈦氧化物之銦氧化物、包含鈦氧化物之 銦錫氧化物、銦錫氧化物(以下稱爲ITO )、銦鋅氧化物 或添加矽氧化物之銦錫氧化物。 另一方面,包括導電高分子之導電成分(亦稱爲導電 聚合物)可用於畫素電極4030及相對電極4031。使用導電 成分形成之畫素電極較佳地於550 nm波長下,具有每平方 10000歐姆或更低之薄層電阻,及70%或更高之光透射比。 • 82 · 201202818 此外,導電成分中所包括之導電高分子的電阻係數較佳地 爲0.1 Ω-cm或更低。 有關導電高分子,可使用所謂π電子共軛導電聚合物 。例如可提供聚苯胺或其衍生物、聚吡咯或其衍生物、聚 噻吩或其衍生物或兩或更多項該些材料之共聚物。 此外,各類信號及電位供應與分別形成之信號線驅動 電路4003、掃描線驅動電路4004或來自FPC 4018之畫素部 4002 = 在本實施例中,連接端子電極40 15係使用與液晶元件 4013中包括之畫素電極4030相同導電膜予以形成,及端子 電極401 6係使用與TFT4011及40 10之源極及汲極電極層相 同導電膜予以形成。 連接端子電極4015經由各向異性導電膜4019電性連接 至FPC 4018中包括之端子。 請注意,圖25Α1、25Α2及25Β描繪範例,其中信號線 驅動電路4003係分別形成並安裝於第一基板4001上;然而 ’本實施例並不侷限於此結構。掃描線驅動電路可分別形 成並安裝,或僅部分信號線驅動電路或部分掃描線驅動電 路可分別形成及接著安裝。 如上述,可形成面板系統顯示裝置。對本實施例中顯 示裝置而言,上述實施例中邏輯電路可用於驅動電路,例 如邏輯電路可以與顯示部中TFT相同程序予以形成。 請注意’本實施例可酌情與任一其他實施例中描述之 結構加以組合。 -83- 201202818 (實施例11 ) 實施例6至實施例10中半導體裝置可應用於各類電子 裝置(包括遊戲機)。該等電子裝置之範例爲電視機(亦 稱爲電視或電視接收器)、電腦螢幕等、諸如數位相機或 數位視訊攝影機之攝影機、數位像框、行動電話機(亦稱 爲行動電話或行動電話裝置)、可攜式遊戲機、可攜式資 訊終端機、音頻播放裝置、諸如彈珠台之大型遊戲機等。 圖26A描繪電視裝置之範例。在電視裝置9600中,顯 示部9603倂入外殼9601。顯示部9603可顯示影像。此處, 外殻960 1係由支架9605支撐。 電視裝置9600可以外殼960 1之操作開關或個別遙控器 96 10操作。可由遙控器96 10之操作鍵9609控制頻道切換及 音量,藉此,可控制顯示於顯示部9603之影像。再者,控 制器9610可提供具顯示部9607,以顯示自遙控器9610輸出 之資料。 請注意,電視裝置9600經提供具接收器、數據機等。 基於接收器,可接收一般電視廣播。再者,當顯示裝置經 由數據機有線或無線連接至通訊網路時,可實施單向(從 發送端至接收端)或雙向(例如發送端與接收端之間,或 接收端之間)資訊通訊》 圖26Β描繪數位像框9700之範例。例如,在數位像框 9700中,顯示部9703倂入外殼9 70 1。顯示部9703可顯示各 類影像。例如,顯示部9703可顯示攝自數位相機等之影像 -84- 201202818 資料’並做爲一般相框。 請注意,數位像框9700經提供具作業部、外部連接部 (USB端子、可連接諸如USB纜線之各類纜線的端子)、 儲存媒體嵌入部等。儘管該些組件可設於相同表面上做爲 顯示部,較佳的是爲設計美學而將其設於側面或背面。例 如,攝自數位相機之影像的記憶體儲存資料被插入數位像 框9700之儲存媒體嵌入部,並載入資料,藉此影像便可顯 示於顯示部9703。 數位像框97 00可用於無線傳輸及接收資料。經由無線 通訊,所需影像資料便可載入及顯示。 圖27A爲可攜式遊戲機,包括與接合部9893連接的外 殼9 8 8 1及外殻98 9 1之兩外殼,所以該可攜式遊戲機可開啓 及折疊。顯示部98 82及顯示部98 83分別倂入外殻988 1及外 殼9 89 1。此外,圖27A中描繪之可攜式遊戲機經提供具揚 聲器部9884、儲存媒體嵌入部9886、發光二極體(LED) 燈9890、輸入裝置(操作鍵9885、連接端子9887、感應器 988 8 (具有下列項目測量功能:力量、位移、位置、速度 、加速度、角速度、旋轉數、距離、光、液體、磁性、溫 度、化學物質、聲音、時間、硬度、電場、電流、電壓、 電力、輻射線、流率、濕度、傾斜度、震動、氣味或紅外 線)及麥克風9 889 )等。不用說,可使用之可攜式遊戲機 之結構’不限於上述及經提供而具至少顯示裝置之另一結 構。可攜式遊戲機可酌情包括其他配件。圖27A中所描述 之可攜式遊戲機具有讀取儲存於儲存媒體之程式或資料以 -85- 201202818 顯示於顯示部之功能,與經由無線通訊而與另一可攜式遊 戲機分享資訊之功能。請注意,圖27A中所描述之可攜式 遊戲機之功能不限於上述,且可攜式遊戲機可具有各類功 能。 圖2 7B描繪大型遊戲機之投幣機範例。在投幣機99 00 中,顯示部9903倂入外殼9901。此外,投幣機9900包括諸 如啓動桿或停止開關、投幣孔、揚聲器等作業裝置。不用 說,可使用之投幣機9900之結構,不限於上述及經提供而 具至少依據本發明之顯示裝置的另一結構。投幣機9900可 酌情包括其他配件。 圖28A描繪行動電話範例。行動電話9000包括其中倂 入顯示部9002之外殼9001、操作按鈕9003、外部連接埠 9004、揚聲器9005、麥克風9006等。 經由以手指等碰觸顯示部9002,資訊可輸入至圖28A 所描述之行動電話9000。再者,使用者可以其手指等碰觸 顯示部9002而打電話或寫電子郵件。 主要存在顯示部9002的三種螢幕模式。第一模式爲主 要用於顯示影像之顯示模式。第二模式爲主要用於輸入諸 如正文之資訊的輸入模式。第三模式爲顯示及輸入模式, 其中顯不模式及輸入模式兩模式相結合。 例如,若打電話或寫電子郵件,顯示部9002可置於主 要用於輸入正文之正文輸入模式,並可輸入顯示於螢幕之 字符。在此狀況下,較佳地在顯示部9002的幾乎整個螢幕 區顯示鍵盤或數字按鈕。 -86- 201202818 當包括用於檢測傾角之感應器(諸如陀螺儀或加速感 應器)的檢測裝置設於行動電話9000內部時,顯示部9002 之螢幕顯示可經由檢測行動電話9000的方向而自動切換( 不論行動電話9000爲用於全景模式或肖像模式而水平或垂 直擺置)。 此外,螢幕模式係經由碰觸顯示部90〇2或操作外殼 9001之操作按鈕9003而予切換。另一方面,螢幕模式可依 據顯示於顯示部9002之影像種類而予切換。例如,當用於 顯示於顯示部9002之影像的信號爲移動影像之資料時,螢 幕模式便切換爲顯示模式。當信號爲正文資料時,螢幕模 式便切換爲輸入模式。 此外,在輸入模式,信號係由顯示部9002中光學感應 器檢測,若經由碰觸顯示部90〇2之輸入未實施達某期間, 便可控制螢幕模式,以便從輸入模式切換爲顯示模式。 顯示部9002亦可做爲影像感應器。例如,掌紋、指紋 等影像係經由以手掌或手指碰觸顯示部9002而拍攝,藉此 可實施人員驗證。再者,當背光或發射近紅外線之光源設 於顯示部中時,便可拍攝手指靜脈或手掌靜脈之影像。 圖28B描繪行動電話之另一範例。圖28B中行動電話具 有配置包括顯示部9412及操作按鈕9413之外殼9411的顯示 裝置9410,及配置包括操作按鈕9402、外部輸入端子9403 、麥克風9404、揚聲器94 〇5及接收來電時發光之發光部 9406之外殼9401的通訊裝置9400。顯示裝置9410具有顯示 功能,能夠可拆卸地附著至具有如箭頭所示雙向電話功能 -87- 201202818 之通訊裝置9400。因此,顯示裝置9410及通訊裝置9400可 沿其短側或長側而彼此附著。此外,當僅需顯示功能時, 可將顯示裝置9410從通訊裝置9400拆下而單獨使用。影像 或輸入資訊可經由無線或有線通訊而於通訊裝置94 00及顯 示裝置94 10之間傳輸及接收,二者各具有可充電電池。 請注意,本實施例可經由與任一其他實施例中描述之 結構適當組合而予實施。 (實施例1 2 ) 在本實施例中,將描述包括具有不同於上述實施例中 結構之電晶體的邏輯電路。 本發明之一實施例的顯示裝置中電晶體不侷限於具有 圖2 A及2B所描述之結構的電晶體,而是可使用具另一結構 之電晶體。將參照圖29A及29B描述應用具另一結構之電晶 體的邏輯電路。圖29 A及2 9B描繪本實施例中驅動電路部之 結構。圖29A爲俯視圖,及圖29B爲沿圖29A所描述之驅動 電路部的線Z1-Z2及線Z3-Z4之截面圖。請注意,在圖29A 及29B所描述之邏輯電路中,圖2A及2B所描述之邏輯電路 的描述,可用於與圖2A及2B所描述之顯示裝置相同成分之 描述。 如同圖2A及2B所描述之邏輯電路,圖29A及29B所描 述之邏輯電路包括電晶體251、電晶體252及電晶體253 » 此外,將描述電晶體之結構。電晶體251包括基板201 上之閘極電極21 la、閘極電極21 la上之閘極絕緣層202、 -88- 201202818 閘極絕緣層202上之導電層21 5a及導電層215b、及具閘極 絕緣層202插入其間之閘極電極211a上與導電層215a及導 電層2150上之氧化物半導體層223a。 電晶體252包括基板201上之閘極電極2 1 lb、閘極電極 21 lb上之閘極絕緣層202、閘極絕緣層202上之導電層215b 及導電層215c、及具閘極絕緣層202插入其間之閘極電極 211b上與導電層215b及導電層215c上之氧化物半導體層 2 23b ° 電晶體25 3包括基板201上之閘極電極21 lc、閘極電極 211c上之閘極絕緣層202、閘極絕緣層202上之導電層215b 及導電層21 5d、及具閘極絕緣層202插入其間之閘極電極 211c上與導電層215b及導電層215d上之氧化物半導體層 223 c ° 每一導電層215 a至215 d做爲源極電極或汲極電極。 氧化物半導體層223a至223 c歷經脫水或脫氫,及形成 氧化物絕緣層207以接觸氧化物半導體層223 3至223c。包 括該等氧化物半導體層之電晶體,歷經脫水或脫氫,接著 形成以接觸形成於其上之氧化物絕緣層207,做爲通道形 成層並具有高可靠性,因爲長期使用或高負載而難以發生 第V次移位。 此外,在圖29 A及29B所描述之驅動電路部中,平面化 絕緣層216係設於氧化物絕緣層207之上。此外,導電層 217a係設於具氧化物絕緣層207及平面化絕緣層21 6插入其 間之氧化物半導體層223 a之上,導電層217b係設於具氧化 -89- 201202818 物絕緣層207及平面化絕緣層216插入其間之氧化物半導體 層223 b之上,及導電層217c係設於具氧化物絕緣層207及 平面化絕緣層216插入其間之氧化物半導體層223 c之上。 每一導電層217a至217c做爲第二閘極電極。第二閘極電壓 應用於導電層217 a至217c,藉此可控制電晶體251至253之 閩値電壓》 圖29A及29B所描述之電晶體251至25 3爲底部接觸電晶 體。當使用底部接觸電晶體時,做爲源極電極及汲極電極 之氧化物半導體層及導電層彼此接觸之區域可增加,藉此 可避免剝落等。 請注意,如同圖4所描述之驅動電路部中,氧化物導 電層可設於做爲源極電極及汲極電極之氧化物半導體層及 導電層之間。 請注意,本實施例可酌情與任一其他實施例相組合。 (實施例1 3 ) 在本實施例中,將描述包括具有不同於上述實施例中 結構之電晶體的邏輯電路。
本發明之一實施例之顯示裝置中電晶體並不侷限於具 有圖2所描述之結構的電晶體,並可使用具有另一結構之 電晶體。將參照圖30 A及3 0B描述應用具有另一結構之電晶 體的邏輯電路。圖30A及30B描繪本實施例中驅動電路部之 結構。圖30A爲俯視圖,及圖30B爲沿圖7A所描述之驅動 電路部的線Z1-Z2及線Z3-Z4之截面圖。請注意,在圖30A -90 - 201202818 及308所描述之邏輯電路中,圖2A及2B所描述之邏輯電路 的描述,可用於與圖2A及2B所描述之顯示裝置相同成分之 描述。 如同圖2A及2B所描述之邏輯電路,圖30A及30B所描 述之邏輯電路包括電晶體251、電晶體252及電晶體253。 此外,將描述電晶體之結構。電晶體251包括基板201 上之閘極電極211a、閘極電極211a上之閘極絕緣層202、 閘極絕緣層202上之導電層215a及導電層215b、具閘極絕 緣層2 02插入其間之閘極電極211a上與導電層215a及導電 層215b上之氧化物半導體層243a、及氧化物半導體層243a 上之氧化物半導體層263 a。 電晶體2 5 2包括基板2 0 1上之閘極電極2 1 1 b、閘極電極 211b上之閘極絕緣層2 02、閘極絕緣層2 02上之導電層215b 及導電層21 5c、及具閘極絕緣層202插入其間之閘極電極 211b上與導電層215b及導電層215c上之氧化物半導體層 263b ° 電晶體253包括基板201上之閘極電極21 1 c、閘極電極 211c上之閘極絕緣層202、閘極絕緣層202上之導電層215b 及導電層215d、具閘極絕緣層202插入其間之閘極電極 211c上與導電層21 5b及導電層215d上之氧化物半導體層 243b、及氧化物半導體層243b上之氧化物半導體層263 c。 每一導電層21 5a至21 5d做爲源極電極或汲極電極。 電晶體251中氧化物半導體層(氧化物半導體層243a 及氧化物半導體層263a之堆疊)之厚度大於電晶體252中 -91 - 201202818 氧化物半導體層(氧化物半導體層263b)之厚度。此外, 電晶體2 5 3中氧化物半導體層(氧化物半導體層243b及氧 化物半導體層263 c之堆疊)之厚度大於電晶體252中氧化 物半導體層(氧化物半導體層26 3b)之厚度。隨著氧化物 半導體層之厚度增加,需完全耗盡氧化物半導體層之閘極 電極之負電壓的絕對値增加。結果,包括厚氧化物半導體 層做爲通道形成層之電晶體形同空乏型電晶體。 圖30A及30B所描述之電晶體251至253爲底部接觸電晶 體。當使用底部接觸電晶體時,做爲源極電極及汲極電極 之氧化物半導體層及導電層彼此接觸之區域增加,藉此可 避免剝落等。 請注意,如圖8所描述之驅動電路部中,氧化物導電 層可設於做爲源極電極及汲極電極之氧化物半導體層及導 電層之間。 請注意,本實施例可酌情與任一其他實施例相組合。 本申請案係依據2009年9月24日向日本專利局提出申請之 序號2009-218931日本專利申請案,其整個內容係以提及 方式倂入本文。 【圖式簡單說明】 圖1描繪依據實施例1之顯示裝置的結構範例; 圖2 A及2B描繪依據實施例2之顯示裝置的結構範例; 圖3描繪圖2A及2B中顯示裝置之等效電路; 圖4描繪依據實施例2之顯示裝置的結構範例; -92 - 201202818 圖5A至5C爲截面圖,描繪圖2A及2B中顯示裝置之製 造方法範例; 圖6A及6B爲截面圖’描繪圖2A及2B中顯示裝置之製 造方法範例: 圖7A及7B描繪依據實施例2之顯示裝置的結構範例; 圖8描繪依據實施例2之顯示裝置的結構範例; 圖9A至9C爲截面圖,描繪圖7A及7B中顯示裝置之製 造方法範例; 圖10爲電路圖,描繪依據實施例3之邏輯電路的電路 結構範例; 圖11爲時序圖,描繪圖10中所描繪之邏輯電路的作業 範例; 圖12爲電路圖,描繪依據實施例4之移位暫存器的電 路結構範例; 圖13爲電路圖,描繪依據實施例4之非及(NAND )電 路的電路結構; 圖14爲時序圖,描繪圖12中所描繪之移位暫存器的作 業範例; 圖15爲方塊圖,描繪依據實施例6之顯示裝置的結構 » 圖16A及16B爲方塊圖,描繪依據實施例6之顯示裝置 的驅動電路結構; 圖17爲電路圖’描繪依據實施例7之顯示裝置中畫素 的電路結構, -93 - 201202818 圖18A及18B描繪依據實施例7之顯示裝置中畫素的結 雄 · 稱, 圖19A1至19B2各描繪依據實施例7之顯示裝置中畫素 的結構; 圖20爲電路圖,描繪依據實施例8之顯示裝置中畫素 的電路結構; 圖21A至21C爲截面圖,描繪依據實施例8之顯示裝置 中畫素的結構; 圖22A及22B爲俯視圖及截面圖,描繪依據實施例8之 顯示裝置的結構; 圖23爲截面圖,描繪依據實施例9之電子紙的結構; 圖24描繪電子裝置,其應用於依據實施例9之電子紙 圖25A1至25B爲俯視圖及截面圖,描繪依據實施例1〇 之顯示裝置的結構; 圖26A及26B各描繪依據實施例11之電子裝置; 圖27A及27B各描繪依據實施例11之電子裝置; 圖28A及28B各描繪依據實施例11之電子裝置; 圖29A及29B描繪依據實施例12之顯示裝置的結構範例 :及 圖30A及30B描繪依據實施例13之顯示裝置的結構範例 【主要元件符號說明】 -94- 201202818 10 1: 驅動電路部 102、 701、 4002、 4502 :畫素部 103、 805 >856 :信號線 104、 7 0 4 :畫素 105、 107、 804、 855 :掃描線 108 : 參考電壓線 111: 驅動電路 112、 251、 252、 253、 321、 322、 323、 611、 613、 821 、 851 :電晶體 、853、 3111、 3112、 3113' 3131' 3132、 3133 201、 基板 5 8 0、596、2000、4001、4006、450 1、4506 : 2 02 : 聞極絕緣層 207、 2 007 :氧化物絕緣層 211a、211b、211c、2001 :閘極電極 214a ' 214b、 214c、 214d ' 214e、 214f:氧化物導電 層 215a、 215b、 215c、 215d、 217a、 217b、 217c' 4040 、4540 :導電層 2 1 6 :平面化絕緣層 223a ' 223b 、 223c 、 223d 、 243a 、 243b 、 263a ' 263b 、263c、2003:氧化物半導體層 23 3a ' 23 3b、233 c、23 3 d :抗蝕罩 316、 326、 614、 615、 3171、 3172、 3173:節點 -95 - 201202818 3 2 4、3 2 5 :電源線 581、4010、4011、4113、4509、4510、4555、7001 :薄膜電晶體(TFT) 583 ' 584 、 585 、 4020 、 4021 、 4032 、 4042 、 4542 、 4 5 4 4 :絕緣層 587 、 588 、 2005a 、 2005b 、 2008 、 2020 、 2022 、 2023 、2024、 2028、 2029、 2056、 4513、 4517:電極 5 8 9 :球形粒子 590a :黑區 590b:白區 594 :腔室 595 ' 4507 :塡充劑 702、 4004、4504a:掃描線驅動電路 703、 40 03、4 503 a :信號線驅動電路 822、 4013 :液晶元件 823、 852:電容器 854、4511、7002、7012、7022:發光元件 900、 903:移位暫存器 901、 906:位準移位器 902、 907 :緩衝器 904、905 :閂鎖電路 2002 :絕緣膜 2050、205 1 :端子 2052 :閘極電極層 -96- 201202818 205 3 : 連接電極 205 4 : 保護絕緣膜 205 5 : 透明導電膜 2700 : 電子書閱讀器 270 1 ' 2703 、 9001 、 9401 、 9411 、 9601 、 9701 、 9881 、9891、 9901:外殻 2705 、 2707 ' 9002 、 9412 、 9603 、 9607 、 9703 、 9882 、9883、9903:顯示部 27 11 ·· 絞鏈 272 1: 電源開關 2 72 3、 9609、 9885 :操作鍵 2 72 5、 9005 、 9405 :揚聲器 3011' 3012、3013:邏輯電路 3 1 2 1 A、3 1 2 1 B ' 3 1 2 1 C、3 1 22A、3122B、3122C、 3 1 23 A ' 3123B、3123C、6121、6122、6123 :反相器 3 140、 3141、3142、3143:反及(NAND)電路 4005、 4 5 0 5 :密封劑 400 8 : 液晶層 4015、 4515 :連接端子電極 4016' 4 5 1 6 :端子電極 4018、 4 5 1 8 a :軟性印刷電路(F P C ) 4019' 4519:各向異性導電膜 403 0 : 畫素電極 403 1: 相對電極 -97- 201202818 403 5 : 隔板 4512: 電致發光層 4520 : 分割區 7003、 70 1 3、7023 :陰極 7004、 7014、7024 :發光層 7005、 7015 、 7025 :陽極 7011、 702 1 :驅動薄膜電晶體(TFT 7016 : 阻擋膜 7017' 7027 :導電膜 9000 : 行動電話 9003、 9402、9413:操作按鈕 9004 : 外部連接埠 9006 ' 9404、98 8 9 :麥克風 9400 : 通訊裝置 9403 : 外部輸入端子 9406 : 發光部 9410 : 顯示裝置 9600 : 電視裝置 9605 : 支架 9610: 遙控器 9700 : 數位相框 98 84 : 揚聲器部 98 86 : 儲存媒體嵌入部 98 8 7 : 連接端子 -98 - 201202818 98 8 8 :感應器 (LED )燈 98 90 :發光二極 98 93 :接合部 9 9 0 0 :投幣機 -99
Claims (1)
- 201202818 七、申請專利範圍: l ~~種顯示裝置,包含: 包括邏輯電路之驅動電路,該邏輯電路包括第一電晶 體’其爲空乏型電晶體,及第二電晶體,其爲增強型電晶 G3M · 體, 信號線; 包括畫素之畫素部,該畫素的顯示狀態係受經由該信 號線之信號的輸入所控制,該信號包括來自該驅動電路之 影像資料;及 第三電晶體,其爲空乏型電晶體,並包括閘極、源極 及汲極, 其中該第三電晶體的該源極及該汲極之一係被供應參 考電壓; 其中該第三電晶體的該源極及該汲極之另一電性連接 至該信號線;及 其中該第三電晶體的該閘極係被供應閘極信號; 其中該第一至第三電晶體,各包括具通道形成區之氧 化物半導體層。 2.如申請專利範圍第1項之顯示裝置i 其中該第一至第三電晶體,各包括: 閘極電極; 該閘極電極上之閘極絕緣層; 該閘極絕緣層上之該氧化物半導體層;及 部分該氧化物半導體層上之第一導電層及第二導電層 -100- 201202818 ,該第一導電層及該第二導電層各做爲源極電極或汲極電 極;及 其中該顯示裝置進一步包含該氧化物半導體層、該第 一導電層及該第二導電層上之氧化物絕緣層。 3. —種顯示裝置,包含: 包括邏輯電路之驅動電路,該邏輯電路包括第一電晶 體,其爲空乏型電晶體,及第二電晶體,其爲增強型電晶 體; 信號線; 包括畫素之畫素部,該畫素的顯示狀態係受經由該信 號線之信號的輸入所控制,該信號包括來自該驅動電路之 影像資料;及 第三電晶體,其爲空乏型電晶體,並包括閘極、源極 及汲極, 其中該第三電晶體的該源極及該汲極之一係被供應參 考電壓; 其中該第三電晶體的該源極及該汲極之另一電性連接 至該信號線;及 其中該第三電晶體的該閘極係被供應閘極信號; 其中該第一至第三電晶體,各包括具通道形成區之氧 化物半導體層; 其中該第一電晶體中該氧化物半導體層之厚度大於該 第二電晶體中該氧化物半導體層之厚度;及 其中該第三電晶體中該氧化物半導體層之厚度大於該 -101 - 201202818 第二電晶體中該氧化物半導體層之厚度。 4. 如申請專利範圍第3項之顯示裝置, 其中該第一至第三電晶體,各包括: 閘極電極; 該閘極電極上之閘極絕緣層; 該閘極絕緣層上之該氧化物半導體層;及 部分該氧化物半導體層上之第一導電層及第二導電層 ,該第一導電層及該第二導電層各做爲源極電極或汲極電 極;及 其中該顯示裝置進一步包含該氧化物半導體層、該第 一導電層及該第二導電層上之氧化物絕緣層。 5. —種顯示裝置,包含: 包括邏輯電路之驅動電路,該邏輯電路包括第一電晶 體,其爲空乏型電晶體,及第二電晶體,其爲增強型電晶 體, 信號線; 包括畫素之畫素部,該畫素的顯示狀態係受經由該信 號線之信號的輸入所控制,該信號包括來自該驅動電路之 影像資料;及 第三電晶體,其爲空乏型電晶體,並包括閘極、源極 及汲極, 其中該第三電晶體的該源極及該汲極之一係被供應參 考電壓; 其中該第三電晶體的該源極及該汲極之另一電性連接 -102- 201202818 至該信號線;及 其中該第三電晶體的該閘極係被供應閘極信號; 其中該第一至第三電晶體’各包括第一閘極電極、第 二閘極電極及包括該第一閘極電極及該第二閘極電極之間 之通道形成區的氧化物半導體層。 6. —種顯示裝置,包含: 信號線; 包括畫素之畫素部,該畫素包括第一電晶體’其爲增 強型電晶體,並包括閘極、源極及汲極; 其中該第一電晶體的該源極及該汲極之一電性連接至 該信號線; 第二電晶體,其爲空乏型電晶體’並包括閘極、源極 及汲極; 其中該第二電晶體的該源極及該汲極之一係被供應參 考電壓; 其中該第二電晶體的該源極及該汲極之另一電性連接 至該信號線; 其中該第二電晶體的該閘極係被供應閘極信號;及 其中該第一電晶體及該第二電晶體各包括具通道形成 區之氧化物半導體層。 -103-
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009218931 | 2009-09-24 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201202818A true TW201202818A (en) | 2012-01-16 |
| TWI521291B TWI521291B (zh) | 2016-02-11 |
Family
ID=43756232
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW099130882A TWI521291B (zh) | 2009-09-24 | 2010-09-13 | 顯示裝置 |
| TW104139662A TWI579627B (zh) | 2009-09-24 | 2010-09-13 | 顯示裝置 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104139662A TWI579627B (zh) | 2009-09-24 | 2010-09-13 | 顯示裝置 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US9305481B2 (zh) |
| JP (12) | JP5593179B2 (zh) |
| KR (2) | KR101788538B1 (zh) |
| TW (2) | TWI521291B (zh) |
| WO (1) | WO2011036987A1 (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10043660B2 (en) | 2016-05-20 | 2018-08-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device or display device including the same |
Families Citing this family (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8284142B2 (en) | 2008-09-30 | 2012-10-09 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
| TWI421827B (zh) * | 2010-03-19 | 2014-01-01 | Au Optronics Corp | 移位暫存器 |
| CN102939658B (zh) | 2010-06-01 | 2014-03-26 | 夏普株式会社 | 薄膜晶体管 |
| WO2012153697A1 (en) | 2011-05-06 | 2012-11-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor memory device |
| TWI568181B (zh) | 2011-05-06 | 2017-01-21 | 半導體能源研究所股份有限公司 | 邏輯電路及半導體裝置 |
| TWI536502B (zh) | 2011-05-13 | 2016-06-01 | 半導體能源研究所股份有限公司 | 記憶體電路及電子裝置 |
| JP5951351B2 (ja) | 2011-05-20 | 2016-07-13 | 株式会社半導体エネルギー研究所 | 加算器及び全加算器 |
| US8508256B2 (en) | 2011-05-20 | 2013-08-13 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor integrated circuit |
| US9135182B2 (en) | 2012-06-01 | 2015-09-15 | Semiconductor Energy Laboratory Co., Ltd. | Central processing unit and driving method thereof |
| EP2924679B1 (en) * | 2012-11-21 | 2018-08-15 | Sharp Kabushiki Kaisha | Display apparatus |
| JP6274968B2 (ja) * | 2014-05-16 | 2018-02-07 | ローム株式会社 | 半導体装置 |
| JP6615490B2 (ja) * | 2014-05-29 | 2019-12-04 | 株式会社半導体エネルギー研究所 | 半導体装置及び電子機器 |
| WO2015186602A1 (ja) | 2014-06-03 | 2015-12-10 | シャープ株式会社 | 半導体装置およびその製造方法 |
| KR102157689B1 (ko) * | 2014-06-27 | 2020-09-21 | 엘지디스플레이 주식회사 | 평판 표시장치용 박막 트랜지스터 어레이 기판 |
| TWI691088B (zh) | 2014-11-21 | 2020-04-11 | 日商半導體能源研究所股份有限公司 | 半導體裝置 |
| CN104882108B (zh) * | 2015-06-08 | 2017-03-29 | 深圳市华星光电技术有限公司 | 基于氧化物半导体薄膜晶体管的goa电路 |
| CN109716422B (zh) * | 2016-09-21 | 2021-10-12 | 索尼半导体解决方案公司 | 显示装置和电子设备 |
| KR102676858B1 (ko) * | 2016-12-16 | 2024-06-19 | 엘지디스플레이 주식회사 | 전계발광 표시장치 |
| CN106897692B (zh) * | 2017-02-23 | 2020-03-03 | 京东方科技集团股份有限公司 | 指纹识别组件和显示装置 |
| TWI826140B (zh) * | 2022-11-23 | 2023-12-11 | 友達光電股份有限公司 | 顯示面板 |
| TWI888041B (zh) * | 2024-03-08 | 2025-06-21 | 凌巨科技股份有限公司 | 膽固醇液晶面板 |
| WO2025243155A1 (ja) * | 2024-05-23 | 2025-11-27 | 株式会社半導体エネルギー研究所 | 半導体装置 |
Family Cites Families (146)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
| JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
| JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JP3163637B2 (ja) * | 1991-03-19 | 2001-05-08 | 株式会社日立製作所 | 液晶表示装置の駆動方法 |
| JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
| JPH0894999A (ja) | 1994-09-22 | 1996-04-12 | Casio Comput Co Ltd | アクティブマトリックス液晶表示装置 |
| JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
| JPH11505377A (ja) | 1995-08-03 | 1999-05-18 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 半導体装置 |
| JPH0950263A (ja) | 1995-08-08 | 1997-02-18 | Sony Corp | アクティブマトリクス表示装置及びその駆動方法 |
| US5612234A (en) * | 1995-10-04 | 1997-03-18 | Lg Electronics Inc. | Method for manufacturing a thin film transistor |
| JP3663261B2 (ja) | 1995-10-05 | 2005-06-22 | 株式会社東芝 | 表示装置用アレイ基板及びその製造方法 |
| US5835177A (en) | 1995-10-05 | 1998-11-10 | Kabushiki Kaisha Toshiba | Array substrate with bus lines takeout/terminal sections having multiple conductive layers |
| JP3625598B2 (ja) | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
| JP3976821B2 (ja) | 1996-09-20 | 2007-09-19 | セイコーエプソン株式会社 | 液晶パネル用基板の検査方法 |
| US5977569A (en) * | 1996-09-24 | 1999-11-02 | Allen-Bradley Company, Llc | Bidirectional lateral insulated gate bipolar transistor having increased voltage blocking capability |
| US5973658A (en) | 1996-12-10 | 1999-10-26 | Lg Electronics, Inc. | Liquid crystal display panel having a static electricity prevention circuit and a method of operating the same |
| JP3063670B2 (ja) * | 1997-04-25 | 2000-07-12 | 日本電気株式会社 | マトリクス表示装置 |
| JPH1130975A (ja) | 1997-05-13 | 1999-02-02 | Oki Electric Ind Co Ltd | 液晶表示装置の駆動回路及びその駆動方法 |
| US7304632B2 (en) | 1997-05-13 | 2007-12-04 | Oki Electric Industry Co., Ltd. | Liquid-crystal display driving circuit and method |
| JP4308162B2 (ja) * | 1997-05-13 | 2009-08-05 | Okiセミコンダクタ株式会社 | 液晶表示装置の駆動回路及びその駆動方法 |
| US6307532B1 (en) * | 1997-07-16 | 2001-10-23 | Seiko Epson Corporation | Liquid crystal apparatus, driving method thereof, and projection-type display apparatus and electronic equipment using the same |
| JP3687344B2 (ja) * | 1997-07-16 | 2005-08-24 | セイコーエプソン株式会社 | 液晶装置及びその駆動方法、並びにそれを用いた投写型表示装置及び電子機器 |
| JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
| JP4460660B2 (ja) | 1998-11-13 | 2010-05-12 | シャープ株式会社 | 表示装置 |
| JP2000150861A (ja) | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
| JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
| FR2787634B1 (fr) * | 1998-12-18 | 2003-09-12 | Thomson Csf | Procede de realisation de transistors cmos et dispositifs associes |
| TWI232595B (en) * | 1999-06-04 | 2005-05-11 | Semiconductor Energy Lab | Electroluminescence display device and electronic device |
| TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
| DE10006286C1 (de) * | 2000-02-14 | 2001-10-18 | 3M Espe Ag | Lichtwellenkonvertervorrichtung und deren Verwendung im Dentalbereich |
| JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
| KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
| JP3997731B2 (ja) | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
| JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
| JP4204204B2 (ja) | 2001-04-13 | 2009-01-07 | 三洋電機株式会社 | アクティブマトリクス型表示装置 |
| JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
| JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
| JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
| US7061014B2 (en) | 2001-11-05 | 2006-06-13 | Japan Science And Technology Agency | Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
| JP4083486B2 (ja) * | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
| US7049190B2 (en) | 2002-03-15 | 2006-05-23 | Sanyo Electric Co., Ltd. | Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device |
| JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
| US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
| WO2003107314A2 (en) | 2002-06-01 | 2003-12-24 | Samsung Electronics Co., Ltd. | Method of driving a shift register, a shift register, a liquid crystal display device having the shift register |
| JP2004022625A (ja) | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
| US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
| US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
| JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
| JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
| JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
| US7262463B2 (en) | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
| JP2005091646A (ja) * | 2003-09-16 | 2005-04-07 | Seiko Epson Corp | アクティブマトリクス基板、表示装置および電子機器 |
| TWI402539B (zh) * | 2003-12-17 | 2013-07-21 | Semiconductor Energy Lab | 顯示裝置和其製造方法 |
| US7333078B2 (en) | 2003-12-29 | 2008-02-19 | Solomon Systech Limited | Driving system and method for electroluminescence displays |
| JP4203656B2 (ja) | 2004-01-16 | 2009-01-07 | カシオ計算機株式会社 | 表示装置及び表示パネルの駆動方法 |
| EP2246894B2 (en) | 2004-03-12 | 2018-10-10 | Japan Science and Technology Agency | Method for fabricating a thin film transistor having an amorphous oxide as a channel layer |
| US7297977B2 (en) * | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
| US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
| US7282782B2 (en) | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
| US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
| JP4574261B2 (ja) | 2004-07-16 | 2010-11-04 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
| JP2006100760A (ja) | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
| US7285501B2 (en) | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
| US7298084B2 (en) | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
| US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
| EP2453481B1 (en) | 2004-11-10 | 2017-01-11 | Canon Kabushiki Kaisha | Field effect transistor with amorphous oxide |
| US7453065B2 (en) | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
| US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
| CA2585063C (en) | 2004-11-10 | 2013-01-15 | Canon Kabushiki Kaisha | Light-emitting device |
| US7868326B2 (en) | 2004-11-10 | 2011-01-11 | Canon Kabushiki Kaisha | Field effect transistor |
| US7863611B2 (en) | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
| US7579224B2 (en) | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
| TWI445178B (zh) | 2005-01-28 | 2014-07-11 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
| TWI412138B (zh) | 2005-01-28 | 2013-10-11 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
| US7858451B2 (en) | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
| US7948171B2 (en) | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
| US20060197092A1 (en) | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
| US8681077B2 (en) | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
| WO2006105077A2 (en) | 2005-03-28 | 2006-10-05 | Massachusetts Institute Of Technology | Low voltage thin film transistor with high-k dielectric material |
| US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
| US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
| JP2006343625A (ja) * | 2005-06-10 | 2006-12-21 | Nec Electronics Corp | 液晶表示装置および液晶表示装置のデータ線駆動回路 |
| JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
| US7402506B2 (en) | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
| US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
| JP2007004733A (ja) * | 2005-06-27 | 2007-01-11 | Sato Co Ltd | 財布及びバッグ |
| US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
| KR100711890B1 (ko) | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
| JP2007059128A (ja) | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
| JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
| JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
| JP4280736B2 (ja) | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
| JP5116225B2 (ja) | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
| KR100646990B1 (ko) | 2005-09-12 | 2006-11-23 | 엘지전자 주식회사 | 발광 소자 및 이를 구동하는 방법 |
| JP5078246B2 (ja) | 2005-09-29 | 2012-11-21 | 株式会社半導体エネルギー研究所 | 半導体装置、及び半導体装置の作製方法 |
| EP1998374A3 (en) | 2005-09-29 | 2012-01-18 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method thereof |
| JP5064747B2 (ja) * | 2005-09-29 | 2012-10-31 | 株式会社半導体エネルギー研究所 | 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法 |
| JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
| JP5089139B2 (ja) | 2005-11-15 | 2012-12-05 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
| CN101577256B (zh) | 2005-11-15 | 2011-07-27 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
| TWI292281B (en) | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
| US7867636B2 (en) | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
| JP4977478B2 (ja) | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
| US7576394B2 (en) | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
| US7977169B2 (en) | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
| KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
| JP5135709B2 (ja) * | 2006-04-28 | 2013-02-06 | 凸版印刷株式会社 | 薄膜トランジスタ及びその製造方法 |
| US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
| JP4277874B2 (ja) | 2006-05-23 | 2009-06-10 | エプソンイメージングデバイス株式会社 | 電気光学装置の製造方法 |
| KR101186254B1 (ko) * | 2006-05-26 | 2012-09-27 | 엘지디스플레이 주식회사 | 유기 발광다이오드 표시장치와 그의 구동방법 |
| KR100801961B1 (ko) * | 2006-05-26 | 2008-02-12 | 한국전자통신연구원 | 듀얼 게이트 유기트랜지스터를 이용한 인버터 |
| JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
| KR20080004000A (ko) * | 2006-07-04 | 2008-01-09 | 엘지전자 주식회사 | 발광 소자 |
| JP4321557B2 (ja) | 2006-07-06 | 2009-08-26 | エプソンイメージングデバイス株式会社 | 電気光学装置、電気光学装置の製造方法及び電子機器 |
| JP4999400B2 (ja) | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
| JP4609797B2 (ja) | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
| TWI312580B (en) * | 2006-09-04 | 2009-07-21 | Taiwan Tft Lcd Associatio | A thin film transistor, manufacturing method of a active layer thereof and liquid crystal display |
| JP4332545B2 (ja) | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
| JP4274219B2 (ja) | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
| JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
| JP4932415B2 (ja) | 2006-09-29 | 2012-05-16 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| JP2008096479A (ja) * | 2006-10-06 | 2008-04-24 | Seiko Epson Corp | 駆動回路、電気光学装置及び電子機器 |
| US7622371B2 (en) | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
| JP5090708B2 (ja) | 2006-10-20 | 2012-12-05 | 株式会社ジャパンディスプレイイースト | 画像表示装置とその製造方法 |
| JP2008124215A (ja) | 2006-11-10 | 2008-05-29 | Kochi Prefecture Sangyo Shinko Center | 薄膜半導体装置及びその製造方法 |
| US7772021B2 (en) | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
| JP2008140684A (ja) | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
| JP2008165029A (ja) | 2006-12-28 | 2008-07-17 | Toshiba Matsushita Display Technology Co Ltd | 液晶表示装置 |
| KR101303578B1 (ko) | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
| US8207063B2 (en) | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
| KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
| US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
| KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
| KR20080094300A (ko) | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
| KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
| CN101663762B (zh) | 2007-04-25 | 2011-09-21 | 佳能株式会社 | 氧氮化物半导体 |
| JP5294651B2 (ja) * | 2007-05-18 | 2013-09-18 | キヤノン株式会社 | インバータの作製方法及びインバータ |
| KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
| US8446355B2 (en) * | 2007-10-15 | 2013-05-21 | Nlt Technologies, Ltd. | Display device, terminal device, display panel, and display device driving method |
| JP5215158B2 (ja) | 2007-12-17 | 2013-06-19 | 富士フイルム株式会社 | 無機結晶性配向膜及びその製造方法、半導体デバイス |
| JP4623179B2 (ja) | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
| JP5451280B2 (ja) | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
-
2010
- 2010-08-26 WO PCT/JP2010/064975 patent/WO2011036987A1/en not_active Ceased
- 2010-08-26 KR KR1020177013726A patent/KR101788538B1/ko active Active
- 2010-08-26 KR KR1020127003494A patent/KR101740943B1/ko active Active
- 2010-09-13 TW TW099130882A patent/TWI521291B/zh active
- 2010-09-13 TW TW104139662A patent/TWI579627B/zh active
- 2010-09-16 JP JP2010207551A patent/JP5593179B2/ja active Active
- 2010-09-21 US US12/887,179 patent/US9305481B2/en not_active Expired - Fee Related
-
2014
- 2014-08-01 JP JP2014157320A patent/JP5820029B2/ja active Active
-
2015
- 2015-10-01 JP JP2015195742A patent/JP6053890B2/ja active Active
-
2016
- 2016-04-01 US US15/088,191 patent/US10181481B2/en active Active
- 2016-11-29 JP JP2016231551A patent/JP6262317B2/ja active Active
-
2017
- 2017-12-13 JP JP2017238383A patent/JP6586449B2/ja active Active
-
2019
- 2019-06-24 JP JP2019116150A patent/JP6804592B2/ja active Active
-
2020
- 2020-12-02 JP JP2020200100A patent/JP6968969B2/ja active Active
-
2021
- 2021-10-27 JP JP2021175750A patent/JP7132414B2/ja active Active
-
2022
- 2022-08-25 JP JP2022133882A patent/JP7292482B2/ja active Active
-
2023
- 2023-06-06 JP JP2023092987A patent/JP2023130341A/ja not_active Withdrawn
-
2024
- 2024-07-04 JP JP2024108097A patent/JP2024133084A/ja not_active Withdrawn
-
2025
- 2025-09-11 JP JP2025150770A patent/JP2025178268A/ja active Pending
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10043660B2 (en) | 2016-05-20 | 2018-08-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device or display device including the same |
| US10580641B2 (en) | 2016-05-20 | 2020-03-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device or display device including the same |
Also Published As
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7292482B2 (ja) | 表示装置 | |
| TWI509766B (zh) | 顯示裝置 | |
| TWI481036B (zh) | 半導體裝置及半導體裝置的製造方法 | |
| TWI550859B (zh) | 半導體裝置和其製造方法 | |
| US8305109B2 (en) | Logic circuit, light emitting device, semiconductor device, and electronic device | |
| TWI680462B (zh) | 半導體裝置 |