[go: up one dir, main page]

TW201209817A - Storage element and storage device - Google Patents

Storage element and storage device Download PDF

Info

Publication number
TW201209817A
TW201209817A TW100118717A TW100118717A TW201209817A TW 201209817 A TW201209817 A TW 201209817A TW 100118717 A TW100118717 A TW 100118717A TW 100118717 A TW100118717 A TW 100118717A TW 201209817 A TW201209817 A TW 201209817A
Authority
TW
Taiwan
Prior art keywords
layer
magnetization
memory
memory element
magnetic
Prior art date
Application number
TW100118717A
Other languages
English (en)
Other versions
TWI474318B (zh
Inventor
Hiroyuki Ohmori
Masanori Hosomi
Kazuhiro Bessho
Yutaka Higo
Kazutaka Yamane
Hiroyuki Uchida
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW201209817A publication Critical patent/TW201209817A/zh
Application granted granted Critical
Publication of TWI474318B publication Critical patent/TWI474318B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Description

201209817 六、發明說明: 【發明所屬之技術領域】 本發明係關於-種記憶元件及包含記憶元件之記憶裝置 (記憶體)。 “、 【先前技術】 於電腦等之資訊機器中,作為隨機存取記憶體,已廣泛 使用有動作高速、高密度之DRAM。 但,因DRAM係若切斷電源時便會使資訊消失之揮發性 記憶體,故希望得到不使資訊消失之不揮發記憶體。 作為不揮發記憶體之候補,以磁性體之磁化而記錄資訊 之磁性隨機存取記憶體(MRAM)備受矚目而被持續進行開 發。 作為進行MRAM之記錄之方法,有藉由電流磁場使磁化 反轉之方法或將自旋分極之電子直接注入記錄層而引起磁 化反轉之方法。(例如,參照專利文獻。 該等方法中,隨著元件尺寸變小而可使記錄電流變小之 自旋注入磁化反轉受到_目。 再者’為將元件微細化,已探討使用磁性體之磁化方向 朝向垂直方向之垂直磁化膜之方法(例如,參照專利文獻 2)。 且’文獻中,揭示有使用垂直磁化膜之自旋注入磁化反 轉元件之反轉時間之式。(參照非專利文獻1) [先行技術文獻] [專利文獻] 154155.doc 201209817 [專利文獻1]曰本特開2004-193595號公報 [專利文獻2]曰本特開2009-8 121 5號公報 [非專利文獻 1]R. H. Koch et al,Phys. Rev. Lett. 92, 088302(2004) 【發明内容】 [發明所欲解決之問題] 然而,依據上述非專利文獻1所示之反轉時間之式,使 用垂直磁化膜之自旋注入磁化反轉元件,與未使用垂直磁 化膜之自旋注入磁化反轉元件相比較,磁化之反轉時間有 變長之可能性。 為解決上述問題,本發明係提供一種能以較少電流進行 尚速動作之記憶元件及包含記憶元件之記憶裝置。 [解決問題之技術手段] 本發明之記憶元件包含:磁化方向係垂直於膜面之方向 之垂直磁化層;非磁性層;及於膜面内方向具有磁化容易 軸且磁化之方向係自垂直於膜面之方向以15度以上且45度 以下之角度傾斜之強磁性層。 因此’包含垂直磁化層與強磁性層係介隔非磁性層而積 層且垂直磁化層與強磁性層係磁性結合而成,且藉由磁性 體之磁化狀態保持資訊之記憶層。 再者’可構成為包含磁化方向係固定於垂直於膜面之方 向之磁化固定層;及配置於記憶層及磁化固定層之間之非 磁性中間層;藉由使電流流向各層之積層方向而進行資訊 之記錄。 154155.doc 201209817 本發明之記憶裝置係包含:記憶元件;及將流向記憶元 件之各層之積層方向之電流供給至記憶元件之配線,且記 憶元件係上述本發明之記憶元件之構成。 依據上述之本發明之記憶元件之構成,包含垂直磁化 層;非磁性層;及於膜面内方向具有磁化容易轴且磁化之 方向係自垂直於膜面之方向以15度以上且45度以下之角度 傾斜之強磁性層。因此介隔非磁性層所積層之垂直磁化層 與強磁性層經磁性結合並構成記憶層。 由於記憶層之強磁性層之磁化方向係自垂直於膜面之方 向傾斜,故若垂直於膜面之方向(各層之積層方向)之電流 流至記憶元件,並開始自旋注入時,強磁性層之磁化之歲 差運動之振幅增加即迅速開始。藉此,自垂直於膜面之方 向使磁化方向傾斜之強磁性層之磁化方向,與磁化方向未 傾斜之構成相比較,變得能夠以更短之時間反轉。 因此,使記憶層之強磁性層之磁化及垂直磁化層之磁化 方向反轉,進行資訊之記錄時所需要反轉時間可縮短同 時’能夠減低該反轉時間之偏差。 又,藉由使強磁性層之磁化方向距垂直於膜面之方向之 傾斜角度為15度以上且45度以下,可縮短反轉時間,同時 即使以較少電流量亦可能減低資訊記錄之錯誤發生率。藉 此,即使以較少電流量亦能夠穩定地進行資訊之記錄。 一依據上述之本發明之記憶裝置之構成’利用將流向記憶 几件之各層之積層方向之電流供給至記憶元件之配線,可 供給電流至記憶元件,並於記憶元件上記錄資訊。且,藉 154155.doc 201209817 由使》己It 7L件為上述本發明之記憶元件之構成,可縮短於 。己隐兀件中進行資訊記錄時所需要之記憶層之磁化反轉時 間’同時亦可減低該反轉時間之偏差。 [發明效果] 根據上述之本發明’可縮短使記憶元件之記憶層之強磁 14層之磁化及垂直磁化層之磁化方向反轉而於記憶元件中 進行資訊記錄時所需要之反轉時間,同時亦可減低該反轉 時間之偏差。 藉此’可減低資訊記錄時之電流量,且可以短時間進行 記錄資訊。 因此’根據本發明’可實現以較少電流進行高速動作之 記憶裝置。 【實施方式】 以下’針對用以實施本發明之最佳形態(以下稱為實施 形態)加以說明。 另’說明按以下之順序而進行。 1. 本發明之概要 2. 第1實施形態 3. 實驗例 [1.本發明之概要] 首先’在說明本發明之具體實施形複夕& 貝他办恶之别,先說明關於 本發明之概要。 為達成以少量電流使記憶元件進行高速動作,本發明人 等進行了多次研究。 其結果發現,藉由使垂直磁化優越之垂直魏層與膜面 154155.doc 201209817 内磁化優越之面内磁化層介隔非磁性層而磁性結合,構成 記憶元件之記憶層,並藉由面内磁化層之磁化與垂直磁化 層之磁性相互作用而傾斜於垂直方向。 藉由該構成’如後述詳細說明’面内磁化層之磁化大致 成為自垂直磁化傾斜特定角度之圓錐狀,利用自旋注入磁 化反轉之記錄動作時’可實現沿自旋動作之軌道之磁化配 置。藉此,可縮短反轉時間與減低反轉時間之偏差。 其中’本發明之記憶元件之記憶層之磁化狀態,如圖1 模式性所示。 圖1所示之記憶層1 〇係利用磁性體之磁化狀態保持資訊 者’成為垂直磁化層、形成於其上之非磁性層2、與形成 於其上之強磁性層3之3層積層構造。垂直磁化層丨之磁化 Ml係成為垂直於膜面之方向(上下方向)。強磁性層3於膜 面内方向(水平方向)具有磁化容易轴方向。 且,強磁性層3之磁化M3係朝向相對於顯示垂直於膜面 之方向之軸4以傾斜角度θ之方向5。 另,圖中6係顯示強磁性層3之磁化M3前端之取得轨 跡。 因強磁性層3於膜面内方向(水平方向)上具有磁化容易 軸,故於相對於強磁性層3之膜厚,水平方向之大小足夠 大之情況下,強磁性層3單體中,磁化M3i方向變為膜面 内方向(水平方向)。此係因為由強磁性層3之飽和磁通密度 與記憶元件之形狀所致之反磁場效果之故。 相對於此,圖1之構造中,茲+七, 藉由來自垂直磁化層1之結合 I54155.doc 201209817 磁場,使垂直磁化層1與強磁性層3產生磁性結合,使強磁 性層3之磁化M3自膜面内方向朝垂直於膜面之方向立起。 此時’若結合磁場足夠大,則強磁性層3之磁化M3完全朝 向垂直於膜面之方向。 介隔非磁性層2,垂直磁化層1與強磁性層3之磁性結合 可以強磁性結合,亦可以反強磁性結合。 垂直磁化層1與於膜面内方向具有磁化容易軸之強磁性 層3以強磁性化結合之情形與以反強磁性化結合之情形之 各別磁化排列係分別如圖2A及圖2B模式性顯示。圖2A係 強磁性化結合之情形’圖2B係反強磁性化結合之情形。 圖2A及圖2B中,除如圖1所示之記憶層1〇以外,於記憶 層10上’顯示有穿隧磁性層等之非磁性之中間層7與使磁 化M8之方向固定之磁化固定層8。磁化固定層8其磁化Mg 之方向變為垂直於膜面之方向(向下)。 圖2A中,因垂直磁化層1與強磁性層3強磁性結合,故垂 直磁化層1之磁化Ml與強磁性層3之磁化M3係分別朝向上 側。 圖2B中’因垂直磁化層1與強磁性層3反強磁性結合,故 垂直磁化層1之磁化Μ1朝向上側,且強磁性層3之磁化M3 朝向下側,朝向互相相反之側。 於膜面内方向具有磁化容易軸之強磁性層3之材料,可 利用顯示軟磁性之NiFe合金、CoFeB合金、CoFe合金、或 於該等合金中添加適當添加物者β 垂直磁化層1及磁化固定層8之材料,可利用TbFeCo合 154155.doc 201209817 金、GdFeCo合金、CoPt合金、FePt合金、c_pd、pt等貴 金屬之積層膜、或於該等材料中添加適當添加物者。作為 磁化固定層8而利用之情形中,較好相較於記憶層1〇充分 增大保磁力’或增大體積,或增大磁阻尼常數、使記錄動 作時之磁化變動減小。 非磁性層之中間層7之材料,較好使用用以讀取磁化狀 態之如磁性電阻變化率(MR比)較大之材料,例如,適用 MgO或Al2〇3等之氧化物。 非磁性層2之材料’可使用非磁性之導體,較好為電性 電阻小且易於控制磁性化結合之材料,較好使用例如Cr、 Cu、Ru、Re、Os等之金屬非磁性材料。 強磁性結合之情形係將垂直磁化層1之磁化Μ1方向之角 度作為0度’且於反強磁性結合之情形係將與垂直磁化層i 之磁化Ml方向相反之方向的角度作為〇度,且與強磁性層 3之磁化M3之方向所成角度較好為15度以上且45度以下。 未滿15度時’使記憶層1 〇之垂直磁化層1之磁化μ 1及強 磁性層3之磁化M3方向反轉之時間縮短效果並不充分。 超過45度時,使記憶層1 〇之垂直磁化層1之磁化μ 1及強 磁性層3之磁化M3之方向反轉變得困難。 強磁性層3之磁化M3方向自垂直於膜面方向之傾斜角度 可能依據垂直磁化層1與強磁性層3間之非磁性層2之厚度 等而變化。 因此,使用本發明之記憶元件之電阻(R)之外部磁場(Η) 依存性如圖3模式性所示。 154155.doc 201209817 如圖3所示,將無外部磁場時之二個記錄狀態之電阻之 差作為AR丨,將電阻飽和後之二個記錄狀態之電阻之差作 為 ΔΚ_2 0 此時’如圖1之強磁性層3,磁化容易軸在膜面内方向之 強磁性層中,於穩定態時該強磁性層之磁化之方向與垂直 於膜面之方向所成角度Θ估計為。 又’該強磁性層之實效性反磁場Hd於將MR曲綫為飽和 之點之磁場差作為2Hs時,估計為HdesARAAR^-AR丨)。 使用於記憶層之垂直磁化層之記錄的保持能量係使用垂 直磁性各向異性磁場(HkP)、飽和磁通密度(4nMsP)、元件 面積(SP)、及元件厚度(tp),以Hkp.4KMsP*SP*tP/2表示。 使於膜面内方向具有磁化容易軸之強磁性層之磁化完全 朝向垂直於膜面之方向所必須之能量係使用飽和磁通密度 (4tcMsi)、元件面積(S〖)、及元件厚度(tl)成為。 為了將與於膜面内方向具有磁化容易軸之強磁性層磁性 結合之垂直磁化層之磁化保持於垂直於膜面之方向,垂直 磁化層之記錄之保持能量必須為將膜面内方向之磁場於垂 直於膜面之方向立起所需之能量以上。 再者’於膜面内方向具有磁化容易軸之強磁性層之磁化 藉由自旋注入扭矩而反轉時,垂直磁化層之磁化之方向亦 必須反轉。故’垂直磁化層之記錄之保持能量必須為將於 膜面内方向具有磁化容易轴之強磁性層之磁化垂直立起之 能量之2倍以下。 通常,垂直磁化層與強磁性層之平面圖形大致相同,該 154155.doc -10· 201209817 等2層其膜面方向之尺寸及面積大致相同。 此時,為使5己憶元件良好作動,條件是記憶層中,垂直 磁化層之垂直磁性各向異性與飽和磁通密度及厚度之乘積 為於膜面内方向具有磁化容易軸之強磁性層之飽和磁通密 度之2次方與厚度之乘積之1倍以上2倍以下。 藉由滿足s亥條件,能夠使安定之記錄保持特性與不發生 錯誤地進行良好記錄兩者並立。 其次’說明本發明之記憶元件之動作。 於本發明之記憶元件,使電流流向記憶元件,藉由自旋 注入磁化反轉,將記憶層之磁化方向(即,垂直磁化層之 磁化方向及於膜面内方向具有磁化容易軸之強磁性層之磁 化方向)反轉’進行資訊之記錄。 因此,自旋注入磁化反轉動作中,單層之垂直磁化層之 磁化運動軌跡如圖4Α所示’且構成本發明之記憶元件之記 憶層之於膜面内方向具有磁化容易轴之強磁性層之磁化運 動軌跡如圖4Β所示。 圖4Α及圖4Β中,於顯示有表示垂直於膜面之上方向之 軸101、表示垂直於膜面之下方向之軸1〇2與表示膜面内之 執道103之球狀之空間中’顯示有磁化方向之箭頭與磁 化運動軌跡1 〇5。另’圖4Β之105係構成本發明之記憶元件 之記憶層之於膜面内方向具有磁化容易軸之強磁性層之磁 化軌道以穩定狀態取得之軌跡’對應圖1之軌跡5。 圖4Α及圖4Β均顯示將磁化之方向自上方向向下方向反 轉時之軌跡。 154155.doc 201209817 又,將如圖4A及圖4B所示之磁化之軌跡,以磁化之垂 直成分之時間變化加以表示,分別顯示於圖5a及圖5B。 圖5 A及圖5B中,橫軸係表示時間’縱軸係表示磁化之垂 直成分’上方向係1,下方向係_1者。又,使用以記錄之 電流流動期間係以箭頭1 1 0表示。 單層之垂直磁化層,如由圖4A所知,記錄動作前磁化大 致向上’若對元件流入電流則自旋扭矩產生作用,使磁化 之歲差運動之振幅變大。且,越過膜面内之轨道1〇3時, 歲差運動之旋轉方向反轉’朝向相反方向。 且’磁化方向位於垂直於膜面之方向附近時,因自旋扭 矩較小,故相對於時間變化之歲差運動之變化亦較小,如 圖5 A所示,可見到即使電流開始流入,磁化亦幾乎未變化 之區域。 5亥區域之長度係’因每次記錄動作而變化,故使磁化方 向反轉所花費時間產生偏差,用以使磁化確實反轉需要充 分長之記錄時間。 相對於此’構成本發明之記憶元件之記憶層之於膜面内 方向具有磁化容易軸之強磁性層之磁化係如圖4B所示,朝 向自垂直於膜面之轴1〇1傾斜之方向。因此,該強磁性層 之磁化承受與流入記錄電流同時之程度之自旋扭矩,且快 速開始增加歲差運動之振幅。 藉此’可高速反轉’因反轉時間之偏差變小,故可縮短 流入記錄電流之時間。 如圖5B所示,流入電流之期間11〇之前半之中,磁化方 154I55.doc 201209817 向係反轉,與圖5A之單層之垂直磁化層之情形相較,已知 能夠大幅縮短反轉所需時間。 [2_第1之實施形態] 繼而’說明本發明之具體實施形態。 圖6顯示構成本發明之第一實施形態之記憶裝置之記憶 元件之概略構成圖(剖面圖)。 圖6所示之記憶元件20自下層開始,依序積層有基底層 11、垂直磁化層12、高分極率層π、穿隧絕緣層14、於膜 面内方向(圖中左右方向)具有磁化容易轴之強磁性層15、 非磁性層16、垂直磁化層17、保護層18之各層。 垂直磁化層12、17係包含垂直於膜面之方向之磁化 M12、M17。 高分極率層13係為使構成記憶元件20之磁性電阻效果元 件之MR比(磁性電阻效果比)變大所設。 藉由垂直磁化層12及高分極率層13而構成磁化固定層 21,將垂直磁化層12之磁化Ml 2之方向固定為向上方向。 垂直磁化層12及高分極率層13係直接接觸,並作為磁性化 一體發揮功能。 藉由強磁性層1 5與非磁性層1 6與垂直磁化層17,構成利 用磁化體之磁化狀態而保持資訊之記憶層22。 磁化固定層21與記憶層22間之中間層由於係穿隧絕緣層 14,故用以讀取磁化狀態之磁性電阻變化率(MR比)變大。 該記憶元件20之磁化固定層21與記憶層22之上下關係與 圖2A及圖2B相反’將磁化固定層21設於記憶層22之下 154155.doc •13- 201209817 層。 於膜面内方向(圖中左右方向)具有磁化容易轴之強磁性 層15係藉由與介隔非磁性層16而配置之垂直磁化層17之磁 性結合,使磁化M15之方向自垂直於膜面之方向(上下方 向)傾斜。 強磁性層15之磁化M15方向自垂直於膜面之方向之傾斜 角度係如上所述,隨著非磁性層16之膜厚等變化。 因此,本實施形態之記憶元件20中係構成為該強磁性層 15之磁化M15方向距垂直於膜面之方向之傾斜角度係15度 以上且45度以下。 記憶層22之強磁性層15之磁化Ml 5及垂直磁化層17之磁 化Ml 7 ’若於記憶元件2〇流入垂直於膜面之方向(記憶元件 20各層之積層方向’上下方向)之電流則藉由自旋注入磁 化反轉,使方向反轉。藉此’可將資訊記錄於記憶層22 上。 接著,藉由使強磁性層15之磁化M15方向自垂直於膜面 之方向(上下方向)傾斜’利用自旋注入磁化反轉,可縮短 為使強磁性層1 5之磁化Μ1 5方向反轉所需之時間。 於垂直磁化層12及垂直磁化層17,如上述,可使用
TbFeCo合金、GdFeCo合金、CoPt合金、FePt合金、Co與
Pd' Pt等貴金屬之積層膜、或於該等材料中添加適當之添 加物所成者等。 於記憶層22之強磁性層15,如上述,可使用NiFe合金、 CoFeB合金、CoFe合金,或於該等合金中添加適當之添加 154155.doc • 14 - 201209817 物所成者等。 於記憶層22之非磁性層16,如上述,可使用Cr、Cu、
Ru、Re、〇s等之金屬非磁性材料β 於穿随絕緣層14,如上述,可使用Mg〇或Α12〇3等之氧 化物。 再者又較好為記憶層22成為如下構成:垂直磁化層17之 垂直磁性各向異性與飽和磁通密度及厚度之乘積係於膜面 内方向具有磁化容易軸之強磁性層15之飽和磁通密度之2 次方與厚度之乘積之1倍以上且2倍以下。 另’圖6中,強磁性層15之磁化Μ15及垂直磁化層17之 磁化Μ17均朝向下方’該等之磁化係成為與圖2Α相同之強 磁性結合後之狀態。 本發明之記憶元件’與圖2Β相同,使於膜面内方向具有 磁化容易軸之強磁性層與垂直磁化層為反強磁性化結合狀 態亦無妨。 其次,圖7中顯示使用如圖6所示之記憶元件20之本發明 之第1實施形態之記憶裝置(記憶體)之概略構成圖(平面 圖)。 該記憶裝置(記憶體)30,如圖7所示,係於以矩陣狀正 交而配置之各多數之第1配線(例如位元線)31及第2配線(例 如字元線)32之交點上,配置記憶元件20而構成。 記憶元件20係具有平面形狀為圓形狀之如圖6所示之剖 面構造。 又’記憶元件20’如圖6所示,包含有於膜面内方向具 154155.doc •15· 201209817 有磁化容易軸之強磁性層15與非磁性層16與垂直磁化層17 積層而成之記憶層22 » 且’由各記憶元件20 ’構成記憶裝置30之記憶體單元。 第1配線3 1及第2配線3 2係未圖示,但係分別電性連接於 記憶元件20 ’通過該等配線3 1、32,可於記憶元件20中流 入記憶元件20之各層積層方向(上下方向)之電流。 且’藉由該電流流至記憶元件20,可使記憶層22之強磁 性層15之磁化M15及垂直磁化層17之磁化M17之方向反 轉,而進行資訊之記錄。具體而言,藉由改變流入記憶元 件20之電流極性(電流方向)’使記憶層22之強磁性層15之 磁化M15及垂直磁化層17之磁化M17之方向反轉,進行資 訊之記錄。 依據上述之本實施形態之記憶元件2〇之構成,記憶層22 係由垂直磁化層17、非磁性層16、及於膜面内方向具有磁 化谷易軸之強磁性層15積層而構成,使垂直磁化層I?與強 磁性層15磁性結合。且,藉由該磁性結合,使強磁性層15 之磁化M15之方向自垂直於膜面之方向(上下方向)傾斜。 由於強磁性層15之磁化M15之方向自垂直於臈面之方向 (上下方向)傾斜,故使垂直於膜面之方向(各層之積層方 向)之電流流至記憶元件20,而開始自旋注入時,開始快 速增加強磁性層15之磁化M15之歲差運動之振幅。藉此, 與強磁性層之磁化之方向未傾斜(上下方向者)之構成相 較,將記憶層22之垂直磁化層17之磁化Mn及強磁性層二 之磁化Ml5之方向可以較短時間反轉。 154155.doc -16 - 201209817 因此,可縮短使記憶層22之強磁性層15之磁化M15及垂 直磁化層17之磁化M17之方向反轉而進行資訊記錄時所需 要之反轉時間,同時’亦能夠減低該反轉時間之偏差。 藉此’可減低資訊記錄時之電流量,且可以短時間於記 憶元件20中進行資訊記錄。 又,藉由使強磁性層15之磁化M15之方向自垂直於膜面 之方向之傾斜角度為I5度以上且45度以下,可縮短反轉時 間同時即使以較少電流量亦可減低資訊之記錄之錯誤發生 率。藉此,即使以較少電流量亦能夠進行安定之資訊記 錄。 且’根據本實施形態之記憶裝置3〇之構成,由於以上述 構成之記憶元件20構成記憶體單元,故可減低資訊記錄時 之電流量,且可以短時間進行資訊之記錄。又,即使較少 電流量亦可進行安定之資訊記錄。 因此,可實現以較少電流進行高速動作之記憶裝置3〇 , 並能夠提咼記憶裝置3 〇之動作可靠性。 [3·實驗例] 貫際製作本發明之記憶元件,並研究其特性。 (比較例) 製作作為相對於本發明之比較例之記憶元件。該比較例 之記憶元件之剖面圖如圖8所示。 圖8所不之記憶元件6〇係自圖6之記憶元件2〇除去構成記 憶層之垂直磁化層與強磁性層之間之非磁性層之構成。 即’自下層起’依序積層基底層51、垂直磁化層52、高 154155.doc -17- 201209817 分極率層53、穿隧絕緣層54、於膜面内方向具有磁化容易 軸之強磁性層55、垂直磁化層56、保護層57之各層,而構 成有記憶元件60。 垂直磁化層52、56係具有垂直於膜面方向之磁化M5 2、 M56。 由垂直磁化層52及高分極率層53構成磁化固定層61,使 垂直磁化層52之磁化M52固定於向上方向。由於垂直磁化 層5 2與高分極率層5 3係直接接觸,故以磁性一體發揮功 能。 由強磁性層55及垂直磁化層56構成記憶層62。 記憶層62之強磁性層55之磁化M55及垂直磁化層56之磁 化M56均為垂直於膜面之方向,且變為向下方向。 以厚度5 nm形成Ta層作為基底層5 1,以厚度15 nm形成 非晶質TbFeCo層作為在其上之磁化固定層61之垂直磁化層 52,以厚度1 nm形成c〇FeB層作為其上之磁化固定層g;[之 尚分極率層53。另,TbFeCo由於係鐵磁性體,故使 TbFeCo層之Tb量調整為較磁化消失之補償組成更多,抵 消咼分極率層53之CoFeB層之磁化。藉此,自磁化固定層 61之洩漏磁場減少’而不對記錄層62之磁性帶來影響。 其次’作為穿隧絕緣層54 ’係使MgO層以厚度o s nm而 形成’作為其上之記憶層62之強磁性層55,使CoFe層以厚 度0.5 nm而形成,作為記憶層62之垂直磁化層56,使FePt 層以厚度1.5 nm而形成。 再者’作為保護層57 ’使Ta層以厚度5 nm而形成,之 154155.doc 201209817 後’使積層後之各層圖案化形成為直徑5〇 nm之圓形平面 圖案,製作記憶元件60。 (實施例) 以下述方式’製作如圖6所示構成之記憶元件20。 以厚度5 nm形成Ta層作為基底層11,以厚度15 nm而形 成非晶質TbFeCo層作為在其上之磁化固定層21之垂直磁化 層12’ ’以厚度1 nm形成CoFeB層作為在其上之磁化固定 層21之高分極率層13。另,因TbFeCo係鐵磁性體,故使 TbFeCo層之Tb量調整為較磁化消失之補償組成更多,而 抵消高分極率層13之CoFeB層之磁化。藉此,使自磁化固 疋層11之洩漏磁場減少’而不對記錄層丨2之磁性帶來影 響。 其次’以厚度0.8 nm形成MgO層作為穿隧絕緣層14。’ 以厚度0.5 nm形成CoFe層作為其上之記憶層22之強磁性 層1 5 ’形成RU層作為記憶層22之非磁性層〗6,以厚度2 nm 形成FePt層作為記憶層22之垂直磁化層17。 再者,以厚度5 nm形成Ta層作為保護層18,之後,使積 層後之各層圖案化形成為直徑5〇 ηπι之圓形之平面圖案, 製作記憶元件20。 即’與比較例之記憶元件60相比,差異在於非磁性層16 之Ru層之有無及強磁性層丨5及垂直磁化層17之膜厚。 接著’將記憶層12之非磁性層16之Ru層之厚度t作為0.2 nm、〇·25 nm、0.3 nm、0.3 5 nm,分別製作記憶元件20之 試料’作為試料1、試料2、試料3、試料4。藉此,若使記 154155.doc •19- 201209817 憶層12之非磁性層16之Ru層之厚度t變化,則可使垂直磁 化層17與強磁性層15間之磁性化結合強度產生變化。 關於記憶元件20之試料1〜試料4,使施加於記憶元件20 之磁場改變’並測定MR(磁性電阻比)》作為測定結果,將 各試料之MR之磁場依存性重疊,示於圖9。 如自圖9可知’若改變非磁性層16之Ru層之厚度,則層 間結合之強度亦改變,使強磁性層15之磁化Μ15之距垂直 於膜面之方向之傾斜角度亦變化。 又,將自各試料之Ru層厚度,自零磁場之MR比、零磁 場之MR變化率及飽和時之MR變化率求得之磁化傾斜角度 彙整顯示於表1» [表1]
Ru膜厚 MR比 磁化之傾斜角度 試料1 0.2 nm 86% 5°以下 試料2 0.25 nm 81% 20。 試料3 0.3 nm 65% 40。 試料4 0.35 nm 56% 50。 再者,關於比較例之記憶元件、與試料1、試料2、試料 3之個別記憶元件之試料,於記憶元件流入脈衝寬度2〇 nm 之脈衝電流並進行記錄,研究錯誤發生率》 結果,錯誤發生率之對數值相對於記錄電壓(VP)之依存 性示於圖10。圖中,S0係顯示比較例之結果,S 1係顯示試 料1之結果,S2係顯示試料2之結果,S3係顯示試料3之結 果。 154155.doc •20- 201209817 另’試料4係未觀察到磁化之充分反轉。因此,認為強 磁性層15之磁化Μ15方向之傾斜角度為50度係過大。 如自圖10所知’於試料2(S2)與試料3(S3),反轉所必須 之電壓相對於比較例(S0)有所減少,相對於記錄電壓之錯 誤率降低變大。 其次’與試料1〜試料4同樣,於圖6之記憶元件20中,改 變記憶層22之非磁性層16之Ru層厚度,分別製作記憶元件 20之試料。 接著,改變施加於記憶元件2〇之磁場大小,並測定 MR(磁性電阻比),算出記憶層22之強磁性層15之磁化m15 自垂直於膜面之方向之傾斜角度Θ。再者,於記憶元件2〇 流入脈衝寬度20 nm之脈衝電流並進行記錄,改變記錄電 壓’研究個別之錯誤發生率。 接著,針對該等之各試料,求得記錄錯誤成為1〇-6以下 之記錄電壓VR。又’關於比較例之記憶元件,亦同樣求得 記錄錯誤成為1 〇·6以下之記錄電壓VR。 結果,傾斜角度θ(。)與記錄錯誤成為10·6以下之記錄電 壓VR之關係示於圖11。另,圖丨丨中,比較例之記憶元件之 結果係以水平線表示。 由圖11可知’低於比較例之值,強磁性層15之磁化M15 之傾斜角度Θ係於15度以上且45度以下之範圍内,該範圍 之傾斜角度可有效減低記錄電壓。 上述之實施形態及實驗例,雖將記憶元件2〇之平面圖案 作為圓形’但本發明中,記憶元件之平面圖案亦可為其他 154155.doc -21 - 201209817 形狀。亦可為橢圆形或紡錘形、矩形等。 又,本發明之記憶元件中,磁化固定層與記憶層之上下 關係’以及記憶層之垂直磁化層與強磁性層之上下關係係 任意,不限定於圖示位置關係。 又,圖7之記憶裝置30之平面圖,係於第1配線31與第2 配線32之交點附近’配置有記憶體單元之記憶元件2〇。 本發明中’記憶元件不限於配線之交點附近,若與配線 電性連接,而可自配線供給積層方向之電流,則亦可為其 他構成。 又’於各記憶體單元之記憶元件連接選擇用電晶體亦 可。例如’亦可考慮將MOS電晶體之閘極連接於一方之配 線’並經由MOS電晶體之源極/汲極區域上之插塞層等, 電性連接記憶元件,將另一方配線電性連接於記憶元件上 之構成。 本發明不限於上述實施形態,於不脫離本發明主旨之範 圍内可採用其他各種構成。 【圖式簡單說明】 圖1係模式性顯示本發明之記憶元件之記憶層之磁化狀 態之圖; 圖2A、圖2B係模式性顯示垂直磁化層與強磁性層經磁 性結合時之各層之磁化排列圖; 圖3係模式性顯示使用本發明之記憶元件之電阻之外部 磁場依存性之圖; 圖4A、圖4B係顯示自旋注入磁化反轉動作中,磁化運 154l55.doc -22· 201209817 動之軌跡圖; 圖5A'圖5B係顯示圖4A及圖4B之磁化之垂直成分之時 間變化圖; 圖6係構成本發明之第1實施形態之記憶裝置之記憶元件 之概略構成圖(剖面圖); 圖7係本發明之第1實施形態之記憶裝置(記憶體)之概略 構成圖(平面圖); 圖8係比較例之記憶元件之剖面圖; 圖9係顯示施加於各試料之記憶元件之磁場大小與MRt 之關係圖; 圖1 〇係顯示錯誤發生率之對數值相對於記錄電壓之依存 性圖;及 圖11係顯示傾斜角度θ與記錄錯誤為1〇-6以下之記錄電壓 之關係圖。 【主要元件符號說明】 1 垂直磁化層 2 非磁性層 3 強磁性層 7 中間層 8 磁化固定層 10 記憶層 11 基底層 12 垂直磁化層 13 高分極率層 154155.doc 201209817 14 穿隧絕緣層 15 強磁性層 16 非磁性層 17 垂直磁化層 18 保護層 20 記憶元件 21 磁化固定層 30 記憶裝置 31 第1配線 32 第2配線 -24 154155.doc

Claims (1)

  1. 201209817 七、申請專利範圍: 1. 一種記憶元件,其係具有記憶層、磁化方向固定於垂直 於膜面之方向之磁化固疋層、及配置於上述記情、層及上 述磁化固定層之間之非磁性中間層; 該記憶層係包含: 磁化方向係垂直於膜面之方向之垂直磁化層; 非磁性層;及 於膜面内方向具有磁化容易軸且磁化之方向係自垂直 於膜面之方向以15度以上且45度以下之角度傾斜之強磁 性層; 且係使上述垂直磁化層與上述強磁性層介隔上述非磁 性層而積層,而使上述垂直磁化層與上述強磁性層磁性 結合而成之利用磁性體之磁化狀態保持資訊者; 且該記憶元件係利用於各層之積層方向流動電流而進 行資訊之記錄。 2. 如清求項1之記憶元件,其中上述記憶層之上述垂直磁 化層之垂直磁性各向異性與飽和磁通密度及厚度之乘 積’相對於上述記憶層之上述強磁性層之飽和磁通密度 之入方與厚度之乘積,係1倍以上且2倍以下。 3. 如β青求項丨之記憶元件’其中上述中間層係穿隧絕緣 層。 種記隐裝置’其係具有記憶元件、及將流動於上述記 It元件之各層積層方向之電流供給至上述記憶元件之配 線; 154155.doc 201209817 該記憶元件具有記憶層、磁化方向固定於垂直於膜面 之方向之磁化固定層、及配置於上述記憶層及上述磁化 固定層之間之非磁性中間層; 該記憶層係包含: 磁化之方向係垂直於膜面之方向之垂直磁化層; 非磁性層;及 於膜面内方向具有磁化容易軸且磁化之方向係自垂直 於膜面之方向以15度以上且45度以下之角度傾斜之強磁 性層; 且係使上述垂直磁化層與上述強磁性層介隔上述非磁 性層而積層,而使上述垂直磁化層與上述強磁性層磁性 結合而成之利用磁性體之磁化狀態保持資訊者; 且该記憶元件係利用於各層之積層方向流動電流而進 行資訊之記錄。 5. 如睛求項4之記憶裝置,其中上述記憶元件之上述記憶 層之上述垂直磁化層之垂直磁性各向異性與飽和磁通密 度及厚度之乘積’相對於上述記憶層之上述強磁性層之 飽和磁通密度之2次方與厚度之乘積,為1倍以上且2倍 以下。 6. 如明求項4之記憶裝置,其中上述記憶元件之上述中間 層係穿隧絕緣層。 154155.doc
TW100118717A 2010-06-23 2011-05-27 Memory elements and memory devices TWI474318B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010142680A JP5655391B2 (ja) 2010-06-23 2010-06-23 記憶素子及び記憶装置

Publications (2)

Publication Number Publication Date
TW201209817A true TW201209817A (en) 2012-03-01
TWI474318B TWI474318B (zh) 2015-02-21

Family

ID=45351728

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100118717A TWI474318B (zh) 2010-06-23 2011-05-27 Memory elements and memory devices

Country Status (5)

Country Link
US (1) US8344467B2 (zh)
JP (1) JP5655391B2 (zh)
KR (1) KR20110139647A (zh)
CN (1) CN102385909B (zh)
TW (1) TWI474318B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10304509B2 (en) 2017-03-10 2019-05-28 Toshiba Memory Corporation Magnetic storage device

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5786341B2 (ja) 2010-09-06 2015-09-30 ソニー株式会社 記憶素子、メモリ装置
US8399941B2 (en) * 2010-11-05 2013-03-19 Grandis, Inc. Magnetic junction elements having an easy cone anisotropy and a magnetic memory using such magnetic junction elements
JP5987302B2 (ja) * 2011-11-30 2016-09-07 ソニー株式会社 記憶素子、記憶装置
JP5542856B2 (ja) * 2012-03-21 2014-07-09 株式会社東芝 磁気抵抗効果素子及び磁気メモリ
CN107274925B (zh) * 2012-05-16 2020-10-23 索尼公司 存储系统和存储器件
KR102017623B1 (ko) 2012-08-30 2019-09-03 삼성전자주식회사 자기 메모리 소자
JP6064656B2 (ja) * 2013-02-18 2017-01-25 株式会社デンソー センサ用磁気抵抗素子、およびセンサ回路
US10121961B2 (en) 2017-02-01 2018-11-06 Samsung Electronics Co., Ltd. Magnetic devices including magnetic junctions having tilted easy axes and enhanced damping programmable using spin orbit torque
JP7211252B2 (ja) * 2018-05-16 2023-01-24 Tdk株式会社 スピン軌道トルク型磁化回転素子、スピン軌道トルク型磁気抵抗効果素子及び磁気メモリ
US11682514B2 (en) * 2020-08-19 2023-06-20 Globalfoundries U.S. Inc. Memory cell having a free ferromagnetic material layer with a curved, non-planar surface and methods of making such memory cells
US12361996B1 (en) * 2023-05-23 2025-07-15 Ceremorphic, Inc. System and method for spin orbit torque based memory device

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001308413A (ja) * 2000-02-18 2001-11-02 Sony Corp 磁気抵抗効果薄膜、磁気抵抗効果素子及び磁気抵抗効果型磁気ヘッド
US6979586B2 (en) * 2000-10-06 2005-12-27 Headway Technologies, Inc. Magnetic random access memory array with coupled soft adjacent magnetic layer
JP4371781B2 (ja) 2002-11-26 2009-11-25 株式会社東芝 磁気セル及び磁気メモリ
CN101114694A (zh) 2002-11-26 2008-01-30 株式会社东芝 磁单元和磁存储器
JP2005109263A (ja) * 2003-09-30 2005-04-21 Toshiba Corp 磁性体素子及磁気メモリ
US7211874B2 (en) * 2004-04-06 2007-05-01 Headway Technologies, Inc. Magnetic random access memory array with free layer locking mechanism
JP2008252037A (ja) * 2007-03-30 2008-10-16 Toshiba Corp 磁気抵抗素子及び磁気メモリ
JP2009081215A (ja) 2007-09-25 2009-04-16 Toshiba Corp 磁気抵抗効果素子およびそれを用いた磁気ランダムアクセスメモリ
JP5191717B2 (ja) * 2007-10-05 2013-05-08 株式会社東芝 磁気記録素子とその製造方法及び磁気メモリ
CN101499513A (zh) * 2008-02-01 2009-08-05 财团法人工业技术研究院 热辅助磁性存储单元结构以及磁性随机存取存储器
JP5455313B2 (ja) * 2008-02-21 2014-03-26 株式会社東芝 磁気記憶素子及び磁気記憶装置
KR101178767B1 (ko) * 2008-10-30 2012-09-07 한국과학기술연구원 이중 자기 이방성 자유층을 갖는 자기 터널 접합 구조

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10304509B2 (en) 2017-03-10 2019-05-28 Toshiba Memory Corporation Magnetic storage device
TWI677119B (zh) * 2017-03-10 2019-11-11 日商東芝記憶體股份有限公司 磁性記憶裝置

Also Published As

Publication number Publication date
KR20110139647A (ko) 2011-12-29
US8344467B2 (en) 2013-01-01
US20110316102A1 (en) 2011-12-29
CN102385909B (zh) 2016-01-20
TWI474318B (zh) 2015-02-21
JP2012009538A (ja) 2012-01-12
JP5655391B2 (ja) 2015-01-21
CN102385909A (zh) 2012-03-21

Similar Documents

Publication Publication Date Title
TWI474318B (zh) Memory elements and memory devices
US9171601B2 (en) Scalable magnetic memory cell with reduced write current
JP5514059B2 (ja) 磁気抵抗効果素子及び磁気ランダムアクセスメモリ
US7532502B2 (en) Spin injection magnetic domain wall displacement device and element thereof
US7532504B2 (en) Spin injection magnetic domain wall displacement device and element thereof
US8981503B2 (en) STT-MRAM reference layer having substantially reduced stray field and consisting of a single magnetic domain
CN101546808A (zh) 磁阻效应元件和磁性随机存取存储器
JP5987613B2 (ja) 記憶素子、記憶装置、磁気ヘッド
JP2012059906A (ja) 記憶素子、メモリ装置
TWI555018B (zh) 寫入自我參照磁性隨機存取記憶體單元的方法
CN104662686A (zh) 存储元件、存储装置和磁头
WO2012068309A2 (en) Bipolar spin-transfer switching
JP2014072393A (ja) 記憶素子、記憶装置、磁気ヘッド
JP2011003617A (ja) 記憶素子及びメモリ
TWI422083B (zh) Magnetic memory lattice and magnetic random access memory
JP2013175680A (ja) スピン注入磁化反転素子および磁気抵抗ランダムアクセスメモリ
US7459737B2 (en) Low current magnetic memory
JP4766835B2 (ja) 静磁気結合を利用した磁性ランダムアクセスメモリセル
TWI324770B (zh)
JP2005174969A5 (zh)
US20170318573A1 (en) Memory system
CN119152902A (zh) 一种磁存储单元及sot-mram存储器
JP2007027197A (ja) 記憶素子
JP2007027196A (ja) 記憶素子
CN102403028B (zh) 存储元件和存储装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees