TW201001703A - Semiconductor device and method of manufacturing the same - Google Patents
Semiconductor device and method of manufacturing the same Download PDFInfo
- Publication number
- TW201001703A TW201001703A TW098105461A TW98105461A TW201001703A TW 201001703 A TW201001703 A TW 201001703A TW 098105461 A TW098105461 A TW 098105461A TW 98105461 A TW98105461 A TW 98105461A TW 201001703 A TW201001703 A TW 201001703A
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive type
- trenches
- buried layer
- layer
- trench
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/235—Channel regions of field-effect devices of FETs of IGFETs
- H10D62/292—Non-planar channels of IGFETs
-
- H10P10/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/235—Channel regions of field-effect devices of FETs of IGFETs
- H10D62/299—Channel regions of field-effect devices of FETs of IGFETs having lateral doping variations
- H10D62/307—Channel regions of field-effect devices of FETs of IGFETs having lateral doping variations the doping variations being parallel to the channel lengths
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Description
201001703 六、發明說明: 【發明所屬之技術領域】 本發明關於一種半導體裝置及製造該半 置的方法。特別是,本發明關於一種具有一 電晶體,其利用一埋入層以增強驅動性能。 【先前技術】 一 Μ 0 S電晶體係一設在電子組件核芯 此,Μ Ο S電晶體之縮小化、功率消耗減低 增強即爲重要課題。作爲一增強MOS電晶 方法,目前已有一種關於將一閘極寬度變大 減小導通電阻。惟,閘極寬度變大會導致一 亦即MOS電晶體之一佔用面積變大。有鑑 目前所提出之一項技術爲閘極寬度不僅變大 用一溝渠而抑制MOS電晶體之佔用面積增力| 請參閱圖4Α至4D,其說明一習知半導 如圖4Α之立體圖中所示,在一 MOS電 向中(W方向)設有一溝渠13,其中一有 長度較大於一聞極電極15在一表面上之寬 位面積之一導通電阻得以減小,且不致於降 體之耐電壓。 圖4 Β係Μ Ο S電晶體之槪略平面圖。β 中分別說明以Α-Α’表示之溝渠13之截面及 —無溝渠13的區域之截面。圖4C中所示之
導體記憶體裝 -溝渠之Μ 0 S 處之裝置,因 、及驅動性能 體驅動性能之 之方法,藉此 項問題產生, 於是項問題, ,同時可以利 D。 體裝置。 晶體之寬度方 效閘極寬度之 度,藉此使單 低MOS電晶 圓4D及圖4C 以Β - Β ’表示之 一區域成爲一 -5- 201001703 常態下呈平面形之MOS電晶體,且因此,當一電流從一 高濃度源極擴散層1 6流到一高濃度汲極擴散層1 7時,一 電流路徑即如圖4C中之箭頭A所示。另方面,在具有溝 渠1 3的區域中,如圖4D中所示,電流係在一如箭頭B 所示之M0S電晶體寬度方向中與紙面平行的側表面上及 一如箭頭C所示的底部上取得。(例如,請參閱 JP 2006-49826 A) 惟,在習知技術中,在一電晶體長度L減小以利於達 成較爲增強之驅動性能的例子中,可以明顯觀察到有效通 道長度之一距離差異。在圖4D之路徑C及圖4C之路徑 A中,主要爲一由路徑A所示之平面區,且電流幾乎不流 入底部C。因此,其產生一問題在於即使溝渠1 3深入地 形成且一有效閘極寬度之長度加大,以便減小導通電阻時 ,仍未能取得驅動性能。此外,由於電晶體之一閘極長度 (L方向)無法減小’因而發生面積無法減小的困擾。 如上所述,在圖4A之結構中’即使是一溝渠深度變 得較大或閘極寬度(W方向)減小以令有效閘極寬度變長 時,閘極長度(L長度方向)無法減小。因此,其產生一 問題在於驅動性能根本無法取得’或一問題在於電晶體面 積無法減小。這是因爲在溝渠之一頂表面、一側表面、及 一底表面之間之有效通道長度差異由於L長度減小而可明 顯看出,一電流優先流過溝渠之頂表面’且在底表面上流 動之電流減少,此係溝渠設置上之一特性。 201001703 【發明內容】 本發明具有一目的,即在溝渠之一底表面上取得一電 流路徑,及取得一所想要的驅動性能,亦即,其抑制驅動 性能之減低,即使是在一半導體裝置中具有一溝渠的 MO S電晶體之一長度L減小時。 爲了達成上述目的,本發明採用以下方法。 (1) 一種半導體裝置,其包括:一第一傳導性型半 導體基板;一第二傳導性型埋入層,其形成於該第一傳導 性型半導體基板上之一預定區域中;一第一傳導性型磊晶 生長層,其形成於該第二傳導性型埋入層及該第一傳導性 型半導體基板上;複數個溝渠,其形成於該第一傳導性型 磊晶生長層中且在一待形成電晶體之一閘極寬度方向中呈 並列配置,及其具有一底部且到達該第二傳導性型埋入層 :一閘極電極,其形成於各該溝渠內側,且藉由一閘極絕 緣膜而形成於各該溝渠之一頂表面上及與各該溝渠相鄰之 該第一傳導性型磊晶生長層之一表面上;一第二傳導性型 高濃度源極擴散層,其形成於該閘極電極之一側面上;及 一第二傳導性型高濃度汲極擴散層,其形成於該閘極電極 之另一側面上。 (2) —種製造一半導體裝置之方法,其包括:形成 一第二傳導性型埋入層於一第一傳導性型半導體基板上之 一預定區域中;形成一第一傳導性型磊晶生長層於該第二 傳導性型埋入層及該第一傳導性型半導體基板上;形成複 數個溝渠於該第一傳導性型磊晶生長層中,且在一待形成 201001703 電晶體之一閘極寬度方向中呈並列配置,使得各該溝渠之 一底部到達該第二傳導性型埋入層;形成一閘極絕緣膜; 形成一閘極電極於各該溝渠內側,且藉由該閘極絕緣膜而 形成於各該溝渠之一頂表面上及與各該溝渠相鄰之該第一 傳導性型磊晶生長層之一表面上,·及形成一第二傳導性型 高濃度源極擴散層於該閘極電極之一側面上,及形成一第 二傳導性型高濃度汲極擴散層於該閘極電極之另一側面上 〇 本發明具有一項特性,亦即,即使是具有一溝渠的 MOS電晶體之長度L減小時,驅動性能方面之降低仍可 被抑制。本發明提供一具有距離相等於或小於MOS電晶 體長度L之深度的溝渠,及一埋入層係用於該溝渠之一底 部,藉此使得從一高濃度源極擴散層下端部及一高濃度汲 極擴散層下端部各者到該溝渠底表面的一有效通道長度較 短於該溝渠頂表面上的最短長度L。據此,一電流路徑即 從該溝渠之一側表面保持在其底表面上,該側表面利用該 埋入層而與該源極或該高濃度汲極擴散層接觸,藉此使驅 動性能得以增強。結果,其產生一項抑制驅動性能降低的 效果,即使是在閘極長度減小時。 【實施方式】 下文中,本發明之實施例即參考圖式而說明。 圖1A至1C係槪略圖’其說明根據本發明第一實施 例之一半導體裝置。圖1A係一具有一溝渠6之MOS電晶 201001703 體之槪略平面圖。圖1 B係沿線A - A ’所取之槪略截面圖, 其對應於一不包括圖1 A之溝渠6在內的平面形電晶體結 構。圖1C係沿圖1A之溝渠6之線B-B’所取之槪略截面 圖。在圖1B中,僅在一第一傳導性型半導體基板1上之 一預定區域中局部性形成一第二傳導性型埋入層2,且一 具有與半導體基板者相同傳導性型之磊晶生長層3形成於 其上。一具有一閘極長度L之閘極電極8通過一閘極絕緣 膜7而形成於磊晶生長層3之一頂表面上。同時形成複數 個區域,其相對立於彼此且間隔爲閘極電極8之閘極長度 L ’該區域包括一區域以供一第二傳導性型高濃度源極擴 散層9形成於其中,及另一區域以供一第二傳導性型高濃 度汲極擴散層1 〇形成於其中。在此例子中,高濃度源極 擴散層9與高濃度汲極擴散層1 〇之間之一電流路徑係以 圖1B中之箭頭A說明。 圖1C係一具有溝渠6之區域之截面圖。在第一傳導 性型半導體基板1上局部性形成第二傳導性型埋入層2, 且具有與半導體基板者相同傳導性型之磊晶生長層3形成 於其上。在磊晶生長層3中設有溝渠6,以便與埋入層2 接觸。當埋入層2之一長度及溝渠6之一長度係在一閘極 長度方向中於彼此比較時,一等於或較長於溝渠6長度之 長度即足夠用於埋入層2。高濃度源極擴散層9及高濃度 汲極擴散層1 0係形成於溝渠6之側表面上,且閘極絕緣 膜7形成於溝渠6之一內表面上、高濃度源極擴散層9之 一表面上、及高濃度汲極擴散層10之一表面上。溝渠6 -9- 201001703 係以閘極電極8充塡。在此結構 以想見:其中一者係一以箭頭B 係一從高濃度源極擴散層9經站 、埋入層2、一以箭頭E表示之 電流路徑(下文稱爲一電流路徑 高濃度源極擴散層9與埋入層2 濃度汲極擴散層1 〇與埋入層2 或較短於閘極長度之長度時,一 C ’中流動。藉由此結構,Μ Ο S ' 強。 圖2Α至2F係用於製造本 裝置的流程圖。在此,與圖1C 明。 在圖2Α中,首先,在第一 例如,一ρ型半導體基板1 ), 20 Ω cm至30 Ω cm電阻率雜質濃 區域中,當第二傳導性型埋入層 約lxlO18原子/cm3至大約1χ10: 時,第二傳導性型埋入層2係使 銻)而形成。請注意,當第二傳 η型埋入層時,可以使用像是硼 性型磊晶生長層3形成於半導體 便將埋入層2夾置於其間。磊晶 如數微米至數十微米之厚度。在 中’以下二電流路徑即可 表示之電流路徑及另一者 ! 一以箭頭D表示之路徑 路徑,而到達埋入層2之 :c ’)。在此例子中,當 之間之一距離(其等於高 之間之一距離)係一等於 電流即可能也在電流路徑 晶體之驅動性能得以增 發明第一實施例之半導體 相對應之截面圖係用於說 傳導性型半導體基板上( 在添加硼且具有一範圍從 度之半導體基板之一預定 2例如爲一濃度範圍從大 原子/cm3之η型埋入層 用雜質(例如砷、磷、或 導性型埋入層2例如爲一 之雜質。隨後,第一傳導 基板1及埋入層2上,以 生長層3具有一範圍從例 嘉晶生長層3之一表面上 -10- 201001703 ,其藉由一矽局部氧化(LOCOS )法而形成一 LOCOS氧 化物膜4。 其次,如圖2B中所示’磊晶生長層3係製成圖案, 以利用一遮罩5作溝渠蝕刻。例如,遮罩5可以是一具有 一厚度範圍從數十奈米至數百奈米之熱氧化物膜及一具有 一厚度範圍從數百奈米至一微米之沈積氧化物膜二者中之 任一者,或者,其可以是熱氧化物膜及沈積氧化物膜之一 疊層式結構。再者,遮罩5可以是一抗蝕膜或一氮化物膜 。溝渠6係利用圖案化之遮罩5而形成。在此例子中,溝 渠6係形成用於和埋入層2接觸。隨後,將遮罩5去除及 接著,如圖2 C中所示,形成閘極絕緣膜7,其例如爲一 具有一厚度範圍從數百至數千埃(A)之熱氧化物膜。再 者,在第二傳導性型埋入層2具有一大約中至高濃度之例 子中,熱氧化物膜係在第二傳導性型埋入層2之一表面上 變厚。據此,閘極絕緣膜7與第二傳導性型埋入層2之間 之一電容可以自動減小。 其次,如圖2D中所示,一多晶矽閘極膜較佳以一範 圍從100奈米至5 00奈米之厚度形成,且雜質係藉由預先 沈積或離子植入法導入,藉此取得閘極電極8。在此,可 以採用第一傳導性型或第二傳導性型。閘極電極8使用一 抗蝕膜9以製成圖案,藉此完成如圖2E中所示一具有溝 渠6之電晶體結構。接著,如圖2E中所示,雜質被植入 以便藉由一自動對準法而形成一源極區及一汲極區。在此 例子中,一自動對準法係與本發明之本質無關。由於雜質 -11 - 201001703 植入源極區及汲極區,在傳導性型爲η型之例子中,所實 施之離子植入中砷或磷較佳以一範圍從lxl〇15原子/cm2 至大約lxlO16原子/cm2劑量植入。另方面,在傳導性型 爲P型之例子中,所實施之離子植入中硼或二氟化硼較佳 以一範圍從lxlO15原子/cm2至大約1χ101δ原子/cm2劑量 植入。在此,當製造另一個在同一晶片內並無溝渠6之 MOS電晶體時,對於源極區及汲極區之雜質植入可以在 相同條件下同時實施。隨後,如圖2 F中所示,生成物以 一範圍從800°C至1,000 °C溫度進行數小時之熱處理,藉 此形成高濃度源極擴散層9及高濃度汲極擴散層1 0。如 上所述,具有第二傳導性型埋入層2及溝渠6之MOS電 晶體即告製成。 圖3 A係槪略圖,其說明根據本發明第二實施例之一 半導體裝置。同樣如本發明之第一實施例中所述,溝渠6 與第二傳導性型埋入層2之間之一位置關係被適當地設定 ,以致使溝渠6之一側表面之一端部G係位於第二傳導 性型埋入層2之一側表面之一端部F朝內處。惟,在從高 濃度源極擴散層9之一下端部及高濃度汲極擴散層10之 一下端部各者到第二傳導性型埋入層2之一距離Η係一 等於或小於一閘極長度L ’之長度的例子中,一電流優先 流過一定位於溝渠6底部處之電流路徑。據此,即使是當 溝渠6之側表面之端部G定位於第二傳導性型埋入層2 之側表面之端部F朝外處時,只要能滿足從高濃度源極擴 散層9下端部及高濃度汲極擴散層! 〇下端部各者到第二 -12- 201001703 傳導性型埋入層2之側表面之端部F之距離Η係一等於 或小於閛極長度L ’的長度條件,一電流亦流過溝渠6之 底部,且驅動性能因而增強。 圖3 Β說明一模式,其中溝渠6之長度及第二傳導性 型埋入層2之長度係設定相等於彼此,且溝渠6之側表面 之端部G及第二傳導性型埋入層2之側表面之端部F係 在同一直線上對準。同樣在此例子中,只要能滿足從高濃 度源極擴散層9下端部及高濃度汲極擴散層1 0下端部各 者到第二傳導性型埋入層2之距離Η係一等於或小於閘 極長度L ’的長度條件,一電流亦流過溝渠6之底部,且 驅動性能因而增強。 如上所述,當埋入層被提供於溝渠之底部上,且埋入 層與高濃度源極擴散層及高濃度汲極擴散層各者之間之距 離被設定於一等於或小於閘極長孽的長度時,一電流即流 入溝渠之底部,且驅動性能因而增強。 【圖式簡單說明】 在附圖中: 圖1Α至1C係槪略平面圖及槪略截面圖,其說明根 據本發明第一實施例之一半導體裝置; 圖2Α至2F係用於製造本發明第一實施例之半導體 裝置的流程圖; 圖3Α及3Β係槪略截面圖,其說明根據本發明第二 實施例之一半導體裝置;及 -13- 201001703 圖4A至4D係槪略圖,其說明一習知半導體裝置。 【主要元件符號說明】 1 :半導體基板 2 :埋入層 3 :晶晶生長層 4: LOCOS氧化物膜 5 :遮罩 6、1 3 :溝渠 7 :閘極絕緣膜 8、 1 5 :閘極電極 9、 1 6 :高濃度源極擴散層/抗蝕膜 1 0、1 7 :高濃度汲極擴散層 A、B、C、D、E :電流路徑 F :端部 G :端部 Η :距離 L、L ’ :閘極長度 -14-
Claims (1)
- 201001703 七、申請專利範圍: 1. 一種半導體裝置,其包含: 一第一傳導性型半導體基板; 一第二傳導性型埋入層,其形成於該第一傳導性型半 導體基板上之一預定區域中; 一第一傳導性型磊晶生長層,其形成於該第二傳導性 型埋入層及該第一傳導性型半導體基板上; 複數個溝渠’其形成於該第一傳導性型磊晶生長層中 且在一待形成電晶體之一聞極寬度方向中呈並列配置,及 其具有一底部且到達該第二傳導性型埋入層; 一閘極電極’其形成於各該溝渠內側,且藉由一閘極 絕緣膜而形成於各該溝渠之一頂表面上及與各該溝渠相鄰 之該第一傳導性型磊晶生長層之一表面上; 一第二傳導性型高濃度源極擴散層,其形成於該閘極 電極之一側面上;及 一第二傳導性型高濃度汲極擴散層,其形成於該閘極 電極之另一側面上。 2. 如申請專利範圍第1項之半導體裝置,其中各該 溝渠具有一深度’其長度等於或較短於該待形成電晶體之 一閘極長度。 3. 如申請專利範圍第2項之半導體裝置,其中各該 溝渠定位於該第二傳導性型埋入層之一側表面一端的內側 〇 4. 如申請專利範圍第2項之半導體裝置,其中各該 -15- 201001703 溝渠具有一側表面之一端,其定位在與該第二傳導性型埋 入層之一側表面一端相同的平面上。 5. 如申請專利範圍第2項之半導體裝置,其中各該 溝渠定位於該第二傳導性型埋入層之一側表面一端的外側 ’在一例子中’從該第二傳導性型高濃度源極擴散層之一 下端部及該第二傳導性型高濃度汲極擴散層之一下端部其 中一者到該第二傳導性型埋入層的一距離係較短於該待形 成電晶體之該閘極長度。 6. 如申請專利範圍第1至5項中任一項之半導體裝 置’其中該第二傳導性型埋入層具有一範圍從大約1χ10ΐ8 原子/cm3至大約1χ1〇21原子/ cm3濃度。 7. —種製造半導體裝置之方法,其包含: 形成一第二傳導性型埋入層於一第一傳導性型半導體 基板上之一預定區域中; 形成一第一傳導性型磊晶生長層於該第二傳導性型埋 入層及該第一傳導性型半導體基板上; 形成複數個溝渠於該第一傳導性型磊晶生長層中,且 在一待形成電晶體之一閘極寬度方向中呈並列配置,使得 各該溝渠之一底部到達該第二傳導性型埋入層; 形成一閘極絕緣膜; 形成一閘極電極於各該溝渠內側’且藉由該閘極絕緣 膜而形成於各該溝渠之一頂表面上及與各該溝渠相鄰之該 第一傳導性型磊晶生長層之一表面上;及 形成一第二傳導性型高濃度源極擴散層於該閘極電極 -16- 201001703 之一側面上,及形成一第二傳導性型高濃度汲極擴散層於 該閘極電極之另一側面上。 -17-
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008044392A JP5159365B2 (ja) | 2008-02-26 | 2008-02-26 | 半導体装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201001703A true TW201001703A (en) | 2010-01-01 |
| TWI438899B TWI438899B (zh) | 2014-05-21 |
Family
ID=41052708
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW098105461A TWI438899B (zh) | 2008-02-26 | 2009-02-20 | 半導體裝置及其製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US8053820B2 (zh) |
| JP (1) | JP5159365B2 (zh) |
| KR (1) | KR101543792B1 (zh) |
| CN (1) | CN101521222B (zh) |
| TW (1) | TWI438899B (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5436241B2 (ja) * | 2010-01-25 | 2014-03-05 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| CN102157433A (zh) * | 2011-03-10 | 2011-08-17 | 杭州电子科技大学 | 具有p埋层的纵向沟道SOI nLDMOS器件单元的制作方法 |
| JP5852913B2 (ja) | 2012-03-27 | 2016-02-03 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP5718265B2 (ja) | 2012-03-27 | 2015-05-13 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
| KR102053354B1 (ko) * | 2013-07-17 | 2019-12-06 | 삼성전자주식회사 | 매립 채널 어레이를 갖는 반도체 소자 및 그 제조 방법 |
| CN104795325A (zh) * | 2014-01-17 | 2015-07-22 | 北大方正集团有限公司 | 场效应管的制造方法 |
| KR102219504B1 (ko) | 2015-03-18 | 2021-02-25 | 한국전자통신연구원 | 전계 효과 전력 전자 소자 및 그의 제조 방법 |
| KR102510397B1 (ko) | 2017-09-01 | 2023-03-16 | 삼성디스플레이 주식회사 | 박막 트랜지스터 및 이를 포함하는 디스플레이 장치 |
| CN109962068B (zh) * | 2017-12-14 | 2020-09-08 | 联华电子股份有限公司 | 存储器单元 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH05110083A (ja) * | 1991-10-15 | 1993-04-30 | Oki Electric Ind Co Ltd | 電界効果トランジスタ |
| JP3550019B2 (ja) * | 1997-03-17 | 2004-08-04 | 株式会社東芝 | 半導体装置 |
| JP3405681B2 (ja) * | 1997-07-31 | 2003-05-12 | 株式会社東芝 | 半導体装置 |
| KR100750275B1 (ko) * | 1999-03-01 | 2007-08-20 | 제네럴 세미컨덕터, 인코포레이티드 | 상부 표면상에 위치한 드레인 접촉으로의 저 저항 경로를 갖는 트렌치 dmos 트랜지스터 구조, 및 이러한 트랜지스터 구조의 형성 방법 |
| US6958513B2 (en) * | 2003-06-06 | 2005-10-25 | Chih-Hsin Wang | Floating-gate memory cell having trench structure with ballistic-charge injector, and the array of memory cells |
| CN100570890C (zh) * | 2004-07-01 | 2009-12-16 | 精工电子有限公司 | 使用沟槽结构的横向半导体器件及其制造方法 |
| JP5110776B2 (ja) | 2004-07-01 | 2012-12-26 | セイコーインスツル株式会社 | 半導体装置の製造方法 |
| JP4997694B2 (ja) * | 2004-10-07 | 2012-08-08 | 富士電機株式会社 | 半導体装置およびその製造方法 |
| US7476932B2 (en) * | 2006-09-29 | 2009-01-13 | The Boeing Company | U-shape metal-oxide-semiconductor (UMOS) gate structure for high power MOS-based semiconductor devices |
-
2008
- 2008-02-26 JP JP2008044392A patent/JP5159365B2/ja not_active Expired - Fee Related
-
2009
- 2009-02-20 TW TW098105461A patent/TWI438899B/zh not_active IP Right Cessation
- 2009-02-20 KR KR1020090014333A patent/KR101543792B1/ko not_active Expired - Fee Related
- 2009-02-24 US US12/380,144 patent/US8053820B2/en not_active Expired - Fee Related
- 2009-02-26 CN CN2009100081332A patent/CN101521222B/zh not_active Expired - Fee Related
-
2011
- 2011-09-21 US US13/200,252 patent/US8598026B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| KR20090092231A (ko) | 2009-08-31 |
| JP5159365B2 (ja) | 2013-03-06 |
| CN101521222B (zh) | 2013-09-18 |
| US20120007174A1 (en) | 2012-01-12 |
| JP2009206144A (ja) | 2009-09-10 |
| US20090224311A1 (en) | 2009-09-10 |
| CN101521222A (zh) | 2009-09-02 |
| TWI438899B (zh) | 2014-05-21 |
| KR101543792B1 (ko) | 2015-08-11 |
| US8053820B2 (en) | 2011-11-08 |
| US8598026B2 (en) | 2013-12-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI438899B (zh) | 半導體裝置及其製造方法 | |
| JP3471473B2 (ja) | 半導体装置及びその製造方法 | |
| JP6047297B2 (ja) | 半導体装置 | |
| US8338907B2 (en) | Semiconductor device and method of manufacturing the same | |
| CN101399268A (zh) | 半导体装置及其制造方法 | |
| JPH11103056A (ja) | 横型mos素子を含む半導体装置 | |
| JPWO2014178262A1 (ja) | 半導体装置及びその製造方法 | |
| CN102760768B (zh) | 碳化硅半导体器件 | |
| US20110284952A1 (en) | Semiconductor device and manufacturing method thereof | |
| WO2016049992A1 (zh) | 一种垂直双扩散金属氧化物半导体场效应管及其制作方法 | |
| CN102386233B (zh) | 半导体器件 | |
| JP4491307B2 (ja) | 半導体装置およびその製造方法 | |
| US8399915B2 (en) | Semiconductor device | |
| JP6005903B2 (ja) | 半導体装置の製造方法 | |
| US8716142B2 (en) | Semiconductor device and method of manufacturing the same | |
| WO2019186224A1 (ja) | 半導体装置及びその製造方法 | |
| TW201037788A (en) | Semiconductor component and method of manufacture | |
| JPWO2007034547A1 (ja) | トレンチゲートパワーmosfet | |
| CN116368624B (zh) | 半导体装置及其制造方法 | |
| JP2011210905A (ja) | 半導体装置の製造方法 | |
| JP2022073551A (ja) | 半導体装置およびその製造方法 | |
| JP2004327472A (ja) | 半導体装置及びその製造方法 | |
| JP2010182820A (ja) | 半導体装置およびその製造方法 | |
| JP2012199387A (ja) | 電界効果トランジスタ及びその製造方法、並びに半導体装置 | |
| KR20110002601A (ko) | 전력 반도체 소자의 제조방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |