[go: up one dir, main page]

TW201007902A - Semiconductor chip structure - Google Patents

Semiconductor chip structure Download PDF

Info

Publication number
TW201007902A
TW201007902A TW097129440A TW97129440A TW201007902A TW 201007902 A TW201007902 A TW 201007902A TW 097129440 A TW097129440 A TW 097129440A TW 97129440 A TW97129440 A TW 97129440A TW 201007902 A TW201007902 A TW 201007902A
Authority
TW
Taiwan
Prior art keywords
electrode
wafer
semiconductor
semiconductor wafer
area
Prior art date
Application number
TW097129440A
Other languages
English (en)
Other versions
TWI464841B (zh
Inventor
qiu-zhong Yang
Su-Hong Lin
Original Assignee
qiu-zhong Yang
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by qiu-zhong Yang filed Critical qiu-zhong Yang
Priority to TW097129440A priority Critical patent/TW201007902A/zh
Publication of TW201007902A publication Critical patent/TW201007902A/zh
Application granted granted Critical
Publication of TWI464841B publication Critical patent/TWI464841B/zh

Links

Classifications

    • H10W72/073
    • H10W72/075
    • H10W72/884
    • H10W90/724
    • H10W90/734
    • H10W90/754

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

201007902 九、發明說明: 【發明所屬之技術領域】 ,且㈣+係,t種主動式半導體元件的晶片技術領域 二㈣i係& =種能省略焊線或焊球(凸塊)等半導體元 域程’且月匕與印刷電路基板【⑽】和封裝基板 (59)(轉接板)直接形成電氣連接之半導體晶片結構。 【發明之先前技術】 ❹
雷六按f動式半導體元件(電晶體或1C)泛指除了電感、 ’―般來說主動式半導體元件泛指除了電 二:二、電阻外’如二極體、積體電路、電晶體 等)、大功率半導體元件、受光元件、 t 鎵元件等多數㈣體元件,而线式半導體 兀件(電晶體或IC)的製作法係經由下列步驟製造出來的: •先從邦械鍺(Ga)等元素製作出半導縣板之製程。 •前段製程:在半導體基板上形成半導體晶片之製程。 •後段製程:將半導體晶片封裝成1C之製程。 、上述製程中,前段製歡晶片係如第二®所示,該主 動式半導體晶片係先從元素週期表中的㈣族元素(石夕⑶) 、鍺(Ga))以及第π族、第v族的化合物(坤化鎵⑴仏)、 磷化鎵(GaP))等元素製作出半導體基板(3)。 在半導體基板表面反覆進行黃光微影、蝕刻及雜質 擴散製程,藉由熱擴散法⑽ermai diffusi〇n meth〇d卜離 子注入法(1〇n-mjecti〇n method)或磊晶成長法(氣相成長 法)(epitaxial growth method)形成不同磊晶成長層(31) 5 201007902 卜)’並將鋁、銅、鈦、鉻 片表面形成電極(51)( ^ ’進而形成各種不同的半 及絕緣層(32)(如氧化膜層等) 、白金、金或合金等蒸鍍在晶片 如閘極、汲極及源極等)及配線, 導體晶片(5)。 、
習式第二種製程為球閘陣列封裝【Ball Grid Array ; 抓A】’其躲晶片⑸上形成有複數與外部進行電 礼連,的電極(51),而其封裝方式係先行將晶片(5 )固疋至一導線板(50)上,再以打線技術於晶片(5 )電極(51)與導線板(5〇)之積體電路(58)接點間 串接連接線(54) ’且以封膠技術進行封裝,使晶片( 5)、與連接線(54)包覆於構裝體(55)内,製成主動 式半導體元件(20),並利用植球技術於導線板(5〇) 外側表面預先設置固接用的焊球(凸塊)(8〇 ),至於固 )固定至-具複數接腳(52)的導線架(53)上,再以 打線技術於晶片(5)電極(51)與接腳(52)間串接 連接線(54) ’且以封膠技術進行封裝,使晶片⑴ J連接線(54)包覆於構裝體(55)内,製成主動式半 體元件(10),至於固定方式,則係透過前述導線架 (53)的接腳(52)固設於基板(9〇)的對應印刷電路 201007902 ^方式則係利用别述導線板(π)的焊球(凸塊)(so i焊固於電路基板(9G)對應的印刷電路(9D上,而 完成其固定之製程; 少習式第三種製程為覆晶封骏【Flip ChiP;FC】,其 係於aB片(5)上形成有複數與外部進行電氣連接的電 極(51),接著透過半導體製程於晶片(5)之電極( 51)上,利用植球技術形成焊球(凸塊)【如錫球 或金球】’再將晶片⑸以焊球(凸塊)(8〇)固定於一 ❹封裝基板(59)(轉接板)之積體電路(58)上,再以注 膠技術進打封裝,使晶片(5)與焊球(凸塊)(8〇)包覆 於構裝體(55)内,製成主動式半導體元件(30)。該 封裝基板(轉接板)(59)再利用植球技術預先設置固接 用的焊球(凸塊)(80),至於該覆晶封裝【Flip Chip ; FC】的固定方式,則係利用前述封裝基板(轉接板)(59 )的焊球(凸塊)(80)焊固於電路基板(90)對應的印 刷電路(91)上’而完成其固定之製程。 ❹ 至於晶圓級封裝【Wafer Level Chip Scale Package ;WLCSP】,其係於晶片(5)上形成有複數與外部進 行電氣連接的電極(51),而其封裝方式係先行利用半 導體製程於晶片(5)之電極(51)上形成焊球(凸塊)( 80)【如錫球或金球】。至於晶圓級封裝【Wafer Level Chip Scale Package ; WLCSP】的固定方式,則係利用前 述晶片(5)的焊球(凸塊)(80)直接連固於電路基板( 90)對應的印刷電路(91)上,而完成其固定之製程。 由於前述各習式的主動式半導體元件製程中,由於晶 201007902 片(5)本身因電極(51)的面積小,都必須經由多道的後 * 段製程(如固晶、焊線、植球或膠裝等),才能製成主動式半 導體元件(10) (2〇) (30) ’由於製程繁瑣,必然會 使良率降低且製造成本增加。又晶圓級封裝製程之晶片 (5)在實際使用上,雖然無需如前三種封裝方式(如固晶 、焊線、或膠裝等),但還是因為其電極(51)的面積小, 因此仍需經由植球技術,才能將預先形成焊球(凸塊)(8〇) 的晶片(5),藉由焊球(凸塊)(80)間接或直接與電路基 〇 板(90)的印刷電路(91)連結、導通、固定,且該晶片 (5)在形成焊球(凸塊)(80)的封裝製程中,不僅增加製 程的流程與時間,亦容易發生焊球(凸塊)球徑或高度 不足或位置偏移等問題,造成產品不良率的提高,大幅ς 高了製作成本。 故上述各習式的主動式半導體元件後段製程中 φ 特殊專用的設備【如焊線機、植球機及塑脂包裝 :成等1增加且價格昂責及製程繁項™率降低及ί 舆製=此釺事相關產業之研發 f程時,所面臨的問題深入探討,並積極尋求解決 經過長期努力之研究與發展,終於成:一1道, 體晶片結構’藉以克服前述主動式半導體I件需使=導 電路(==製程’才能固設於封裝基板(轉接板)ΐ 電路基板【㈣】的印刷電路上的_ 钱板)或 201007902 【發明内容】
,获以靖& 月主要目的在於提供一種半導體晶片結構 、拿I:、主動式半導體^件無需經由封裝製程即可直接 ^ 、固&於封裝基板(轉接板)或電路基板 [PCB 】上’而細雜製_職降低㈣成本之目的。
又,本發明另一目 藉以提鬲主動式半導體 運作的穩定性。 的在於提供一種半導體晶片結構, 元件的散熱效果,提升半導體元件 為此’本發明主要係透過下列的技術手段,來具體實 現該半導體晶片結構可直接與電路基板【pCB】 的印刷電 路連結、導通與固定之目的與效能: 、 該主動式半導體晶片係先從元素週期表中的第IV族元 素(矽(Si)、鍺(Ga))以及第π族、第V族的化合物(砷化鎵 (GaAs)、磷化鎵(GaP))等元素製作出半導體基板。
在半導體基板表面反覆進行黃光微影、蝕刻及雜質 擴散製私’藉由熱擴散法(thermai diffusion method)、離 子注入法(ion-injection method)或磊晶成長法(氣相成長 法)(epitaxial growth method)形成一磊晶成長層及絕緣層 (如氧化膜層專)’並將銘、銅、欽、絡、白金、金或合 金等蒸鍍在晶片表面形成電極(如閘極、汲極及源極等) 及配線,形成所需之半導體晶片。 再者晶片於絕緣層(如氧化膜層等)、電極及晶片侧 邊壁面彼覆有一防護層,其中防護層係由不導電、防水 、且熱傳導性佳的材料所製成,且晶片透過如蠢晶成長 9 201007902 面Jr等半導體製程於防護層頂面形成有複數大 .穿P大罐思墊、,各導電墊的面積大於電極,並分別透過一 ΐ&ι:! 4的連接部與對應之電極形成電氣連接,進而 / 〔肖4層及大面積導電墊之半導體晶片結構。 ㈣透過前述技術手段的展現,利用本發明之晶片 件時,嫩罐、焊球(凸 ❹ 而疋藉由大面積的導電墊與轉接板(封裝 二板),電路基板【PCB】的印刷電路直接連結、導通與固
Hi到输製程時間與降㈣作成本之目的,且能提高 、的散熱效率’提升其運作的穩定性,以減少故障的 ’而能增加產品的附加價值,且提升產品的競爭力 經濟效益。 、 、為使其進一步了解本發明的構成、特徵及其他目的, 知:乃舉本發明之若干較佳實施例’並配合圖式詳細說明 q,同時讓熟悉該項技術領域者能夠具體實施,惟以下 ❿ίίΓ僅在於說明本發明之較佳實施例,並非用以限制 明二之範15,故凡有以本發明之精神為基礎,而為本發 1Γ形式之修飾或變更’皆仍應屬於本發明意圖保護之 【實施方式】 本發明係一種主動式半導體晶片結構【如第三、四 五圖所不】’斜導體晶片⑷係先從元素週期表中 ㈣元素(石夕(Si)、鍺(Ga))以及第職、第ν 、= 化鎵(GaAs)、魏鎵(GaP))以素製作出半導體== 201007902 Ο 在半導體基板(7)表面反覆進行黃光微影、蝕刻及 雜質擴散製程,藉由熱擴散法(thermai diffusion method) 、離子注入法(ion-injection method)或磊晶成長法(氣相 成長法)(epitaxial growth method)形成一磊晶成長層(7〇 )及絕緣層(如氧化膜層等)(71),並將鋁、銅、鈦、 鉻、白金、金或合金等蒸鍍在晶片表面形成電極(72) 【如閘極電極( 720)、汲極電極(721)或源極(722 )】及配線’形成所需之半導體晶片(6)。 又於絕緣層(如氧化膜層等)(71)、電極(72)頂 面覆設有一較厚的防護層(77),該防護層(77)並具有 可覆設於晶片(6)側邊壁面的侧面防護層(78),其中防 護層(77)與侧面護層(78)係由不導電、防水、且舞 佳的材料所製成’能產生抗澄氣、抗氧化及防i 旦/缀^保4作用,以保護晶片(6)不受電弧與渥性 ΐ瑣㈣^速散發熱氣,無須像—般的晶片必須藉由 不良率。2= 護晶片,既增加製造成本又會提高 半導體!)透過如磊晶成長、蝕刻或蒸鍍等 = (77)頂面形成有複數大面 ==(7:)、(751)、(752)】,該導電墊 電塾(二穑:、銅,、錫、合金等材料,且各導 防護層(77)的、查於電極(72),並分別透過一貫穿 叫Λ對部(76)【如_、㈤、( (似】電極(72)【如⑽)、(72。、 成電氣連接’進而形成具有防護層(77)及 11 201007902 大面積導電墊(72)之半導體晶片(6)結構。 由於各放大導電塾(75)具有較大面積、且該面積及 相f間距離,可依晶片⑷面積大小及電性橋接容許值 内設計,【如第六及七圖所示】,並可延伸至 側邊壁面。 门之 藉此,無需使用焊線、焊球(凸塊)等技術製程, 直接與封褒基板(59)(轉接板)之積體電路(59)或電路 基板【PCB】(90)的印刷電路(91)連結、導通 牛=形成製作成本低、且具高散熱性的主動式半導體元 而本發明於主動式半導體元件製造過程中 時,則【如第八及九圖】所揭示者,由於該半導體曰曰了 )之絕緣層(如氧化膜層等)(71)及電極(曰^ 設有一的防護層㈤,且晶片⑷側邊壁面更進开覆 成有側面防έ蔓層(78),而利用該防護層( 乂 / 護層㈤具防水、不導電與高散熱性的== 等)⑻不受外部環境因素所損壞,且由層 6)具有大面積的放大導電墊(乃) 、曰曰片( [Surface Mounted Technology , SM^ 式藉由導輯質㈤)直接輕、導通與 $ = (州轉接板)或電路基板⑽】(9〇)的印:^ 90上’[如第-圖所不】相較於習式者採焊球(凸塊)間接( 201007902 固設的方式而言,本發明不带 程,形成主動式半導體元件谭線等製 間,同時降低製作絲式半導體元件成本;^讀程時 、j者本發明半導體晶片結構(6)係利用防護層(77 體藉(4〇)亦可利用注膠的技術【如第九圖所示】,^ 主I:/:構裝體(56)内,做更完善的防護,且 ❹由日μ 女而疋件(4〇)時所產生的高熱,可直接藉 59:=其:Γ放大導電墊(75)傳導至封裝基板( 59)或電路基板【PCB】㈤)上散熱,大幅提高半導體 元㈣散熱效果,故能增進其運作的穩定性,且減少應用 電氣设備的故障率,並可延長其使用壽命。 ’·不上所述本發明可確實產生前述之優點及實用價值 L且本發明確實為-新騎步關作,在相_技術領域 I未見相同或近似的產品公開使用,故本發明已符合發明 ❹專利的要件,乃依法提出申請,祈請早曰賜准本案發明專 利。 【圖式簡單說明】 第-圖:係本發明與f式之半導體元件製程比較及示意圖 〇 第=圖m之半導體晶片的結構剖面示意圖。 第三圖:係本發明之轉體晶片前段製程之結構剖面示意 圖。 第四圖:係本發明之半導體晶片結構的剖面示意圖。 13 201007902 第五圖 第六圖 第七圖 第八圖 第九圖 結構的俯視平面示意圖。 另一結構的俯視平面示意 係本發明之半導體晶片 係本發明之半導體晶片 圖。 2發明之半導體晶片另—結構的剖面示意圖。 '、本f明之半導體晶片結構連接於封裝基板的剖 面示意圖。 係本發明之半導體晶#結構連接於電路基板的剖 面示意圖。 【主要元件符號說明】 (3) 半導體基板 (6) 半導體晶片 (1〇) 主動式半導體元件 (30) 主動式半導體元件 (32) 絕緣層 (50) 導線板 (52) 接腳 (54) 連接線 (56) 構裝體 (58) 積體電路 (60) 導電材料 (71) 絕緣層 (720) 閘極電極 (722) 源極電極 (750) 放大導電墊 (5) 半導體晶片 (7) 半導體基板 (20) 主動式半導體元件 (31) 蟲晶成長層 (40) 主動式半導體元件 (51) 電極 (53) 導線板 (55) 構裝體 (57) 構裝體 (59) 封裝基板 (70) 蟲晶成長層 ,(72) 電極 (721) 沒極電極 (75) 放大導電墊 (751) 放大導電墊 14 201007902 (752) 放大導電墊 (76) 連接部 (760) 連接部 (761) 連接部 (762) 連接部 (77) 防護層 (78) 侧面防護層 (80) 焊球(凸塊) (90) 電路基板 (91) 印刷電路 〇 15

Claims (1)

  1. 201007902 十、申請專利範園: 片之i二種半導體晶片結構,該半導體晶片結構係於晶 相斜a、電極及晶片側邊壁面披覆有一防護層,且 導電墊=及電極之防護層頂面形成有複數大面積的 護層的遠;電墊的面積Α於電極,並分別透過—貫穿防 有對應之電姉成電氣連接,進而形成具 «層及大面積導電墊之半導體晶片結構。 Ο Irbf· WU利範圍第1項所述之半導體晶片結構, 制與側㈣制係由不㈣、防水、或熱傳導 能迅成’以保護晶片不受電弧與雖影響,並 复中2如中請專利範圍第1項所述之半導體晶片結構, 電極可為閘極電極、跡電極或源極電極等。 复中請專概圍第1項所述之半導體晶片結構, 電性橋接料㈣設計。 了依4面積大小及 5、如申請專利範圍第丄項所 其中各導可延伸至晶片之側邊壁面。切構’ 並4二Πί利範圍第1項所述之半導體晶片結構, /白:錢大導電墊係選自金、銀、銅、紹、錫、鉻、叙、 ς、銦、合金等導電金屬材料,供對應的電極形成電氣 16
TW097129440A 2008-08-01 2008-08-01 Semiconductor chip structure TW201007902A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW097129440A TW201007902A (en) 2008-08-01 2008-08-01 Semiconductor chip structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW097129440A TW201007902A (en) 2008-08-01 2008-08-01 Semiconductor chip structure

Publications (2)

Publication Number Publication Date
TW201007902A true TW201007902A (en) 2010-02-16
TWI464841B TWI464841B (zh) 2014-12-11

Family

ID=44827245

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097129440A TW201007902A (en) 2008-08-01 2008-08-01 Semiconductor chip structure

Country Status (1)

Country Link
TW (1) TW201007902A (zh)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200731477A (en) * 2005-11-10 2007-08-16 Int Rectifier Corp Semiconductor package including a semiconductor die having redistributed pads

Also Published As

Publication number Publication date
TWI464841B (zh) 2014-12-11

Similar Documents

Publication Publication Date Title
TWI301660B (en) Structure of embedding chip in substrate and method for fabricating the same
TWI333270B (en) Flip chip contact (fcc) power package
TWI273679B (en) Optimized lid mounting for electronic device carriers
US8304291B2 (en) Semiconductor chip thermal interface structures
US8860196B2 (en) Semiconductor package and method of fabricating the same
US9735122B2 (en) Flip chip package structure and fabrication process thereof
TW201123374A (en) Package structure and fabrication method thereof
US12100665B2 (en) Semiconductor package structure and manufacturing method thereof
CN104733413A (zh) 一种mosfet封装结构
US9721900B2 (en) Semiconductor package and its manufacturing method
CN101258609B (zh) 使用配置于层积板上导线的垂直电子组件封装结构
US9093416B2 (en) Chip-package and a method for forming a chip-package
US10269583B2 (en) Semiconductor die attachment with embedded stud bumps in attachment material
CN101228625B (zh) 具有镀金属连接部的半导体封装
US20130140664A1 (en) Flip chip packaging structure
US20080073773A1 (en) Electronic device and production method
US20140374926A1 (en) Semiconductor device
CN110707056A (zh) 封装组件及其制造方法、以及降压型变换器的封装组件
TW201110250A (en) Package substrate structure and method of forming same
TW201007902A (en) Semiconductor chip structure
CN204464263U (zh) 一种模块化的mosfet封装结构
TWI423415B (zh) 具有低阻值基材與低損耗功率之半導體結構
TWI364826B (en) Semiconductor package substrate having fine-pitch circuitry and fabrication method thereof
KR20090031289A (ko) 플립 칩 구조물 및 그 제조방법
TWI282160B (en) Circuit board structure integrated with chip and method for fabricating the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees