TW201007179A - Determining frequency components of jitter - Google Patents
Determining frequency components of jitter Download PDFInfo
- Publication number
- TW201007179A TW201007179A TW098137911A TW98137911A TW201007179A TW 201007179 A TW201007179 A TW 201007179A TW 098137911 A TW098137911 A TW 098137911A TW 98137911 A TW98137911 A TW 98137911A TW 201007179 A TW201007179 A TW 201007179A
- Authority
- TW
- Taiwan
- Prior art keywords
- jitter
- frequency
- sampling
- processor
- designed
- Prior art date
Links
- 238000005070 sampling Methods 0.000 claims abstract description 38
- 238000005259 measurement Methods 0.000 claims abstract description 31
- 238000012360 testing method Methods 0.000 claims abstract description 18
- 230000008859 change Effects 0.000 claims abstract description 5
- 240000007320 Pinus strobus Species 0.000 abstract description 43
- 238000000034 method Methods 0.000 description 25
- 230000006870 function Effects 0.000 description 19
- 238000004458 analytical method Methods 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 230000007704 transition Effects 0.000 description 8
- 230000001360 synchronised effect Effects 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000035945 sensitivity Effects 0.000 description 2
- 206010033557 Palpitations Diseases 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000012512 characterization method Methods 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000002496 gastric effect Effects 0.000 description 1
- 238000007429 general method Methods 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000691 measurement method Methods 0.000 description 1
- 238000002620 method output Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 210000000952 spleen Anatomy 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31708—Analysis of signal quality
- G01R31/31709—Jitter measurements; Jitter generators
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Dc Digital Transmission (AREA)
Description
201007179 六、發明說明: 【發明所屬之技術領域】 本發明大致係關於在一波形中之抖動之測量,且更具 體地說’係關於抖動之頻率成分之測量。 【先前技術】 自動測試設備常被電子裝置製造商用來做為偵測製造 缺陷之用。例如’自動測試設備允許半導體裝置製造商在 大量之基礎上’測試在市場上銷售之每個裝置之功能。測 試器驅動訊號至受測裝置(DUT)並偵測由其而來之訊號,並 對預期值來評估偵測結果。時序抖動使得電氣系統劣化, 且對於更高資料速率及更小邏輯擺幅之推進趨勢增加了對 抖動之測量與特性化之興趣和必要性。 抖動為在高速資料通訊中之關鍵性能因素。抖動定義 為在資料位元之順序中有意義之邊緣偏離其理想位置之 不對準不對準結果會造成資料錯誤。在一延伸之時間期 間上追縱這些錯誤決定系統穩定性。抖動可能因為確定的 (deterministic )和隨機的現象而導致。判斷這些抖動成分 之大小引導了設計之改進。 抖動測量技術—般具有測量在一資料串中之有意義之 邊緣之時序之能力。例如,#波器和數位化器已被用來測 量在固疋時間間隔上之一訊號之電壓以及分析此資料以判 斷邊緣時間。其他範例為時間間隔分析器和時間標記器。 直接地測1邊緣時間或在一對邊緣之間之時間。 在其他範例中,非同步選通(_bing)比較器技術被用來 201007179 測量在固定時間間隔上是否一訊號高於或低於一臨限值。 非同步選通比較器技術對測量資料使用推測數學技術以判 斷邊緣時間之特性。使用二個一般方法來以非同步選通(或 取樣)技術來建立一固定時間間隔。該等方法為,,依序,,和,, 非依序,’選通。對依序和非依序選通技術來說皆存在缺點。 例如,依序選通具有低雜訊免疫力和長的獲取時間,而非 依序選通對於頻率錯誤敏感,需要複雜的設定以供測量之 用,且僅提供受限的分析訊號之頻率特性之能力。 相關於一訊號之頻率特性之所要的資訊為將抖動測量 為頻率之函數。示波器’數位化器,時間間隔分析器和時 間標記器提供將抖動測量為頻率之一函數之方法,但它們 是相對昂貴的。依序取樣非同步選通技術可測量抖動為頻 2之函。然%,依序取樣所需之長獲取時間將其可測 篁之頻率限制至不相關之相對低頻率。目前的非依序非同 步取樣技術不提供將抖動做為頻率之一函數般測量之 法。 因上述之理由,以及因其他於下面所敘述之理由,其 在閱讀和了解本說明後對於熟習本項技術者來說將變為明 顯的此技術上有對於將在—波形中發現之抖動如一頻率 函數般測量之非同步取樣方法,其在測量所要的頻率上是 有效的且相對便宜的。 【發明内容】 本發明之實施例處理上述問題以及其他問題且將藉由 讀取和學習下列描述來加以了解。 5 201007179 在一實施例中,一種抖動頻率決定系統係被提供,其 係包含:一比較器、一時脈源、一閂鎖電路、一記憶體裝 置及一處理器。該比較器係適合於接收來自一受测裝置之 至少一輸出訊號’並將該輸出訊號與一預期訊號做比較, 其中該輸出訊號具有一重覆樣式。該時脈源係適合於以使 用者輸入為基礎來產生一取樣時脈,其中該等使用者輪入 包含每個重覆樣式之週期上之多個位元,一單一位元週期 之長度’ 一目標有效取樣解析度’以及掃瞄重覆樣式之次 數。該時脈源進一步適合於改變局部依序選通間之時間以 調整測量頻寬。該閂鎖電路係適合於根據該取樣時脈來獲 得該輸出訊號之取樣資料。該記憶體裝置係適合於儲存該 取樣資料。該處理器係適合於分析該儲存資料以決定抖動 及將抖動表示為一頻率之函數。 【實施方式】 在下列詳細描述中,參考形成其之一部份之附圖,且 其中係以說明其中可實施本發明之特定說明性實施例之方 式來顯示的。這些實施例被足夠詳細地加以描述,使得熟 習本項技術者能夠實施本發明,且應了解到,可利用其他 實施例且可做邏輯、機械和電氣之改變而不偏離本發明之 精神與範圍。因此下列詳細描述不應被認為是限制之意義。 本發明之實施例提供用於改進之訊號選通技術之方法 與系統。本申請案係相關於在此提出之申請案號 1 17.005US01。在此本申請案將117 〇〇5US〇1申請案之全部 内容併入作為參考文獻。在本發明之實施例中,提供決定 201007179 -測量抖動之頻率成分之方法。具體地說,在一實施例中, 調整獲取時間與選通間隔以展示測量抖動之不同的頻率成 刀紇果,在一特定範圍内之抖動頻率可被分辨出來。 •本發明之實施例係以低取樣(咖⑽細沖叩)選通技 ;術為基礎的。在一實施例中,—低取樣選通方法使用-看 來走動跨越一文測裝置(DUT)之一輸出訊號之選通。DUT訊 號波形具有一重覆樣式,且在訊號波形之一重覆樣式上, ❹每隔時間Ts就取-取樣。Ts=(Tpat+Tres)/N。其中N為選 通之數目,其為大於1之整數。Tpat為dut波之一單一樣 式發生之時間週期。Tres為有效取樣解析度。 低取樣之方法描述為,’走動選通,,,因為使用一非同步時 脈來描述一受測訊號。受測訊號必須為一重覆樣式。選通 之非同步特性使其看來像走動跨越測試訊號。結果,即使 將於一大於測試樣式之時間週期(Tpat)許多倍之時間週期 上取得實際之取樣(或選通),它們仍可被映射至全在Tpat ❹ 内之有效次數。取樣在稱為”選通子集合”之]V[個子順序 中加以分析。一旦再次映射至DUT波形之一單一週期Tpat 上’對一已予選通子集合之選通有效地被Tres間隔開來且 是依序的。 為了提供進一步之背景,第la圖為一依序低取樣之 DUT訊號之圖形化表示,其大致顯示於1〇〇上。圖形ι〇〇 包括於時間間隔Ts上取樣之DUT訊號102之表示,其係由 選通106。至106!9於每二十個週期Tpat 104上所做的。將 了解到並非所有選通皆已顯示於第丨a圖中。在此實施例 7 201007179 中’其取20xTs以獲得資料且Ts=(Tpat+Tres)。第lb圖為 來自第la圖’分別於彼此頂端上重疊之〇υτ訊號102之 20個週期之每一個之圖形化表示。訊號120之一單一 週期Tpat顯示為以間隔於Tres上之每個選通106。至10619 來延伸。 第2a圖為一低取樣之〇υτ訊號之圖形化表示,大致顯 示於200上,其係根據本發明之一實施例。在此實施例中, 資料之獲取為第13和lb圖中所示之DUT之資料獲取的四 倍快。圖形200包括於時間間隔Ts上由選通206〇至20619 於五個Tpat 204之週期上取樣之一 DUT訊號202之表示。 在此實施例中,其亦取20 X Ts以獲取資料,但Ts現在為 短4倍,其中Ts = ( T{)at+Tres)/4。結果,其僅需要 (Tpat+Tres)以獲得資料,相對於與第u圖相關之獲取為2〇 x(Tpat+Tres)。 第2b圖為來自第2a圖之DUT訊號202分別於彼此之 頂端上重疊之五個週期之圖形化表示。DUT訊號202之一 單一週期Tpat顯示為每個選通206。至219”間隔為大約 Tre s。在此實施例中’群組選通之子集合以供進一步之分析 之用。在此範例中,定義5個選通之四個子集合。子集人 l(SSi)包括來自取樣數〇’4,8,12和16之取樣206(^206, 206g’ 206^和206i6,子集合2(SS2)包括來自取樣數1,$, 9,13 和 17 之取樣 206丨 ’ 2065,2069,20613 和 2〇617,子集 合3(883)包括來自取樣數2’6,10,14和18夕你4装 '"取樣 2062, 2066 ’ 206!。,20614和20618而子集合4(SS4)包括來自取樣 201007179 數 3,7, η,15和 19 之取樣2〇63,2〇67,2〇6丨 I, 2〇619。每個子集>SSl_SS4包含有效地,局部依序且每二 由⑽分離之取樣。再者,局部依序選通之總獲取時 其化費來獲取所有收集來供局部依序選通用之資料之 近於總獲取時間以選通DUT訊號之五個㈣,因為在子0 合SS1,SS2,SS3和SS4中之選通在取樣斯訊號 的 五個週期内彼此交錯。 受的 Φ 冑供一種取樣方法’其中對每個測試樣式之重覆Tpat =取局部依序選通。每個選通子集合SSI_SS4出現成為走動 =式之一部份。在一實施例t’第2“"b圖之局部依 、通可應用至抖動測量且提供比目前用於抖動 =::的:點。例如,如上述,局部依序選通心 獲取選通取樣之時間。再者,ώ — 訊之量隨著執行該測量之時間辦一:須測到之低頻雜 因為對一已予選通子集合之選通為局部依序的 =到:多與非依序取樣相關之問題影響。獲: 2比非依序取樣來得少’因為對每個測試樣式之重覆取超 π選通。每個選通子集合依序地加以分析,且結2 對整個樣式之結果。使用局部依序取樣方法實: 了=非依序選通技術之好處而沒有任一技術之問題。 時間目關"2b圖所描述之個別子集合用來執行隨 /之頻率分析。第2a和2b圖意為說明用且應了解 9 201007179 ::利:任何數目之選通。在所有分析完成之後,可將抖 振幅表示為—獲取時間之函數。相關於第2a圖之實施例 之頻率抖動振幅之-範例說明於第2e圖中。具體地說,第 C圖說明如何於與第2b圖相關之獲取時間週期 的頻率抖動振幅。如第2e圖中所說明的,高頻率抖動不25门4 之總振幅係於此獲取時間㈣捉的(τ獲取)。然而,在此獲 =時間内’中間頻率抖動256之振幅冑鳩被捕捉且低頻 率抖動之振幅僅30%被捕捉。 一 •在本發明之某些實施例中,獲取時間視抖動分析所需 之資訊之程度而增加或減少。因^,當我們走動跨越一有 效邊緣’而非跨越—選通區域之有效寬度時,決定了叶算 抖動所需要的資訊,僅轉換獲取時間或週期需被考慮。例 參考第2d圖,提供一局部依序波形之選通之數位結果 之表不。在此範例中,穩定資料訊號254〖,2542和2543和轉 換週期252i和25 2z組成第2d圖中之局部依序選通之總獲 取時間,-般標記為245。目此,因為我們僅對轉換週期 2^和2522有興趣,所以僅有那些轉換週期需被分析以決 疋抖動可將對局部依序選通之轉換區域之獲取週期(或時 )表示為Ts X N X Tjitter/Tres。從此轉換獲取時間等式, 可決疋測篁之頻率敏感性’因為測量之頻率敏感性為獲取 時間之一函數。 參考第3a圖,提供大致顯示於3〇〇上且具有本發明之 増加之獲取時間之-低取樣DUT訊號之一圖形化表示之其 他範例。在此實施例中,連續選通間之時間增加3之因子: 201007179 對此實施例之總獲取時間則是15 ΤΡΑ1-第3b圖說明在來自 第3a圖分別於彼此之上方上重疊之DUT訊號302之十五個 週期(TPAT 3 06)上之一局部依序選通之一圖形化表示。第3b 圖說明子集合一 SS!包括選通306〇,3064,3068,306i2和 3〇616 ’ 子集合二 SS2 包括選通 3063,3067,306ii,306i5 和 30619 ’ 子集合三 SS3 包括選通 3〇62,3〇66,3〇6i(),3〇6i4 和 3〇6丨8,以及子集合四SS4包括選通3〇6ι 3〇65,3〇69,3〇6υ和 瘳 Ο 306^。在此實施例中,Tres之有效解析度與先前實施例相 同;僅介於選通間之時間TsC被延長,且因此增加了總he。 時間。 參考第3c圖,說明相關於第%圖之實施例之頻率抖動 振幅:-範例。在此實施例中,藉由增加的獲取時間说, 所有鬲頻率354和中頻率料叙^ . ,, ^ 旱抖動356被捕捉。再者,捕捉低 成^ 58之7〇%。因此,獲取時間之增加具有對頻率 ::之料且因而影響到由測量所偵測之抖動量。如= 、&予獲取週期之抖動測量將偵測到少於高頻率拉 動之低頻率抖動。然而 7於间頻率抖 率抖動進入測量中。在本增加允許 重覆數次。每次訊號被取樣時中’取樣和分析被 之時間來改變獲取時間。 胃θ加局部依序選通間 動振幅表示為一獲取時間之函:成=分析之後’可將抖 動之頻率為獲取時間之—函數,所’因為被測量之抖 為-頻率之函數。因為每個我們亦可將抖動表示 我們能夠分辨結 含於具有較短獲取時間將包含科動頻率’其亦包 以篁中,所以 果 11 201007179 來決定在一特定範圍内之抖動頻率。 在其他實施例中,介於局部依序選通間之獲取時間以 及因此抖動測量之頻寬,可藉由增加介於局部依序選通間 之時間來加以調整而不必相當地改變介於選通間之時間 Ts。例如,請參考第4a和仆圖中說明之實施例。第飩圖 為一低取樣之DUT訊號之圖形化表示,其大致顯示於4〇〇 上,其係根據本發明之一實施例,而第仆圖為來自第乜 圖之DUT訊號404分別重疊於彼此頂端上之週期之圖形化 表示。如在第4a圖中所說明的,波形4〇4由選通4〇心至〇 406^來加以選通或取樣。這些選通,選通的^至, 被選擇性地定位於子集合SS1至ssl〇中,如第仆圖中所 說月的在第4a圖中,在相同子集合中之選通諸如子集 合如之選通406〇和406i2由3ΧΤρατ+τ·間隔,其類似= 第3a圖中所說明之實施例中之選通、然而,在此情況中, 選通係由3xTpat+Tres/12所間隔而非子集合中之 3xTpat+Tres /4,如第3b圖中所說明的,再者,因為 3xTpat+T_/12近似於ΤρΑτ+τ㈣/4(其為在第孔圖之子集❾ σ中之間隔在本實施例之子集合中之選通將具有大約與 t第&圖中所說明之實施例之子集合中之選通相同之間 再者’在本實施例中之總獲取時間將十分接近於第2a 圖中所說明之實施例之總獲取時間(Ad。因此,在第本實 ΐ例1官介於局部依序選通間之獲取時間,且因此抖動測 t ’可藉由增加介於局部依序選通間之時間來加以 調整,而不必實質上改變介於選通間之 。 12 201007179 如上面所討論的,每總獲取週期之取樣或選通之數目 可改變,且本發明並不受限於一選擇量。再者,在本發明 之一實施例中,抖動測量之頻寬係藉由增加每獲取週期之 選通之數目和取樣子集合之數目來加以調整的。此技術進 步允許測量之頻寬被增加而不增加全部的獲取時間。維 持短的總獲取時間對於保持測試一謝所需之時間為短是 重要的。 0 第5圖為一根據本發明之一實施例之局部依序選通系 統’其大致顯示於500上。系統包括自動測試設備 (atE)5〇2,其從—受測裝置5()4接收—或多個輸出訊號 5〇1,511 ’並提供-輸出505給-處理器506以供分析。在 一實拖例中,ATE5G2包括緩衝器5〇8,其送一緩衝之dut 輸出訊號501給比敕n & ju 、 比較器516。在一實施例中,緩衝器508為 一差動緩衝器,且從DUT 504透過輸出訊號501和511來 接收差動資料。一或多個輸出訊號被緩衝,且緩衝之訊號 鲁與參考訊號VT 5〇3(—預期訊號)做比較以決定dut是否 如預期般表現。在一實施例中,%為一表示邊緣轉換電壓 ^臨限值。比較器516之一輸出表示爾之輪出波形之狀 。比較器516之輸出被饋送給閂鎖電路514供以由來源 時脈520所產生之取樣時脈5〇7為基礎來取樣波形之用。
取樣時脈507被饋送給計數器512和閃鎖514並獲得DUT =之取樣。取樣儲存於記憶體裝置51〇中以供傳輸至處 理器506之用,以供進一步之分析。 在一實施例中,時脈來源52〇被規劃為根據裝置規格 13 201007179 和使用者輸入來選通DUT波形。使用者輸入對於dut及所 需要的期望訊號資訊為特定的。在_實施例中,ΑτΕ如 進步包括一使用者輸入裝置550,其不是整合至ATE 5〇2 就是遠_合至ATE5G2e在—實施例中,執行邏輯上依序 之選通之軟體位於系統5〇〇内,且利用從使用者輸入裝置 550接收到之使用者輸入以計算和設定系統5〇〇以供抖動捕 捉之用。在-實施例中,使用者輸入包括一或多個位元週 期或單位間隔之抖動測量接腳,抖動測量接腳,每樣式之 元數目,目標有效取樣解析度和樣式重覆之數目。抖動測〇 量接腳指示將測量哪個贿傳送接腳。每樣式之位元為重 覆樣式Tpat之位元數目。目標有效取樣解析度(Tres)決定有 效的取樣頻率。樣式重覆數目指出多少次有效走動跨越重 覆之DUT波形樣式。 在一實施例中,處理器506使用捕捉到的資料,使用 者輸入和裝置資料以計算DUT波形之隨機抖動Rj、再者在 -實施例中,從使用者輸入裝置55〇所接收到之使用者輸 入進-步包括指示測量頻寬之參數。再者在—實施例中,〇 執行邏輯上依序選通之軟體位於系統5〇〇内且利用從使用 者輸入裝置550接收到之使用者輸人以計算和設定系統· 以供多個抖動捕捉之用,每一個具有不同的頻寬。在一實 施例中,處理H 506使用來自多個測量之結果以將抖動振 幅表示為一獲料間之函數及將抖動表示為一頻率之函 數。 第6圖為-根據本發明之實施例之邏輯依序選通技術 14 201007179 μ程圖其大致顯不於_上。該方法 低取樣一受測裝詈mTTT、私山上 开门步數位 Μ裝置⑽τ)輸出波形。該方法開始於咖上,
=該處設定介於選通間之—初始時序以實現供 用之頻寬/頻率。* 602上,使用一非同步時脈= 依序選通方案為基礎之贿輸出波形之選通被加以執/ 從選通獲得之資料在6G4上館存。然後在6Q6上分析 之資料以決定初始頻寬頻率之抖動。然後I 6〇8上 否需要更多抖動頻率資料。若在608上需要進一步之資 介於局部依序選通間之間隔於⑽上被加以調整。然後, 程序於602上持續直到在_上不再f要任何抖動頻率資 料為止。若在608上不需要進一步之資料,财6〇7上從 多個結果將抖動決定為一頻率之函數,該等結果之每一個 係相關於一不同的測量頻率。然後程序結束。在一實施例 中在607上以可將抖動振幅表示為一獲取時間之函數之 事實為基冑來將抖動決定為一頻率之函數’ i因為抖動之 頻率為獲取時間之函數’所以可將抖動決定為一頻率之函 數。所使用的獲取時間之等式為轉換獲取時間等式
TaCq_tranS = Tx X N X Tjitter/Tres,其中 \較早定義過/而
Tjitter為DUT輸出波形之峰對峰抖動。 參考第7圖,提供根據本發明之一實施例,大致於7〇〇 上所示,一用以決定在一波形中之抖動之流程圖。首先, 在702上,在一取樣區域内之資料—次串圈一個取樣,開 始於被取樣的第一位元上而結束於被取樣的最後位元上。 大部份的資料將由邏輯低或高所構成,其圍繞著相同狀態 15 201007179 ;貝;斗在7〇4上,識別轉換區域。轉換區域被識別為一 、且匕3零和一之混合之資料,如第2d圖中之範例。一般來 說’需要-規則來定義什麼將一轉換區域與另一個分離開 來。例如’若在一波形中之資料包含穩定狀態之單位間隔 (UD/4之等效,則任何不同的資料將被認為是一新的轉換區 域之開始。再者亦需要-個-般的規則來忽略可能指出 在一取樣區域之開始或結束上之一轉換區域之資料。 因為每個轉換區域指示一明顯之邊緣,在7〇6上,執
订计算以決定每個轉換邊緣之標準差。在7〇8上,決定所 有轉換區域之標準差。在一實施例中’藉由取所有轉換區 域之標準差之平均或均方根。對實用的目的來說,雖献其 可包含可略之週期抖動之量和類似者,但標準差為隨機 抖動。本發明之實施例中是使用隨機抖動(來自標準差)來將 抖動表示為一頻率之函數。
如上述,在此所描述之方法與技術係由一局部依序 通系統所實現的。構成局部依序選通系統之裝置之實施 可實現於數位電子電路中或以—可規劃之處理器來實現( 如-特殊用途處理器或_般用途料或諸如—電腦_ 軟體或其之組外實現這些技術之裝置可包 和輸出裝置,-可規劃處理器和—儲存媒體,其可= 以由可規劃之處判執行之程式料。—實料些技術: 在^可由彳規劃之處理器執行—指令程式來執行以藉t 2入資料上操作並產生適當的輸出來執行所要的功能‘ 〜技術可實現於一或多個程式中,其可於一可規劃系、· 16 201007179 上執行,其包括至少一可規劃之處理 料儲在备过 « . _ 器 其耦合成從一資 痏存系統,至)一輪入裝置和至— 及指令,;5脾农姐这此 V —輪出裝置接收資料 及將貝枓及才a令傳送至該 一銓λ壯* 略育抖儲存系統,該至少 輸入裝置和該至少—輸出裝置。— UA . ^ 版I說,一處理器將 從—唯讀記憶體和/或一隨機存取記憶體器將 適於容易會if雷聪叙-V 、接收才日々和貝料0 、令易實現電腦程式指令和資料 存裝置包括所有型 式之非揮發記憶體,以範例 ❹
^ 靶例之方式包括半導體記憶體裝 啫如 EPR〇M,EEPR〇M 和快 .^ ^ ^ ^ m m J u 1心菔裝置,诸如内部硬 ”機之磁碟和可移除之磁片.朵诚斑口 Η , 磁片,先磁碟片;以及CD-ROM碟 乃。任何前述可藉由特殊設訃之廡〜 姝认彳之應用特疋之積體電路(ASIC) 而增補或合併於其中。 雖然已在此說明和描述特定實施例,但熟習本項技術 之體會到破計算來實現相同目的之任何配置可取代所示 ,特定實施例。本申請案預定涵蓋本發明之任何設計或變 化因此,預定本發明僅由其之申請專利範圍及均等所限 制。 【圖式簡單說明】 畲考慮較佳實施例之描述及下列圖式時,本發明將為 更谷易了解的且進一步其之優點和用途更容易明顯,圖式 第la圖為根據先前技術之教示,使用一走動選通之訊 號選通測量之—實施例之圖形化說明。 第lb圖為根據先前技術之教示,第13圖之訊號選通測 量之一依序選通之圖形化說明。 17 201007179 第2a圖為根據本發明 之教示,使用一走動選通(局部依
第3a圖為使用本發明之一走動選通之訊號選通測量❹ (局部依序選通)之其他實施例之圖形化說明。 第3b圖為在本發明之一實施例中,第圖之訊號選通 測量之一局部依序選通之圖形化說明。 第3c圖為相關於包含一子集合之一選通集合之獲取時 間之頻率抖動振幅之說明 ,如第3b圖中所示者。 第4a圖為根據本發明之一實施例之一低取樣之DUT訊 滅之圖形化表示; 第4b圖為分別來自第4a圖重疊於彼此頂端上之一 DUT訊號之週期之圖形化表示; 第5圖為根據本發明之教示,用以選通訊號之一系統 之一實施例之方塊圖; 第6圖為在本發明中決定抖動之頻率成分之方法之一 實施例之流程圖;以及 第7圖為在本發明之一實施例中,說明抖動之決定之 流程圖。 18 201007179 根據一般的慣例,並未依比例畫出許多不同的描述特 徵,而是繪圖來強調與本發明相關之特定特徵。 【主要元件符號說明】
100 DUT訊號 102 DUT訊號 104 週期 120 DUT訊號 200 DUT訊號 202 DUT訊號 254 高頻率抖動 256 中間頻率抖動 245 總獲取時間 300 DUT訊號 302 重疊之DUT訊號 352 獲取時間 354 高頻率抖動 356 中頻率抖動 358 低頻率抖動 400 D U T訊號 404 DUT訊號 500 局部依序選通系統 502 自動測試設備(ATE) 504 受測裝置 501,51 1 輸出訊號 19 201007179 505 輸出 506 處理器 508 缓衝器 516 比較器 VT 參考訊號 514 閂鎖電路 520 來源時脈 507 取樣時脈 512 計數器 510 記憶體裝置 550 使用者輸入裝置
Claims (1)
- 201007179 七、申請專利範圍: 1.一種抖動頻率決定系統,該系统包含: 一比較器’其設計為接收來自一受測裝置之至少—輪 出Λ號,並將該輸出訊號與一預期訊號做比較,其中該輪 出訊號具有一重覆樣式; 一時脈源,其設計為以使用者輸入為基礎來產生—取 樣時脈,其中該等使用者輸入包含每個重覆樣式之週期上 之多個位70,一單一位元週期之長度,一目標有效取樣解 析度,以及掃瞄重覆樣式之次數,該時脈源進一步設計為 改變局部依序選通間之時間以調整測量頻寬, 門鎖電路,其設計為根據該取樣時脈來獲得該輪出 訊號之取樣資料,:記憶體裝置,其設計為儲存該取樣資料;以及 處理器’丨設計為分析該儲存資料以決定抖動 ,該處理器進一步設計為將抖動表示為一頻率之函數。 2.如申請專利範圍第μ之系統,其中該等使 進一步包括欲被取樣之抖動測量接腳。 3. 如申請專利範圍第1 甘士― + 笨μ 項之系統,其中該處理器映射該 專取樣至該重覆樣式之一單一週期内。 射该 4. 如申請專利範圍第1 相關子隼人統其中該處理器根據-集〇之取樣來計异該輸出訊號之一 邊緣之抖動。 週期之每個 5.如申請專利範圍第1項 動振幅為一獲取時間之函數。 之系統,其中該處 理器決定抖 21 201007179 6.如申請專利範圍第1項之系統,其中該處理器於一特 定頻率範圍内決定抖動頻率。 八、圖式: (如次頁)22
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/272,027 US7349818B2 (en) | 2005-11-10 | 2005-11-10 | Determining frequency components of jitter |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201007179A true TW201007179A (en) | 2010-02-16 |
| TWI391680B TWI391680B (zh) | 2013-04-01 |
Family
ID=38049349
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095141649A TWI391679B (zh) | 2005-11-10 | 2006-11-10 | 決定抖動的頻率成分 |
| TW098137913A TWI391681B (zh) | 2005-11-10 | 2006-11-10 | 決定抖動的頻率成分 |
| TW098137911A TWI391680B (zh) | 2005-11-10 | 2006-11-10 | 決定抖動的頻率成分 |
Family Applications Before (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095141649A TWI391679B (zh) | 2005-11-10 | 2006-11-10 | 決定抖動的頻率成分 |
| TW098137913A TWI391681B (zh) | 2005-11-10 | 2006-11-10 | 決定抖動的頻率成分 |
Country Status (4)
| Country | Link |
|---|---|
| US (3) | US7349818B2 (zh) |
| JP (1) | JP5636161B2 (zh) |
| TW (3) | TWI391679B (zh) |
| WO (1) | WO2007059409A2 (zh) |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7277805B2 (en) * | 2006-01-06 | 2007-10-02 | International Business Machines Corporation | Jitter measurements for repetitive clock signals |
| DE102008011845A1 (de) * | 2007-09-21 | 2009-04-02 | Rohde & Schwarz Gmbh & Co. Kg | Verfahren und Vorrichtung zur Taktrückgewinnung |
| US8744367B2 (en) | 2010-08-31 | 2014-06-03 | At&T Intellectual Property I, L.P. | Tail optimization protocol for cellular radio resource allocation |
| US8527627B2 (en) | 2010-12-14 | 2013-09-03 | At&T Intellectual Property I, L.P. | Intelligent mobility application profiling with respect to identified communication bursts |
| US9220066B2 (en) * | 2011-06-20 | 2015-12-22 | At&T Intellectual Property I, L.P. | Bundling data transfers and employing tail optimization protocol to manage cellular radio resource utilization |
| US9264872B2 (en) | 2011-06-20 | 2016-02-16 | At&T Intellectual Property I, L.P. | Controlling traffic transmissions to manage cellular radio resource utilization |
| US9244126B2 (en) | 2013-11-06 | 2016-01-26 | Teradyne, Inc. | Automated test system with event detection capability |
| CN104236944A (zh) * | 2014-09-12 | 2014-12-24 | 北京卫星环境工程研究所 | 频闪靶标识别在月面重力模拟系统中的应用 |
| KR20170045542A (ko) | 2015-10-19 | 2017-04-27 | 삼성전자주식회사 | 에지 검출기 및 이를 포함하는 신호 특성 분석 시스템 |
| CN108318809B (zh) * | 2017-01-16 | 2020-09-01 | 奇景光电股份有限公司 | 频率抖动的内建自我测试电路 |
| CN107482898B (zh) * | 2017-08-16 | 2020-03-06 | 广东美的制冷设备有限公司 | Pfc电路抖频控制方法、装置及可读存储介质 |
| CN107517000B (zh) * | 2017-08-22 | 2020-02-11 | 广东美的制冷设备有限公司 | 功率电路开关信号抖频控制方法、装置及可读存储介质 |
| US10896106B2 (en) | 2018-05-10 | 2021-01-19 | Teradyne, Inc. | Bus synchronization system that aggregates status |
| US20220299966A1 (en) * | 2021-03-19 | 2022-09-22 | Coolit Systems, Inc. | Supervised control logic and related systems and methods |
| US12461141B2 (en) | 2023-03-21 | 2025-11-04 | Teradyne, Inc. | Identifying failures in device cores |
Family Cites Families (25)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4660197A (en) * | 1985-11-01 | 1987-04-21 | Teradyne, Inc. | Circuitry for synchronizing a multiple channel circuit tester |
| US4755951A (en) * | 1986-03-03 | 1988-07-05 | Tektronix, Inc. | Method and apparatus for digitizing a waveform |
| JP3474308B2 (ja) * | 1995-03-23 | 2003-12-08 | 株式会社アドバンテスト | ジッタ測定装置 |
| US5604751A (en) * | 1995-11-09 | 1997-02-18 | Teradyne, Inc. | Time linearity measurement using a frequency locked, dual sequencer automatic test system |
| US5673272A (en) * | 1996-02-13 | 1997-09-30 | Teradyne, Inc. | Apparatus and method for performing digital signal processing in an electronic circuit tester |
| US5938780A (en) * | 1997-09-19 | 1999-08-17 | Teradyne, Inc. | Method for capturing digital data in an automatic test system |
| KR20010052156A (ko) * | 1998-01-30 | 2001-06-25 | 웨이버크레스트 코포레이션 | 지터 분석용 장치 및 방법 |
| US6661836B1 (en) * | 1998-10-21 | 2003-12-09 | Nptest, Llp | Measuring jitter of high-speed data channels |
| EP1152562A1 (en) * | 2000-05-02 | 2001-11-07 | Agilent Technologies, Inc. (a Delaware corporation) | Method and apparatus for measuring parameters of an electronic system, for example MTIE |
| US6609077B1 (en) * | 2000-05-31 | 2003-08-19 | Teradyne, Inc. | ATE timing measurement unit and method |
| US6694462B1 (en) | 2000-08-09 | 2004-02-17 | Teradyne, Inc. | Capturing and evaluating high speed data streams |
| US6865496B2 (en) * | 2001-11-01 | 2005-03-08 | Agilent Technologies, Inc. | Zero-crossing direction and time interval jitter measurement apparatus using offset sampling |
| US6819192B2 (en) * | 2002-02-14 | 2004-11-16 | Sun Microsystems, Inc. | Jitter estimation for a phase locked loop |
| DE60200707T2 (de) * | 2002-04-05 | 2005-07-21 | Agilent Technologies Inc., A Delaware Corp., Palo Alto | Zitterhistogrammnäherungsverfahren |
| TW577992B (en) * | 2002-05-20 | 2004-03-01 | Mediatek Inc | Jitter measuring method and apparatus |
| US7143323B2 (en) * | 2002-12-13 | 2006-11-28 | Teradyne, Inc. | High speed capture and averaging of serial data by asynchronous periodic sampling |
| KR20050085898A (ko) * | 2002-12-27 | 2005-08-29 | 가부시키가이샤 어드밴티스트 | 반도체 시험 장치 |
| US7636642B2 (en) * | 2003-06-19 | 2009-12-22 | Teradyne, Inc. | Direct jitter analysis of binary sampled data |
| US7050915B2 (en) * | 2003-10-16 | 2006-05-23 | Agilent Technologies, Inc. | Periodic jitter characterization using pseudo-random sampling |
| US7363568B2 (en) * | 2004-11-03 | 2008-04-22 | Texas Instruments Incorporated | System and method for testing differential signal crossover using undersampling |
| US7668235B2 (en) * | 2005-11-10 | 2010-02-23 | Teradyne | Jitter measurement algorithm using locally in-order strobes |
| US7398169B2 (en) * | 2006-02-27 | 2008-07-08 | Advantest Corporation | Measuring apparatus, measuring method, testing apparatus, testing method, and electronics device |
| US7421355B2 (en) * | 2006-02-27 | 2008-09-02 | Advantest Corporation | Measuring apparatus, measuring method, testing apparatus, testing method, and electronic device |
| US7480581B2 (en) * | 2006-06-27 | 2009-01-20 | Teradyne, Inc. | Calibrating a testing device |
| US8452560B2 (en) * | 2006-12-29 | 2013-05-28 | Teradyne, Inc. | Identifying periodic jitter in a signal |
-
2005
- 2005-11-10 US US11/272,027 patent/US7349818B2/en not_active Expired - Lifetime
-
2006
- 2006-11-09 WO PCT/US2006/060729 patent/WO2007059409A2/en not_active Ceased
- 2006-11-09 JP JP2008540344A patent/JP5636161B2/ja active Active
- 2006-11-10 TW TW095141649A patent/TWI391679B/zh active
- 2006-11-10 TW TW098137913A patent/TWI391681B/zh active
- 2006-11-10 TW TW098137911A patent/TWI391680B/zh active
-
2008
- 2008-01-25 US US12/020,027 patent/US7519490B2/en not_active Expired - Lifetime
- 2008-01-25 US US12/020,020 patent/US7606675B2/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| US7606675B2 (en) | 2009-10-20 |
| US20070118316A1 (en) | 2007-05-24 |
| US7349818B2 (en) | 2008-03-25 |
| JP2009516175A (ja) | 2009-04-16 |
| WO2007059409A2 (en) | 2007-05-24 |
| TWI391679B (zh) | 2013-04-01 |
| WO2007059409A3 (en) | 2007-09-27 |
| JP5636161B2 (ja) | 2014-12-03 |
| TWI391680B (zh) | 2013-04-01 |
| US20080117960A1 (en) | 2008-05-22 |
| TWI391681B (zh) | 2013-04-01 |
| TW201007180A (en) | 2010-02-16 |
| TW200734654A (en) | 2007-09-16 |
| US7519490B2 (en) | 2009-04-14 |
| US20080125991A1 (en) | 2008-05-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7519490B2 (en) | Determining frequency components of jitter | |
| KR100816468B1 (ko) | 고속 데이터 스트림을 캡쳐하여 평가하는 방법 및 장치 | |
| CN1230683C (zh) | 初级测量值与导出参数的同时显示 | |
| CN113672442B (zh) | 一种信号测试方法、装置及存储介质 | |
| US20060251200A1 (en) | Measuring components of jitter | |
| US7286947B1 (en) | Method and apparatus for determining jitter and pulse width from clock signal comparisons | |
| JP2000188617A (ja) | 高速デ―タチャンネルのジッタの測定 | |
| US9442136B2 (en) | Real-time oscilloscope for generating a fast real-time eye diagram | |
| US7930120B2 (en) | System and circuit for determining data signal jitter via asynchronous sampling | |
| US20090281751A1 (en) | Jitter measurement apparatus, jitter measurement method, recording media, communication system and test apparatus | |
| US20080177489A1 (en) | System and circuit for constructing a synchronous signal diagram from asynchronously sampled data | |
| TWI398645B (zh) | 本地依序選通之方法、抖動測量之方法及自動化測試設備系統 | |
| US20040117692A1 (en) | High speed capture and averaging of serial data by asynchronous periodic sampling | |
| US20090281752A1 (en) | Skew measurement apparatus, skew measurement method, recording media and test apparatus | |
| US20090281747A1 (en) | Signal measurement apparatus, signal measurement method, recording media and test apparatus | |
| US6799128B2 (en) | Measurement system for sampling a signal and evaluating data representing the signal | |
| Linnenbrink et al. | ADC testing with IEEE Std 1241-2000 | |
| US9673862B1 (en) | System and method of analyzing crosstalk without measuring aggressor signal | |
| TW200826476A (en) | Phase difference detecting apparatus and method thereof | |
| CN116318570A (zh) | 一种基于多相位时钟的信号性能检验方法和系统 | |
| US7251798B2 (en) | Method and apparatus for quantifying the timing error induced by crosstalk between signal paths | |
| CN101206236A (zh) | 相位差检测装置及其相位检测方法 |