TW200819979A - Method and system to indicate an exception-triggering page within a microprocessor - Google Patents
Method and system to indicate an exception-triggering page within a microprocessor Download PDFInfo
- Publication number
- TW200819979A TW200819979A TW096125915A TW96125915A TW200819979A TW 200819979 A TW200819979 A TW 200819979A TW 096125915 A TW096125915 A TW 096125915A TW 96125915 A TW96125915 A TW 96125915A TW 200819979 A TW200819979 A TW 200819979A
- Authority
- TW
- Taiwan
- Prior art keywords
- page
- exception
- address
- module
- bit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/10—Address translation
- G06F12/1009—Address translation using page tables, e.g. page table structures
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/10—Address translation
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/10—Address translation
- G06F12/1027—Address translation using associative or pseudo-associative address translation means, e.g. translation look-aside buffer [TLB]
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/68—Details of translation look-aside buffer [TLB]
- G06F2212/684—TLB miss handling
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Description
200819979 九、發明說明: 【發明所屬之技術領域】 本發明大體而言係關於微處理器,且更具體而言係關於 在微處理器(諸如,數位信號處理器)内指示例外觸發^面 的方法及系統。 【先前技術】 通吊,電腦系統包括一或多個微處理器裝置,一 a 、 母 被支處 理器裝置經組態以對儲存力電腦系統之記憶體内之值執行 操作且管理電腦系統之總體操作。該等電腦系統亦可包: ,種多媒體裝置,諸如,音效(SGUnd eard)及/或視訊卡, 每夕媒體裝置進一步包含一或多個處理器,諸如,數位 信號處理器(DSP)’該等處理器在每—各別多媒體袭置内 執行複雜的數學計算。 數位心號處理器(DSP)通常包括經特別組態以執行 數學計算的硬體執行單元’諸如’ 一或多個算術邏料元 (彻)、—或多個乘法及累加單元(Mac),及其他經组能 以執行由㈣内的一組指令指定之操作的功能單元。該等 ㈣可包括(例如)算術操作、邏輯操作,及其他資料處理 刼作’其每一者由—組相關聯之指令界定。 …體而°⑽内之執打單元自一搞接至記憶體及執行 2之暫存器檔案讀取資料及運算元’執行指令操作且將 、、,口果儲存於暫存器檔案中。 【發明内容】 描述在一微處理器(諸如,一數位信號處理器(DSP))内 122888.doc 200819979 指示:軟體管理式頁面表格内之哪面觸發—例外的方 法及糸統。在一實施例中,勤轉焚 貝她1夕J Y季人體f理式轉換後備緩衝器 (TLB)模組接收―由—超長指令字(vuw)封包内之一指令 (諸如,提取指令)產生之虛擬位址,且進一步將該虛擬位 址與每—已儲存之TLB項目進行比較。㈣在匹配,則該 TLB模組輸出該指令之—對應之經映射實體位址。 否則’若該VUW封包跨越兩個頁面,其中第一頁面作 為-TLB項目存在於該TLB模組内且第:頁面自已儲存之 ⑽項目遺漏,則在一控制暫存器之一資料攔位内設定一 指示位元以向一軟體管理單元識別tlb遺漏例外。若該 TLB遺漏例外起始於—對應於由該系統内之—程式計數器 識別之VUW封包的頁面,則將該指示位元設^為一”〇"值 且將該資料攔位設定為0x00。或者,若該TLB遺漏例外起 始於在對應於該VLIW封包之該頁面之後的一頁面,則將 該指示位元設定為,,:r值且將該資料攔位設定為〇χ〇ι。 在-實施例中,軟體管理單元自暫存器榻取指示位元資 訊且使用指示位元資訊在軟體管理式頁面表格内進一步執 行頁面表格查找以便擷取遺漏頁面資訊。隨後,將遺漏頁 面資訊寫入至該TLB模組内之一新TLB項目中以用於隨後 之虛擬位址轉換及指令封包之執行。 【實施方式】 描述在一微處理器(諸如,一數位信號處理器(Dsp》内 指示一軟體管理式頁面表格内的哪一頁面觸發一例外的方 法及系統。儘管下文結合Dsp詳細描述該系統,但應理 122888.doc 200819979 解’可使用一微處理罘驻 令從而自—… 經組態以接收-指 °己憶體模組擷取資斜 卢 統,從而指示軟體管理元來實施該系 次式頁面表格内的例外觸發頁面且將 貝Λ插入至微處理哭梦 、 时4置内之轉換後備緩衝器 中以用於隨後執行指令封包。 )杈,·且 f體管理式TLB模組接收-由超長指令字(VUW)封包内 =她如,提取指帽生之虛擬位址,且進—步將此 與每—已儲存之TLB項目進行比較。若存在匹 配,則TLB模組輸出該指令之對應之經映射實體位址。 否則,若VLIW封包跨越兩個頁面,其中第一頁面作為 咖項血目存在於TLB模組中内且第二頁面自已儲存之TLB 員目m ’属’則在一控制暫存器之資料攔位内設定一指示位 兀以向軟體管理單元識別則遺漏例外。若則遺漏例外 起始於一對應於由系統内之程式計數器識別之VLIW封包 的頁面,則將指示位元設定為,,〇,,值且將資料攔位設定為 00或者,若TLB遺漏例外起始於在對應於該VLIW封 包之該頁面之後的一頁面,則將指示位元460設定為,,丨,,值 且將資料攔位設定為0x0i。 在一實施例中,軟體管理單元自暫存器擷取指示位元資 訊且使用指示位元資訊在軟體管理式頁面表格内進一步執 行頁面表袼查找以便擷取遺漏頁面資訊。隨後,將遺漏頁 面資矾寫入至TLB模組内之一新TLB項目中以用於隨後之 虛擬位址轉換及指令封包之執行。 圖1為一數位信號處理系統的方塊圖,在該系統内可執 122888.doc 200819979 行一組指令。如圖丨中所說明,數位信號處理系統1〇〇包括 一處理單兀110、一記憶體模組120,及將該處理單元110 耦接至該圯憶體模組i 2〇之一或多個匯流排丨3 〇。 記憶體模組120以(例如)由¥〇貨編譯器產生之超長指令 字(VLIW)封包之形式儲存資料及指令,每一 vUW封包包 含-或多個指令。封包之每一指令通常為預定寬度,且在 。己隱體模組120中具有特定位址,以使得封包中之第一指 令通常具有低於該封包之最後一個指令之記憶體位址。經 由匯机排130(諸如,指令載入匯力排、資料载入匯流排, 及/或資料載入/儲存匯流排)將料於記憶體模組! 2 〇内之 指令載人至處理單元11()中。處理單元⑽内之—記憶體管 T單元MMU 190為-硬體及/或軟體模組,其經組態以處 ::單:11°請求之記憶體存取且進-步耗接至-中央處 理卓7L核心14 0。 ϋ 2央處理單元核W她由—或多個管線16G進—步麵接 至一或多個通用暫存器檔案結構Η /处理早TGllO可進一 乂 υ έ —或多個微處理器、數 物。 號處理器,或其類似 通用暫存器檔案結構150進 元(諸如,=十—個32朽_ $ 、、且通用暫存器單 一 位兀寬的暫存器單元),每一塹在时 早兀可作為單一暫存器或作予益 的若干斟姑六& 卩近暫存器單元之對齊 的右干對被存取。通用暫存器單對- 如’位址產生、純量算術,及向量目;普通計算(諸 供相令之所有運算元(包括载入/儲存:令之’且通常提 122888.doc -10. 200819979 令之資料運算元,及向量指令之向量運算元)。 單元U0進-步包括:—控制暫存器檔案結構17〇, “有支挺特殊目的功能性(諸如,硬體迴路、述詞,及/ 或其他特殊運算元)的一組控制暫存器單元4多個系统 控制暫存器180’其執行記憶體管理活動,且其進一步包 括一系統狀態暫存器(SSR)單元2⑽(下文將結合圖5對其進 行進一步詳細描述)。 圖2—為說明該數位信號處理系統内之一記憶體管理單元 之一貫施例的方塊圖。如圖2中所說明,記憶體管理單元 190進-步包括-㈣至_或多個頁面表格195之轉換後備 緩衝器(TLB)模組192。 在-實施例中,處理單元11G實施—虛擬記憶體系統, 且頁面表格195為由該虛擬記憶體系統用來儲存由程式產 生之虛擬位址191與主記憶體12〇内所含有之實體位址η] 之間的映射之資料結構。圖3為說明儲存於數位信號處理 系統内之頁面表格195中的虛擬位址與實體位址之映射3〇〇 之一實施例的方塊圖。如圖3中所說明,一虛擬位址映射 3 10包括多個虛擬位址191,每一虛擬位址ι91包含一位址 空間識別符(ASID),諸如,在一虛擬位址(VA)主體(諸 如,一具有虛擬頁面編號(VPN)及頁面偏移量的32位元位 址)前面的專用之6位元識別標籤,從而形成一38位元之附 有標籤的虛擬位址。可將每一虛擬位址映射至儲存於頁面 表格195内之貫體位址映射320内之任何實體位址jpg。 再參看圖2,TLB模組192將位址映射300之快取(cache) 122888.doc 200819979 儲存於多個程式化之TLB項目内。TLB模組192接收一由 VLIW封包内之指令(諸如,提取指令、載入指令及/或儲存 指令)產生之虛擬位址,且進一步將虛擬位址191與每一程 式化之TLB項目進行平行比較。若存在匹配,則tlb模組 192輸出對應之經映射實體位址193。否則,若不存在匹 配,則TLB模組192將TLB遺漏例外194輸出至CPl^心 140 〇
若TLB模組192為硬體管理式緩衝器,且頁面表格195亦 為硬體管理式,則CPU核心140存取頁面表袼195,以擷取 指定之虛擬記憶體位址191之項目。若cpu核心14〇定位該 項目及其相關聯之資料,則將該項目作為新TLB項目寫^ 至TLB模組192中,以用於在TLB模組192内進一步匹配虛 擬位址19 1與實體位址193。 若TLB模組192及頁面表格195皆為軟體管理式實體,則 在觸發TLB遺漏例外後,軟體程式必須存取頁面表格 195,經由迭代搜尋過程識別遺漏頁面資訊,且在軟體中 執行轉換。然巾,綠體程式不知道頁面資訊之定位,則 整個程序可能會耗時且效率低下。^,需要—種方法來 :得軟體程式能夠識別遺漏頁面資訊在軟體管理式頁面表 格内的定位。 只曲录 圖4為說明數位信號處理奉 堪+〜 系統内之-控制暫存器檔案钍 構之一貫施例的方塊圖。控 _ , 节存為檔案結構1 70句乜农 個控制暫存器單元,諸如, 匕括夕 设路暫存器171、程式外赵哭 、使用者狀態暫存器 。十數w ° 、修飾符(modifier)暫存器 122888.doc 200819979 述司暫存器1 75及使用者通用指標j %,該 存器單元經組態以提供對特殊目的特徵(諸如,硬體: ^、相、及/或其他特殊運算元)的存取。在—實施例 料;^式计數MO172為32位元之暫存器單元,其將資
標儲存至下-含有待在系統100内執行之指令的VLIW 封包。 圖5為5兒明數位信號處理系統内之—系統狀態暫存器之 一實施例的方塊圖。如圖5中所說明,在一實施例中D,系 =或監督狀態暫存器(SSR)2G()含有多個資料欄位,諸如, -CAUSE資料欄位21〇,其可為含有各種例外條件之原因 的8位兀唯讀攔位(如下文結合圖6及圖7進一步詳細描述)。 SSR 200可進一步包括(例如)一八§1]:)資料攔位其含有 用作虛擬定址之標籤擴展的6位元位址空間識別符 (ASID) 〇 SSR 200亦可包括(例如):一使用者模式(UM)資料攔位 240,其含有指示使用者模式(在位元被設定時)或監督模式 (在位元被清除時)之單一讀/寫位元;及一例外(Εχ)資料攔 位250,其含有指示何時接受一例外且當前正在被處理的 單一碩/寫位元’該單一位元經設定用於對此例外之當前 處理且在執行指令完成後被清除。 SSR 200可進一步包括(例如)一中斷致能/去能(ΙΕ)資料 攔位260、一線緒編號(TNUM)資料攔位270及一或多個保 留之資料攔位230及280,該和該等保留之資料欄位23〇及 2 80被保留用於未來之處理且傳回”q”值(若讀取)。 122888.doc -13- 200819979 圖6為說明一在數位信號處理系統内指示軟體管理 式頁 面表格内的哪一頁面觸發一例外之系統之一實施例的 J万塊 圖。如圖6中所說明,軟體管理式TLB模組420接收—由 VLIW封包内之指令(諸如,提取指令)產生之虛擬仅址 410 ’且進一步將此虛擬位址410與每一已儲存之tlb項目 進行比較。若存在匹配,則TLB模組420輸出對應之細 、、'工映 射實體位址430。否則,若不存在匹配,則TLB模組42〇將 TLB遺漏例外440輸出至CPU核心450。
若VLIW封包跨越兩個頁面’(其中第一頁面作為TLg項 目儲存於TLB模組420内且第二頁面自已儲存之TLB項目遺 漏),則CPU核心45 0在系統狀態暫存器(SSR)470之資料棚 位内設定一指示位元460以識別該TLB遺漏例外(諸如,圖5 中所展示之SSR 200之CAUSE資料欄位210),且進—步將 該設定通信至在CPU核心450上運作之軟體管理單元(未展 示)。此外,CPU核心450在第二資料攔位内設定一例外位 元(諸如,SSR 200之EX資料攔位250)以指示該例外被接受 且當前正被處理。 若TLB遺漏例外起始於對應於由程式計數器1 72内之資 料指標識別之封包的頁面,則CPU核心450將指示位元460 設定為值並將CAUSE資料欄位設定為0x00。或者,若 TLB遺漏例外起始於在對應於由程式計數器172内之資料 指標識別之封包之頁面之後的頁面,則CPU核心450將指 示位元460設定為” Γ’值並將CAUSE資料攔位設定為0x01。 在一實施例中,軟體管理單元自SSR 470之CAUSE資料 122888.doc -14- 200819979 欄位擷取指示位元資訊,且使用指示位元資訊在軟體管理 式頁面表格490内進一步執行頁面表格查找48〇,以便擷取 遺漏頁面資訊。隨後,將遺漏頁面資訊寫入至TLB模組 420内之新TLB項目中。 在一實施例中,在TLB遺漏例外440產生後所執行之動 作可用如下之偽碼進行說明: ELR=PC//save PC of the packet that was missing in TLB SSR[EX]=l//set exception bit in SSR SSR[CAUSE] = (miss due to PC page)? 〇x〇〇:〇x〇i PC = (EVB) (4«2) 圖7為說明一在數位信號處理系統内指示軟體管理式頁 面表格内的哪一頁面觸發一例外之方法之一實施例的流程 圖。如圖7中所說明,在處理區塊51〇中接收指令。在一實 施例中,記憶體管理單元190接收指令(諸如,提取指令)且 起始虛擬位址轉換程序。 在處理區塊520中,擷取虛擬位址頁面資訊。在一實施 例中,自VLIW封包内之指令擷取虛擬位址頁面資訊且將 該資訊轉遞至TLB模組420。 在處理區塊530中,將虛擬位址頁面資訊與已儲存之虛 擬頁面項目進行比較。在一實施例中,TLB模組42〇將所 擷取之虛擬位址頁面資訊與儲存於各別TLB項目内之虛擬 頁面項目進行比較以找到匹配。 在處理區塊540中,判定是否存在可獲得之匹配。在一 實施例中,若TLB模組42〇在其已儲存之tlb項目内找到匹 122888.doc •15- 200819979 配’則在處理區塊5 7 0中,用來自匹配之已儲存之tlB項 目的實體位址頁面資訊替換虛擬位址頁面資訊。在一實施 例中’ TLB模組420執行虛擬位址轉換且用儲存於TLB項目 内之實體位址頁面資訊替換來自所接收之指令的虛擬位址 頁面資訊。 在一實施例中,若TLB模組420在其已儲存之tlB項目中 未找到匹配,則TLB模組420產生TLB遺漏例外,且促使 CPU核心450在SSR 470之CAUSE資料攔位内設定指示位元 460 〇 然後,在處理區塊550中,自暫存器470擷取識別位元資 訊。在一實施例中,軟體管理單元自SSR 47〇之cause資 料攔位擷取識別位元資訊。 在處理區塊560中,存取頁面表格以擷取對應之虛擬頁 面項目資訊。在一實施例中,軟體管理單元存取頁面表格 490且使用所擷取之識別位元資訊來執行頁面表格查找, 以便擷取對應之虛擬頁面項目資訊,隨後將其輸入至TLB 模組420内之各別TLB項目中。 最終’程序跳回至處理區塊57〇,在該處理區塊中, TLB模組420執行虛擬位址轉換且用儲存於新TLB項目内之 實體位址頁面資訊替換來自所接收之指令的虛擬位址頁面 資訊。 熟習此項技術者將瞭解,可使用多種不同技術及工藝中 之任一者來表示資訊及信號。舉例而言,可藉由電壓、電 流、電磁波、磁場或磁粒子、光場及光粒子或其任何組合 122888.doc • 16 - 200819979 來表不在上文描中ΐόΓ处· I甲了此始終提及之資料、指令、命令、 資訊、信號、位元、符號及碼片。 熟習此項技術者將進-步瞭解,結合本文中所揭示之實 施例描述之邏輯區塊、模組、電路及演算步驟可實施為電 子硬體、電腦軟體或兩者之組合。為清晰地說明硬體與軟 體之此可互換性’上文已大體上對各種說明性組件Γ區 塊板、、且電路及步驟的功能性進行描述。該功能性實施 為硬體退疋权體取決於特定應用及強加於整個系統上的設 計約束條件。熟練的技工可對於每一特定應用以各種方式 只細所掐述之功能性,但此實施決策不應被解釋為會導致 脫離本發明之範疇。 可使用經設計以執行本文所描述之功能的通用處理器、 數位信號處理器(DSP)、特殊應用積體電路(ASIC)、場可 程式化閘㈣(FPGA)或其他可程式化邏輯設備、離散問或 電晶體邏輯、離散硬體組件或其任—組合來實施或執行結 合本文所揭示之實施例描述的各種說明性邏輯區塊、模組 及電路。通用處理器可為微處理器,但在替代實施例中, 該處理器可為任何習知之處理器、控制器、微控制器或狀 態機。處理器亦可實施為計算設備之組合,例如一Dsp與 一微處理器之組合、複數個微處理器之組合、一或多個微 處理器以及-DSP核心之組合’或任何其他此種組態。 結合本文所揭示之實施例描述之方法或演算法的步驟可 直接體現於硬體中、由處理器執行之軟體中,或兩者之組 合中。應瞭解,此等實施例可用作或用來支援軟體程式、’, 122888.doc -17- 200819979 其在某種形式之處理器或虛裡祕、、μ丨,& 乂慝理核心(例如電腦之CPU)上被 執行’或以其他方式實施或實現於機器或電腦可讀媒體上 或内。機器可讀媒體包括任何用於以可由機器(例如,電 腦)讀取之形式儲存或傳輪資1 她塞 人丨兮铷貝戒之機構。舉例而言,機器 可頃媒體包括RAM記憶體、体肪々#鱗 ^ 厌閃5己憶體、ROM記憶體、 EPROM記憶體、EEPRQM記憶體、暫存器、硬碟、抽取式 碟片、CD-ROM’或此項技術中已知之儲存媒體之任—其 它形式。將例示性儲存媒體純至處理器,使得處理器可 自儲存媒體讀取資訊或將資訊寫人至儲存媒體。或者,儲 存媒體可整合於處理器。處理器與儲存媒體可駐留於八批
中。ASIC可駐存於使用者終端機中。或者,處理器與儲存 媒體可作為離散組件駐留於使用者終端機中。 提供對所揭示實施例之先前描述以使得任何熟習此項技 術者能夠實施或使用本發明。對此等實施例之各種修改對 於熟習此項技術者而言將易於顯而易I,且可在不偏離本 發明之精神或範的情況下將本文中所界^之—般原理應 用於其他實施例。因此,本發明並不意欲限於本文中所展 示之實施例,而是與符合本文中所揭示之原理及新穎特徵 的最廣泛範轉一致。 【圖式簡單說明】 圖1為一數位信號處理系統的方塊圖,在該系統内可執 行一組指令; 圖2為說明該數位信號處理系統内之一記憶體管理單元 之一實施例的方塊圖; 122888.doc -18- 200819979 圖3為說明儲存於該數位信號處理系統内之一軟體管理 式頁面表袼中的虛擬位址與實體位址之映射之一實施例白、 方塊圖; *的 圖4為說明該數位信號處理系統内之一控制暫存器槽案 結構之一實施例的方塊圖; 一 圖5為說明該數位信號處理系統内之一系統狀態暫存哭 之一實施例的方塊圖; 圖6為說明一在數位信號處理系統内指示軟體管理式頁 面表格内的哪一頁面觸發一例外之系統之一實施例的方塊 圖; 圖7為說明一在數位信號處理系統内指示軟體管理式頁 面表格内的哪一頁面觸發一例外之方法之一實施例的流程 圖。 【主要元件符號說明】 100 數位信號處理系統 110 處理單元 120 記憶體模組 130 匯流排 140 中央處理單元核心 150 通用暫存器檔案結構 160 管線 170 控制暫存器檔案結構 171 迴路暫存器 172 矛呈式計數器 122888.doc -19- 200819979 173 使用者狀態暫存器 174 修飾符暫存器 175 述詞暫存器 176 使用者通用指標 180 系統控制暫存器 190 記憶體管理單元 191 虛擬位址 192 TLB模組 193 實體位址 194 TLB遺漏例外 195 頁面表格 200 系統或監督狀態暫存器 210 CAUSE資料欄位 220 ASID資料欄位 230 保留之資料欄位 240 使用者模式(UM)資料欄位 250 例外(EX)資料欄位 260 中斷致能/去能(IE)資料欄位 270 線緒編號(TNUM)資料欄位 280 保留之資料欄位 300 位址映射 310 虛擬位址映射 320 實體位址映射 410 虛擬位址 122888.doc -20. 200819979 420 轉換後備緩衝器(TLB)模組 430 實體位址 440 遺漏例外 450 CPU核心 460 指示位元 470 系統狀態暫存器 480 頁面表格查找 490 軟體管理式頁面表格 510 處理區塊 520 處理區塊 530 處理區塊 540 處理區塊 550 處理區塊 560 處理區塊 570 處理區塊 122888.doc -21 -
Claims (1)
- 200819979 十、申請專利範圍: l 一種方法,其包含: 將一指示位元設定发 , 疋為一預定值,以識別一由一缓衝器 板組内之遺漏位 貝机起始之例外,該遺漏位址資訊對 應於一可執行指令封包;及 使用該指示位元白 曰主 一個頁面表格擷取該位址資訊 以致能該緩衝器模組内之一位址轉換。 2.如請求们之方法,其中該設定進—步包含: 若該例外起始於一斟座认— 、對應於该可執行指令封包之已儲存 之頁面,則將該指示位元設定為一,,〇,,值。 3·如:求項1之方法’其中該設定進一步包含: 右该例外起始於一在—對應於該可執行指令封包之頁 面之後的頁面,則將該指示位元設定為一 "1"值。 4·如請求項1之方法,其中在一塹左口。 t 〒在f存态之一資料攔位内設 疋该指示位元。 ϋ 5.如請求们之方法,其中該緩衝器模組及該至少—個頁 面表袼為軟體管理式實體。 6·如請求項1之方法,其進一步包含: 接收該封包内之一可執行指令,兮 Θ可執行指令含右一 虛擬位址; 將該虛擬位址與該缓衝器模組内之兔 母—已儲存之項目 進行比較以獲得匹配位址資訊;及 、 若該匹配位址資訊自該緩衝器模纟且清@ 外。 、環漏,則起始該例 122888.doc 200819979 7·如請求項6之方法,1 8.如請求項!… 執行指令為-提取指令。 . 法’其中該封包跨越至少雨個¥而 第一頁面作為一 τ§α &王夕兩個頁面,一 頁面含右兮、虫、、、儲存於該緩衝器模組内,且-第二 有ϋ亥运漏位址資訊。 9. 如請求項4之方法,其進一步包含: 在5亥暫存器之—第二資料欄位内設定一例外位-示該例外當前正被處理。 &例外一指 10 ·如清求項1之方本 衝器⑽)模:去,其中該緩衝器模組為-轉換後備緩 U· 一種積體電路,其包含: 一記憶體管理單元,苴推_丰4人 /、進步包含一耦接至至少_個 頁面表格之緩衝器模組; 中央處理單S ’其_接至該記憶體管理 緩衝器模組;及 亥 一軟體管理單元,其在該中央處理單元之上運作; 4中央處理單兀將一指示位元設定為一預定值,以識 別一由該緩衝器模組内之遺漏位址資訊起始之例外,該 遭漏位址育訊對應於一可執行指令封包,且該軟體管理 早凡使用該指示位元自該至少一個頁面表格擷取該位址 資訊’以致能該緩衝器模組内之一位址轉換。 12 ·如%求項11之積體電路,其中,若該例外起始於一對應 於該可執行指令封包之已儲存之頁面,則該中央處理單 元進一步將該指示位元設定為一,,〇”值。 13·如請求項11之積體電路,其中,若該例外起始於一在 122888.doc 200819979 對應Γ可執行指令封包之已儲存之頁面之後的頁面, 則該中央處理單元進一步將該指示位元設定為一”二 14·如請求項1丨之積妒 一 檟體電路,其中該指示位元在一暫 一資料攔位中被設定。 1 5 ·如明求項11之積體電路,苴 τ «亥緩衝斋极組及該至少一 個頁面表袼為軟體管理式實體。 16·如請求項11之積體 ,、中忒綾衝态模組進一步擷取 该封包内之一可勃# 4t ^ 執仃丸令,該可執行指令含有一虛擬位 址’將該虛擬位址盥嗲缕 σ ”該綾衝裔模組内之每一已儲存之項 目進行比較以獲得匹配彳 、 ώ ^ 配位址資訊,且若該匹配位址資·^ 自该緩衝器模組遺漏,則起始該例外。 1 7·如請求項1 6之積艚雷牧 廿丄 令。 體電路,其中該可執行指令為-提取指 =員丄1之積體電路,其中該封包跨越至少兩個頁 一〜第胃面作為一項目儲存於該緩衝器模組内,且 一弟二頁面含有該遺漏位址資訊。 19·如請求項11之積體電路,其 ^ 中央處理單元進一步在 口亥暫存态之一弟二資料攔位 ,,, π °又疋一例外位元以指示該 例外當前正被處理。 20.如請求項11之積體電路,苴 ^ /、中该緩衝器模組為一轉換後 備緩衝器(TLB)模組。 2 1 ·—種系統,其包含: 用於將一指示位元設定為一 ^ 4- Λ ^ ^ 值以識別一由一緩衝 為枳組内之遺漏位址資訊起 1 j外的構件,該遺漏位 122888.doc 200819979 址資訊對應於一可執行指令封包;及 *用於使用:“:不位元自至少—個頁面表格梅取該位址 貝:孔以致^亥緩衝器模組内之-位址轉換的構件。 22·如請求項21之系統,其進一步包含: 用於在該例外起始於一對應於該可執行指令封包之已 儲存之頁面時將該指示位元設定為-,,〇,,值的_ 23.如請求項21之系統,其進一步包含: 用於在該例外起始於_六_ #丄& ^ ? s . . ¥ 、 對應於該可執行指令封包 之頁面之後的頁面時將該指示 件。 70 °又疋為一 "1”值的構 认如請求項21之系統,其中該指示位元在一暫存器… 料櫊位内被設定。 為 25·如請求項21之系統,其中該缓衝器模組及該至少一個頁 面表格為軟體管理式實體。 26·如請求項21之系統,其進一步包含: Ο :於接收該封包内之一可執行指令之構 指令含有一虛擬位址; 執仃 用於將該虛擬位址與該緩衝器模組内之每一已儲存之 項目進订比較以獲得匹配位址f訊的構件;及 用於在該匹配位址資訊自該緩衝器模組遺 例外的構件。 ~ % 4 2:. 項26之系統’其中該可執行指令為-提取指令。 :項21之系統’其中該封包跨越至少兩個頁面,— ―頁面作為-項目儲存於該緩衝器模組内,且—第二 122888.doc 200819979 頁面含有該遺漏位址資訊。 2 9 ·如清求項2 4之系統,其進一步包含: 用於在該暫存器之一第二資料攔位中設定一例外位元 以指示該例外當前正被處理的構件。 3 0·如请求項21之系統,其中該緩衝器模組為一轉換後備緩 衝器(TLB)模組。 31.一種含有可執行指令之電腦可讀媒體,當在一處理系統 中執行該等可執行指令時,該等可執行指令致使該處理 系統執行一方法,該方法包含: 广指示位元設定為—預定值,以識別一由一缓衝器 核、、且内之xa漏位址貝訊起始之例外,該遺漏位址資訊對 應於一可執行指令封包;及 使用。亥|曰7F位7G自至少一個頁面表格彌取該位址資訊 以致能該緩衝器模組内之一位址轉換。 32.如請求項31之電腦可讀婵 貝女呆體,其中該設定進一步包含: 右.亥例外起始於一對應於該可執行指令封包之已儲存 之頁面,則將該指示位元設定為一 τ值。 33·如請求項31之電腦可讀媒 早體’其中該設定進一步包含: 若該例外起始於一在—# 于應於該可執行指令封包之頁 面之後的頁面,則將該指 不位兀設定為一,,1,,值。 34.如請求項31之電腦可讀 @ '、驵’其中該指示位元在一暫存 器之一資料欄位中被設定。 3 5 ·如請求項3 1之電腦可讀 μ 螺肢,其中該緩衝器模組及該至 >'一個頁面表袼為軟體管 S埋式實體。 122888.doc 200819979 36. 如請求項31之電腦可讀媒體,其中該方法進一步包八. 接收該封包内之一可勃γ 匕3 · 虛擬位址; 了執订指令,該可執行指令含有- 將該虛擬位址與該緩衝器模組中 進行比較以獲得匹配位址資訊;及 :子之項目 右该匹配位址資訊自 外。 •衝"模組遺漏,則起始該例 37. 如請求項36之電腦可讀媒體, 取指令。 -中為可執行指令為—提 38. 如請求項31之電腦可讀媒體,其中該封包 頁面,一第一頁面作為一項 $越至 > 兩個 貝a储存於該緩衝 且一第二頁面含有該遺漏位址資訊。n 组内’ 39. 如請求項34之電腦可讀媒體,其中該方— -在該暫存器之一第二資料欄位中設定—步包含: 示該例外當前正被處理。 1卜位元以指 40.如請求項31之電腦可讀媒體’其中 、 換後備緩衝器(TLB)模組。 咨扣組為一轉 122888.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/487,284 US7689806B2 (en) | 2006-07-14 | 2006-07-14 | Method and system to indicate an exception-triggering page within a microprocessor |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200819979A true TW200819979A (en) | 2008-05-01 |
| TWI352899B TWI352899B (en) | 2011-11-21 |
Family
ID=38657525
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW096125915A TWI352899B (en) | 2006-07-14 | 2007-07-16 | Method and system to indicate an exception-trigger |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US7689806B2 (zh) |
| EP (1) | EP2050003A1 (zh) |
| JP (1) | JP5032573B2 (zh) |
| KR (1) | KR101072645B1 (zh) |
| CN (1) | CN101490655B (zh) |
| TW (1) | TWI352899B (zh) |
| WO (1) | WO2008008999A1 (zh) |
Families Citing this family (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7681012B2 (en) * | 2007-01-30 | 2010-03-16 | Texas Instruments Incorporated | Method, system and device for handling a memory management fault in a multiple processor device |
| US8429378B2 (en) * | 2010-07-06 | 2013-04-23 | Qualcomm Incorporated | System and method to manage a translation lookaside buffer |
| ES2623757T3 (es) * | 2011-03-24 | 2017-07-12 | Kowa Company Ltd. | Lente intraocular y su procedimiento de fabricación |
| DE102011120974A1 (de) | 2011-12-13 | 2013-06-13 | Rodenstock Gmbh | Helligkeitsabhängige Anpassung eines Brillenglases |
| US9495302B2 (en) | 2014-08-18 | 2016-11-15 | Xilinx, Inc. | Virtualization of memory for programmable logic |
| US9514059B2 (en) * | 2014-12-22 | 2016-12-06 | Texas Instruments Incorporated | Hiding page translation miss latency in program memory controller by selective page miss translation prefetch |
| US10613860B2 (en) * | 2016-11-09 | 2020-04-07 | Arm Limited | Computer architecture |
| US11269640B2 (en) * | 2017-02-13 | 2022-03-08 | Qualcomm Incorporated | Speculative transitions among modes with different privilege levels in a block-based microarchitecture |
| US11150908B2 (en) | 2017-08-18 | 2021-10-19 | International Business Machines Corporation | Dynamic fusion of derived value creation and prediction of derived values in a subroutine branch sequence |
| US10884746B2 (en) | 2017-08-18 | 2021-01-05 | International Business Machines Corporation | Determining and predicting affiliated registers based on dynamic runtime control flow analysis |
| US10884745B2 (en) | 2017-08-18 | 2021-01-05 | International Business Machines Corporation | Providing a predicted target address to multiple locations based on detecting an affiliated relationship |
| US10534609B2 (en) * | 2017-08-18 | 2020-01-14 | International Business Machines Corporation | Code-specific affiliated register prediction |
| US10884747B2 (en) | 2017-08-18 | 2021-01-05 | International Business Machines Corporation | Prediction of an affiliated register |
| US11150904B2 (en) | 2017-08-18 | 2021-10-19 | International Business Machines Corporation | Concurrent prediction of branch addresses and update of register contents |
| US10719328B2 (en) | 2017-08-18 | 2020-07-21 | International Business Machines Corporation | Determining and predicting derived values used in register-indirect branching |
| US10908911B2 (en) | 2017-08-18 | 2021-02-02 | International Business Machines Corporation | Predicting and storing a predicted target address in a plurality of selected locations |
| US20200320016A1 (en) * | 2019-04-08 | 2020-10-08 | Advanced Micro Devices, Inc. | Method enabling virtual pages to be allocated with noncontiguous backing physical subpages |
| CN113535349B (zh) * | 2021-01-06 | 2025-08-08 | 腾讯科技(深圳)有限公司 | 数据批量处理方法、装置和存储介质 |
| CN114138689A (zh) * | 2021-10-22 | 2022-03-04 | 佛山职业技术学院 | 一种内存地址处理方法、装置、设备及存储介质 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5493660A (en) | 1992-10-06 | 1996-02-20 | Hewlett-Packard Company | Software assisted hardware TLB miss handler |
| JP3713312B2 (ja) | 1994-09-09 | 2005-11-09 | 株式会社ルネサステクノロジ | データ処理装置 |
| US6919904B1 (en) * | 2000-12-07 | 2005-07-19 | Nvidia Corporation | Overbright evaluator system and method |
| US6778181B1 (en) * | 2000-12-07 | 2004-08-17 | Nvidia Corporation | Graphics processing system having a virtual texturing array |
| US6850243B1 (en) * | 2000-12-07 | 2005-02-01 | Nvidia Corporation | System, method and computer program product for texture address operations based on computations involving other textures |
| JP2002259213A (ja) * | 2001-02-28 | 2002-09-13 | Hitachi Ltd | 並列コンピュータシステム |
| US20020156977A1 (en) * | 2001-04-23 | 2002-10-24 | Derrick John E. | Virtual caching of regenerable data |
| US6778280B2 (en) | 2001-07-06 | 2004-08-17 | Zygo Corporation | Interferometry system and method employing an angular difference in propagation between orthogonally polarized input beam components |
| US6523104B2 (en) | 2001-07-13 | 2003-02-18 | Mips Technologies, Inc. | Mechanism for programmable modification of memory mapping granularity |
| CN100414518C (zh) * | 2004-11-24 | 2008-08-27 | 中国科学院计算技术研究所 | 改进的虚拟地址变换方法及其装置 |
-
2006
- 2006-07-14 US US11/487,284 patent/US7689806B2/en not_active Expired - Fee Related
-
2007
- 2007-07-13 WO PCT/US2007/073535 patent/WO2008008999A1/en not_active Ceased
- 2007-07-13 JP JP2009520929A patent/JP5032573B2/ja not_active Expired - Fee Related
- 2007-07-13 KR KR1020097002355A patent/KR101072645B1/ko not_active Expired - Fee Related
- 2007-07-13 EP EP07799586A patent/EP2050003A1/en not_active Withdrawn
- 2007-07-13 CN CN2007800266963A patent/CN101490655B/zh not_active Expired - Fee Related
- 2007-07-16 TW TW096125915A patent/TWI352899B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| US20080016316A1 (en) | 2008-01-17 |
| US7689806B2 (en) | 2010-03-30 |
| JP2009544104A (ja) | 2009-12-10 |
| CN101490655A (zh) | 2009-07-22 |
| CN101490655B (zh) | 2012-01-11 |
| WO2008008999A1 (en) | 2008-01-17 |
| JP5032573B2 (ja) | 2012-09-26 |
| KR20090035583A (ko) | 2009-04-09 |
| EP2050003A1 (en) | 2009-04-22 |
| TWI352899B (en) | 2011-11-21 |
| KR101072645B1 (ko) | 2011-10-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW200819979A (en) | Method and system to indicate an exception-triggering page within a microprocessor | |
| US9858192B2 (en) | Cross-page prefetching method, apparatus, and system | |
| CN100397368C (zh) | 无效存储器,清除缓冲区表项 | |
| JP6696987B2 (ja) | 仮想アドレスを使用してアクセスされるキャッシュ | |
| TWI342492B (en) | Method of providing extended memory protection | |
| JP5608594B2 (ja) | プレロード命令制御 | |
| CN103365627B (zh) | 执行单元内的数据转发系统和方法 | |
| CN104636203B (zh) | 用于通过较少位来表示处理器上下文的方法和装置 | |
| JP2018504694A5 (zh) | ||
| JP2011509470A5 (zh) | ||
| JP5922317B2 (ja) | 変換索引バッファ(tlb)のための重複検査 | |
| US7822924B2 (en) | Processing of self-modifying code in multi-address-space and multi-processor systems | |
| JP2008299844A (ja) | ページ属性サポートのある仮想アドレスから物理アドレスへの変換 | |
| CN114201265A (zh) | 支持物理地址大于虚拟地址的虚拟内存管理方法及装置 | |
| JPS61117637A (ja) | 動的アドレス変換装置 | |
| CN101331466A (zh) | 同经高速缓存的存储器数据一起高速缓存存储器属性指示符 | |
| KR20200017364A (ko) | PCIe 메모리 요청들의 라우팅을 촉진하기 위해 NVMe 물리적 영역 페이지 목록 포인터들 및 데이터 포인터들을 수정 | |
| US8244979B2 (en) | System and method for cache-locking mechanism using translation table attributes for replacement class ID determination | |
| CN114661228A (zh) | 具有元数据位的64位虚拟地址和不会由于元数据位的非规范值而失败的规范性检查 | |
| CN115794681B (zh) | 适用于risc-v的多级可扩展tlb系统及其地址转换方法 | |
| US20040133556A1 (en) | Method and apparatus for skewing a bi-directional object layout to improve cache performance | |
| US20090228692A1 (en) | Load Register Instruction Short Circuiting Method | |
| US8099579B2 (en) | System and method for cache-locking mechanism using segment table attributes for replacement class ID determination |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |