[go: up one dir, main page]

TW200818728A - Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies - Google Patents

Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies Download PDF

Info

Publication number
TW200818728A
TW200818728A TW096118080A TW96118080A TW200818728A TW 200818728 A TW200818728 A TW 200818728A TW 096118080 A TW096118080 A TW 096118080A TW 96118080 A TW96118080 A TW 96118080A TW 200818728 A TW200818728 A TW 200818728A
Authority
TW
Taiwan
Prior art keywords
input
output
adder
signal
real
Prior art date
Application number
TW096118080A
Other languages
English (en)
Other versions
TWI347756B (en
Inventor
Alpaslan Demir
Leonid Kazakevich
Tanbir Haque
Original Assignee
Interdigital Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Interdigital Tech Corp filed Critical Interdigital Tech Corp
Publication of TW200818728A publication Critical patent/TW200818728A/zh
Application granted granted Critical
Publication of TWI347756B publication Critical patent/TWI347756B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • H03D3/009Compensating quadrature phase or amplitude imbalances

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Noise Elimination (AREA)
  • Circuits Of Receivers In General (AREA)

Description

200818728 九、發明說明: 【發明所屬之技術領域】 本發明係關於無線通訊系統之減ϋ設計。尤其是,本發 明係關於㈣補償類比無線接收ϋ中產生之群組延遲變異用χ 之數位訊號處理(DSP)技術。 【先前技術】 現存的無線纽架構料祕設計者在純通訊訊號方 面嚴格的限制。此外’ lt匕種架構通常提供低的通訊鏈結,高的 操作成本,以及不為人所輕的與其它纽元件德水準的整 合。 如第1圖所示,習知的射頻(RF)接收器i〇〇包括一類比無線 接收器105,至少一類比數位轉換器(adquo,一控制器115 以及一調變解調器12〇。類比無線接收器1〇5係一直接接收器, 其包括一天線125用以接收無線通訊訊號,一帶通濾波器13〇, 一低雜訊放大器(LNA)135,一選擇性的第二濾波器(如帶通濾 波器)140,一解調器145具有二輸出15〇,155,一相位鎖定迴路 (PLL)160,一類比實部訊號路徑低通濾波器(LPF)165A,一類 比虛部訊號路徑LPF 165B,第一級實部訊號路徑放大器ΠΟΑ, 第一及虛部訊號路徑放大器170B,第一級類比實部訊號路徑高 通濾波器(HPF)175A,第一級類比虛部訊號路徑HPF 175B,第 二級實部訊號路徑放大器180A,第二級虛部訊號路徑放大器 180B,第二級類比實部訊號路徑HPF 185A,以及第二級類比 200818728 虛部訊號路徑HPF 185B。放大器ι70Α,17〇B,18〇A,18〇B每 一者包括RF接收器100之類比域内之一高增益級。 鼸^變解調器120控制LNA135的切換。PLL 160產生區域振 盪(LO)減以㈣_器145之二輸出说⑸。輸出15()係解調 器145之同相(in-phase(I))輸出,用以輸出無線通訊訊號之一實 部訊號成份。輸出155係解調器145之四分之一相差 |^J^(Q))輸出,用以輸出無線通訊系統之一虛部訊號。類 1'65A ’ 165B为別控制I與Q輸出i5〇與I%之頻寬選擇 性。類比LPFs 165A,165B隨後分別由第一與第二級放大器 170A,170B,180A,180B放大。 高增益需求,第一及第二級類比HPFs 175A,i75B, ,霱曩:犠 (: 185A,185B被包含於類比無線接收器i〇5内以分別於第一與第 二級放大裔170A ’ 170B ’ 180A ’ 180B之後提供電容,藉此第 一及第二增益級被AC耦合且其它殘餘的直流(DC)被移除以防 止DC偏移。類比HPFs 175A,175B,185A,185B的每一者具 _在一 號輸入,一 號輸出,至少一電容(C)連接訊號輸入至訊 號輸出,以及至少一電阻(R)連接電容的輸出至地,因此形成 R-C濾波器。類比HPFs 175Α,175Β,185Α,185Β改變與實部 及虛部訊號成份相關之頻域響應之較低的部份(例如低於 50kHz之光譜形狀(亦即降低能量)。 在第1圖習知的RF接收器100中,ADcno連接至第二級類 200818728 比HPFs 185A,185B之輸出。ADC 110輸出數位的I及Q輸出 190,195。控制器115維持類比無線接收器105及ADC ι10之所有 主動元件。 在類比無線接收器105中,類比HPFs 175A,175B,185A, 185B被用以保證在ADC 110取樣之前經由天線125接收之無線 通訊訊號之光譜形狀。通常,類比HPFs 175Α,Π5Β,185A , 185B的規格十分嚴格因此在實施時需要高階濾波器。尤其是, 有一種規格為誤差向量大小(errorvect〇r magnitude),其為正規 化(normalized)的均方值誤差(meansSqUareerror)測量。實施類 比HPFs 175A,175B,185A,185B之高階濾波器設計可能是複 雜且昂貴的。因此,類比HPFs 175A,175B,185A,185B上的 誤差可能導致無法接受的生產量。類比HPFsl75A,175B, 185 A,185B之設計複雜度的降低可以藉由使用具有較不嚴格規 格之較低階濾波器設計而達成。但是,在類比HPFs 175A, 175B,185A,185B中使用此種濾波器設計將產生群組延遲變 異失真的發生,如果沒有在類比HPFs 175A,175B,185A,185B 之後導入補償的話,因此降低RF接收器100之性能。 因為處理RF類比訊號之HPFs之成本比使用DSP高,希望提 供一種數位基帶(digitalbaseband, DBB)系統,其包括具有低雜 訊及最小功率需求之低成本接收器,並使用DSP技術以補償類 比HPFs所導致的群組延遲變異失真。 200818728 【發明内容】 本發明係一種DBB接收器用以調整無線通訊訊號之實部 : 及虛部訊號成份之至少一者之頻域響應以抑制因接收器中所 使用之低成本類比HPFs所導致之群組延遲變異失真。此接收器 包括一解調器,一數位高通濾波器補償(j^FC)模組,至少一類 比貝部訊號路徑HPF,以及至少一類比虛部。此數位册^^ ( 她融提供具有—第―預定值(¾)之-第-補伽號降低實 部及虛部訊號成份頻域響應用之類hHPFs所建立之截止頻率 (亦即轉角頻率(comer frequency))。此數位hpfc模組藉由提供 具有一第二預定值(K2)訊號之一第二補償訊號調整實部及虛部 訊號成份頻域高通響應之增益。 本發明可被合併至一DBB接收器,一無線傳輸/接收單元 (WTRU),一積體電路(1C),一無線通訊系統及方法,或任何想 C/ 要的通訊機構。 此解調器具有實部及虛部峨触。鱗顧接收通訊訊 號並於實部與虛部訊號輸出端輸出通訊訊號之實部及虛部訊 號成份。數位HFPC模組具有實部及虛部訊號路徑。類比實部 HPF與調變器之實部訊號輸出以及數位扭^模組之實部訊號 路徑通訊。數位HPFC模組抑制由至少一類比實部及虛部 所造成之群組延遲變異失真。此數位模組可有選擇性地被致能 或禁能。 9 200818728 數位HPFC可包括一實部訊號輸入用以接收一實部訊號成 份,以及-實部補償訊號輸出用以輸出一實部補償輸出訊號。 此數位HPFC模組可更包括第一及第二乘法器,第一,第二及 第二加法②以及-第—取樣延遲單元。第—乘法器可具有第— 及第二輸人以及—輪出。第—乘法器可接收具-第-預定值(Κι) 之-第-補償訊號。第—加法器可具有第—及第二輸入及一輸
出。第一加法器的第一輸入可連接至數位HPFC模組之實部訊 號輸入,而第—加法器之輸出可連接至第-乘法器之第二輸 入。弟-加法器可具有第—及第二輸人及—輸出。第二加法器 之第-輸人可鱗接至第—乘奸之獅。第—取樣延遲單元 可具有-輸人及-輸出。第—取樣延遲單元之輸人可連接至第 二加法器之動。第二乘法器可具有第—及第二輸入及一輸 出。第二乘法器之第—輸人可接收具有第二預定值(Κ2)之第二 補償訊號。第二乘法器之第二輸人可被連接 元之輸出,第二加法器之第二輸人 =遲早 以及弟一加法裔之第二輪 入。第三加法器之第-輸入可連接至第―加法器之第一輸入。 第三加㈣可具衫—及L及—細。第三加法器之第 二輸入可連㈣場㈣H峨讀出可連接 至數位HPFC模組之貫部補償訊號輸出。 可經由第三加法器從實部訊號成份中 十嫌"㈣可㈣»—加崎伽號成份 200818728 被減去。 此數位HPFC模組可更包括一虛部訊號輸入用以接收虛部 訊5虎成"ί刀’以及一虛部補償訊號輸出用以輸出一虛部補償輸出 訊號。此數位HPFC模組可更包括第三及第四乘法器,第四, 第五及第六加法器,以及一第二取樣延遲單元。第三乘法哭可 具有第一及第二輸入及一輸出。第三乘法器之第一輸入可接收 具有第一預定值(Kq)之第一補償訊號。第四加法器可具有第一 及第一輸入及一輸出。第四加法器之第一輸入可連接至數位 HPFC模組之虛部訊號輸入,而第四加法器之輸出可連接至第 二乘法器之第二輸入。第五加法器可具有第一及第二輸入及一 輸出。第五加法器之第一輸入可連接至第三乘法器之輸出。第 二取樣延遲單元之輸人可具有—輸人及—輸出。第二取樣延遲 單元之輸入可連接至弟五加法器之輸出。第四乘法器可具有第 -及第二輸人及-輸出。第四乘法器之第—輸人可接收具有第 二補償值(Κ2)之第二補償訊號。第四乘法器之第二輸入可連接 至第二取樣延遲單元之輸出,第五加法器之第二輸人,以及第 四加法器之第二輸人。第六加法ϋ可具有第—及第二輸入及一 輪出。弟六加法器之第二輸入可連接至第四乘法器之輸出。第 ,、加法器之輸出可連接錄位HpFC模&之虛部補償訊號輸 出。 第四乘法器之輸出可經由第六加法器從虛部訊號成份中 11 200818728 被減除。第二取樣延遲單元之輸出可經由第四加法器從虛部訊 號成份被減除。 【實施方式】 本發明第2圖係依據本發明較佳實施例之DBb即接收器 200之方塊圖。雖然本發明係關於接收器2〇〇上之實施,熟悉本 技藝之人士應了解本發明適合於傳接器(transceiver)。 較it者,此處所揭露之方法及系統係合併於一無線傳輸/ 接收單元(WTRU)内。以下,WTRU包括但不限於使用者設備, 行動站,固定或行動用戶單元,呼叫器,或其它任何型態之能 在無線環境中操作的裝置。本發明之特徵可被合併於一積體電 路(1C)中或被設計為包含大量互相連接元件之電路中。 本發明適用於使用分時雙工(TDD),分時多重存取 (TDMA) ’分頻雙工(FDD),分碼多重存取(CDMA),CDMA 2000,分時同步CDMA(TDSCDMA),以及正交分頻多工(〇FDM) 通訊系統。然而,本發明被預設為也可適用於其它型態的通訊 系統。 如第2圖所示,DBBRF接收器200包括一數位高通濾波器 補償(HPFC)模組205,具有實部(I)及虛部⑼訊號路徑連接至數 位I及Q訊號輸出190,195。數位模組205更包括補償的輸出280, 290且可控制器115控制。 第3圖表示DBB RF接收器200中之數位HPFC模組205之例 12 200818728 示結構。數位HPFC模組205包括一數位電路,用以擴展低頻成 - 份(例如在5與50kHz之間)並降低由類比HPFs 175A,175B, 185A,185B所建立的截止頻率(亦即轉角頻率),因此復原類比 HPFs 175A,175B,185A,185B所改變的頻域響應之光譜形狀。 因此,由類比HPFs 175A,175B,185A,185B所產生的失真獲 得抑制。一或更多HPFC模組205可與數位HPFC模組205串連以 p 提供由類比HPFs 175A,175B,185A,185B所造成之失真的額 外補償。 此數位HPFC模組205包括實部(I)及虛部(q)訊號路徑,於其 上分別通過來自ADC 110之數位輸出之實部及虛部訊號成份。 數位HPFC模組205係一數位濾波器具有選擇過的特性,因此數 位HPFC模組205之頻域響應將恢復由類比無線接收器1〇5内之 類比HPFs 175A,175B,185A,185B所失真之頻率特性。當數 (J 位HPFC模組205之頻率響應以類比HPFs 175A,175B,185A, 185B之頻律與響應繞旋(convolve)時,由類比175A, 175B ’ 185A ’ 185B所造成的失真受到抑制。此外,由類比hpfs 175A,175B,185A,185B過濾出的低頻成份藉由提供被加至 類比HPFs 175A ’ 175B ’ 185A ’ 185B之高通頻率響應之具有低 通頻率響應之數位濾波器而被重新建構。數位HPFC模組2〇5之 貫部及虛部訊5虎路徑具有移除在每一I與Q訊號路徑上由類比 HPFs 175A ’ 175B ’ 185A ’ 185B所致之群組延遲變異所產生之 13 200818728 失真的頻率特性用之相同的頻率特性。因此,由數位HPFC模 - 組205之實部及虛部補償輸出280,290所輸出之實部及虛部補 • 償訊號不包括失真。數位HPFC模組可有選擇性地被致能或禁 能,由控制器115所決定。 如第3圖所示,數位HPFC模組2〇5包括加法器21 〇A,210B, 230A’230B,累加器電路215a,215B以及乘法器220A,220B, (^ 225A ’ 225B。加法器23〇A,230B分別從實部與虛部訊號成份 減去實部與虛部HPF補償訊號245A,245B,以便提供具有擴展 的高通頻率響應之實部及虛部補償輸出28〇,29〇。 累加器215A包括一取樣延遲單元235A及一加法器240A。 加法器240A之一輸出連接至取樣延遲單元235八之一輸入。取 樣延遲單元235A之一輸出連接至加法器24〇A之一第一輸入。 累加器電路215 A輸出經由加法器21 〇A從實部訊號成份被減除 t。) 之一累加器輸出訊號250A,以產生一累加器回饋訊號255A。 具有第一值Κ!且於乘法器220A之一輸入260A被接收之第一補 償訊號被乘上累加器回饋訊號255A以產生被輸入加法器240A 之第二輸入之補償的累加器回饋訊號265A。因此,加法器240A 提供一取樣訊號270A至取樣延遲單元235A之輸入。訊號樣本 270A由補償的累加器回饋訊號265a與累加器輸出訊號25〇A組 成。具有數值K2且由乘法器225A之輸入275A接收之第二補償 訊號被乘上累加器輸出訊號25〇a以產生實部HPF補償訊號 14 200818728 245A 〇 • 依然參照第3圖,累加器電路215Β包括一取樣延遲單元 ^ 235]3以及一加法器2棚。加法器240Β之一輸出連接至取樣延 遲單元235Β之一輸入。取樣延遲單元235Β之一輸出連接至加法 态240Β之弟一輸入。累加器電路215Β輸出經由加法器21〇β從 虛部訊號成份被減除之一累加器輸出訊號250Β,以產生一累加 ρ 器回饋訊號255Β。具有第一值&且於乘法器220Β之一輸入 260B被接收之第一補償訊號被乘上累加器回饋訊號25 5B以產 生被輸入加法器240B之第二輸入之補償的累加器回饋訊號 265B。因此,加法器240B提供一取樣訊號270B至取樣延遲單 元235B之輸入。訊號樣本270B由補償的累加器回饋訊號265B 與累加器輸出訊號250B組成。具有數值&且由乘法器225B之輸 入275B接收之第二補償訊號被乘上累加器輸出訊號25〇b以產 I 生虛部HPF補償訊號245B。 綜言之,數位HPFC模組205包括一實部輸入(ADC 110之輸 出190)用以接收實部訊號成份(I),以及一實部補償訊號輸出280 用以輸出一實部補償輸出訊號。數位HPFC模組205更包括第一 及第二乘法器220A,225A,第一,第二及第三加法器210A, 240A,230A,以及一第一取樣延遲單元235A。第一乘法器220A 具有第一及第二輸入以及一輸出。第一乘法器220A具有第一及 第二輸入以及一輸出。第一乘法器220A接收具一第一預定值 15 200818728 (Κ〇之一第一補償訊號。第一加法器2i〇A具有第一及第二輸入 及一輸出。第一加法器210Α的第一輸入連接至數位HPFC模組 2〇5之實部訊號輸入(ADC 110之輸出19〇),而第一加法器21〇Α 之輸出可連接至第一乘法器220Α之第二輸入。第二加法器 240Α具有第一及第二輸入及一輸出。第二加法器24〇Α之第一 輸入連接至第一乘法器之輸出。第一取樣延遲單元235Α具有一 輸入及一輸出。第一取樣延遲單元235Α之輸入連接至第二加法 器240Α之輸出。第二乘法器225Α具有第一及第二輸入及一輸 出。第二乘法器225Α之第一輸入275Α接收具有第二預定值(Κ2) 之第二補償訊號。第二乘法器225Α之第二輸入連接至第一取樣 延遲單元235A之輸出,第二加法器240A之第二輸入,以及第 一加法器210A之第二輸入。第三加法器230A具有第一及第二 輸入及一輸出。第三加法器23〇a之第一輸入可連接至第一加法 器210A之第一輸入。第三加法器23〇八之第二輸入可連接至第 二乘法器225A之輸出。第三加法器230A之輸出可連接至數位 HPFC模組205之實部補償訊號輸出28〇。 第二乘法器225A之輸出經由第三加法器230A從實部訊號 成份中被減去。第一取樣延遲單元235A可經由第一加法器 210A從實部訊號成份被減去。 此外,此數位HPFC模組205包括一虛部訊號輸入(ADC 110 之輸出195)用以接收虛部訊號成份(q),以及一虛部補償訊號輸 16 200818728 出290用以輸出一虛部補償輸出訊號。此數位证^^模組2〇5更 包括第三及第四乘法器22〇Β,225β,第四,第五及·第六加法器, 210B,240B,230B以及一第二取樣延遲單元235B。第三乘法 态220B具有第一及第二輸入及一輸出。第三乘法器22〇B之第一 輸入260B可接收具有第一預定值(Κι)之第一補償訊號。第四加 法斋210Β具有第一及第二輸入及一輸出。第四加法器21〇Β之第 一輸入連接至數位HPFC模組205之虛部訊號輸入(ADC 11〇之 輸出195),而第四加法器210B之輸出連接至第三乘法器22犯之 第一輸入。第五加法器240B具有第一及第二輸入及一輸出。第 五加法器240B之第一輸入連接至第三乘法器220B之輸出。第二 取樣延遲單元235B之輸入具有一輸入及一輸出。第二取樣延遲 單元235B之輸入連接至第五加法器240B之輸出。第四乘法哭 225B具有第一及第二輸入及一輸出。第四乘法器225B之第一輸 入275B接收具有第二補償值(K2)之第二補償訊號。第四乘法器 225B之第二輸入連接至第二取樣延遲單元235B之輸出,第五加 法器240B之第二輸入,以及第四加法器210B之第二輪入。第六 加法器230B具有第一及第二輸入及一輸出。第六加法器23〇b 之第一輸入連接至第四加法器210B之第一輸入。第六加法哭 230B之第二輸入可連接至第四乘法器225B之輸出。第六加法哭 230B之輸出可連接至數位HPFC模組205之虛部補償訊號輪出 290 〇
17 200818728 第四乘法器225B之輸出可經由第六加法器23〇]8從虛部訊 • 號成份中被減除。第二取樣延遲單元235B之輸出可經由第四加 - 法益210B從虛部訊號成份被減除。 實部及虛部訊號成份頻域響應的截止頻率係回應分別在 第一與第三乘法器220A,220B之第一輸入260A,260B接收之 第一補償訊號之第一預定值(Κ〇之調整而被降低。實部及虛部 η 成份頻域之高通響應的增益回應分別於第二與第四乘法器 225Α,225Β之第-輸入275Α,275Β之第二補償訊號之第二預 定值(Κ2)之接收而被調整。 數位HPFC模組205之性能係以數值&1及&為基礎。第4圖 表不數值&及1<:2如何影響實部及虛部訊號成份之頻域響應之 光瑨形狀。Κ!值的調整改變I及q之截止頻率從Fcl至Fc2。數值 &的調整改變數位HPFC模組205提供之頻域的高通響應之增 放藉由以1-K2除累加器輸出訊號250A,250B。 要了解的是I及Q訊號成份之補償應該*HPFC模組2〇5在 實質上比晶片速率高之取樣速率(如10倍的取樣速率)中實施。 雖然本發_別參照雛實施_被顯示及描述,熟悉本 技蟄之人士應了解在不脫離以上所述之本發明範圍的情況下 可有形式及細節上的各種改變。 18 200818728 【圖式簡單說明】 第1圖係習知包括類比無線接收器之即接收器之方塊圖; 第2圖係具有本發明較佳實施例之數位高通滤波補償模組 之DBBRF接收器之方塊圖; 第3圖表示第2圖DBBRF接收器中之數位高通據波器補償 模組之例示結構;以及 、
第個係第2圖之DBBRF接收器之高通渡波器補償模纽内 所使用的補償值K1及K2如何影響實部及虛部訊號成份之頻域 【主要元件符號說明】 100 ’ 200接收器 105類比無線接收器 110類比數位轉換器 115控制器 120調變解調器 125天線 130帶通濾波器 135低雜訊放大器 140第二濾波器 145解調器 15〇, 155 輸出 160相位鎖定迴路 19 200818728 165A,165B低通濾波器 • 190,195 輸出 170A,170B,180A,180B 放大器 205數位模組 175A,175B,185A,185B 高通濾波器 280,290 輸出 210A,210B,230A,230B,240A,240B 加法器 215A,215B累加器電路 245A,245B補償訊號 220A,220B,225A,225B 乘法器 260A,260B 輸入 235A,235B取樣延遲單元 270A,270B取樣訊號 250A,250B累加器輸出訊號 275A,275B 輸入 U 255A,255B,265A,265B累加器回饋訊號 280,290 輸出 20

Claims (1)

  1. 200818728 十、申請專利範圍: 1·數位基帶(DBB)接收方法,用於調整一無線通訊訊號的實部 與虛部訊號成份中至少一成份的一頻率域響應,該DBB接收方 法包括: (a) —解調器,具有實部與虛部訊號輸出,該解調器用於接 收該通訊訊號,並於該實部與虛部訊號輸出上輪出該通訊訊於 的實部與虛部訊號成份; (b) —數位高通濾波器補償(HPFC)模組,具有—實部%虎路 徑與一虛部訊號路徑,該數位HPFC模組包括: 一實部訊號輸入,用於接收該實部訊號成份· 一貫部補償訊號輸出,用以輸出一實部補償輪出訊號; -第-乘法器,具有-第-輸人、—第二輸入以及一 輸出,該弟一乘法态之该弟一輸入用以接收具有一第一預定值 (K!)之一第一補償訊號; 一第一加法器,具有一第一輸入、一第二輸入及一輸 出’該第-加法器之該第-輸人連接至該數位取扣模組之該 實部訊號輸人,且該第-加法!I之該輸出連接至該第—乘法器 之該第二輸入; W ϋ法器,具有—第—輸人、—第二輸入及一輪 出,該第二加法器之該第—輸入連接至該第一乘法器之該輸出. 一第一取樣延遲單元,具有-輸人及-輪出,該第―’ 取樣延遲單元找輸人連駐鄕二加法ϋ之該輸出; 21 200818728 出,該第二乘法广有一弟一輸入、-第二輸入及-輸 之一第二補償;二弟:輸入用於接收具有-第二預购 取樣延遲單元之外出乘法"之該第二輸入連接至該第— 〜輪出、該第二加法器之該第二輸人、以及該 弟加法盗之該第二輪入; 輸出,該Z7二器,具有一第一輸入、-第二輸入以及--輪入,^峨卿—加法器之該第 輸出,且:;Γ;第二輸入連接至該第二乘咖 實部補償::該輸_一^^^ =虛部訊號輪入,用於接收該虛部訊號成份; 輸出 ―,挪減號輸出,用於輸出—虛部補償輸出訊號; 二第一三乘法器’具有—第—輸人、—第二輸入以及一 該弟—二乘法器之該第一輸入用以接收該第一補償訊號; μ,λ第四加法器,具有—第—輸人、—第二輸入以及一 弟四加法器之該第—輸人連接至該數位㈣模組之 ^而錄人’且該第四加絲之該輸岭接至娜三乘法 口口之该第二輸入; 出,第五加法器,具有—第—輸人、—第二輸入及一輸 ^砂法11之該第—輸人連接至該第三乘法ϋ之該輸出; 第二取樣延遲單元,具有—輸人及—輸出,該第二 22 200818728 輸人魏至鮮二加法^之該輸出; • -細乘法ϋ,具有—第—輸人、—第二輸入及一輪 出°亥第四乘去斋之該第一輸入用於接收該第二補償訊號,該 第四乘法器之該第二輸入連接至該第二取樣延遲單元之該輸 出、該第五加法器之該第二輸入、以及該第四加法器之該第二 輸入;以及 ( 第/、加法器,具有一第一輸入、一第二輸入及一輸 出,該第六加法器之該第一輸入連接至該第四加法器之該第一 輸入忒第/、加法态之該第二輸入連接至該第四乘法器之該輸 出,且該第六加法器之該輸出連接至該數位HPFC模組之該虛 部訊號輸出; (c) 至少一類比實部訊號路徑高通濾波器(HpF),與該解調器 之該實部訊號輸出及該數位HPFC模組之該實部訊號路徑進行 ^ ^ 通訊;以及 (d) 至少一類比虛部訊號路徑hpF,與該解調器之該虛部訊 號輸出及a亥數位HPFC模組之該虛部訊號路徑進行通訊,其中 该數位HPFC模組抑制由至少一類比實部及虛部pjppsm造成之 群組延遲變異失真。 2·如申凊專利範圍第1項之DBB接收器,其中由該類比實部訊 號路徑HPF為了該實部訊號成份頻率域響應所建立之一截止頻 率因應該第一補償訊號的該第一預定值(Κ〇之調整而被降低。 23 200818728 3·如申請專利範圍第1項之dbb接收器,其中該實部訊號成份 - 頻率域的高通響應之增益係藉由調整該第二補償訊號的該第 二預定值(κ2)而被控制。 4·如申請專利範圍第1項之DBB接收器,其中該第二乘法器之 該輸出係經由該第三加法器從該實部訊號成份被減除。 5·如申請專利範圍第1項之DBB接收器,其中該第一取樣延遲 〔、 單元之該輸出係經由該第一加法器從該實部訊號成份被減除。 6·如申請專利範圍第1項之DBB接收器,其中由該類比虛部訊 號路徑HPF為了該虛部訊號成份頻率域響應所建立之一截止頻 率因應該第一補償訊號的該第一預定值(Kl)之調整而被降低。 7·如申請專利範圍第1項之DBB接收器,其中該虛部訊號成份 頻率域的高通響應之增益係藉由調整該第二補償訊號的該第 —預定值(Κ2)而被控制。 (1 &如申晴專利範圍第1項之DBB接收器,其中該第四乘法器之 該輸出係經由該第六加法器從該虛部訊號成份被減除。 9·如申請專利範圍第1項之DBB接收器,其中該第二取樣延遲 單元之該輸出係經由該第四加法器從該虛部訊號成份被減除。 1G·如申請專利範圍第1項之DBB接收器,其中該數位HPFC模組 有選擇性地被致能或禁能。 11·一種無線傳送/接收單元(WTRU),用於調整一無線通訊訊號 的實部與虛部訊號成份中至少一成份的一頻率域響應,該 24 200818728 WTRU包括: 編 (a)—解調器,具有實部與虛部訊號輸出,該解調器用於接收 該通訊訊號,並於該實部與虛部訊號輸出上輸出該通訊訊號的 實部與虛部訊號成份; (b)—數位高通濾波器補償(RPFC)模組,具有一實部訊號路 徑與一虛部訊號路徑,該數位HPFC模組包括: ( 一實部訊號輸入,用於接收該實部訊號成份; 一實部補償訊號輸出,用以輸出一實部補償輸出訊號; 一第一乘法器,具有一第一輸入、一第二輸入以及一 輸出,該第一乘法器之該第一輸入用以接收具有一第一預定值 (Κι)之一第一補償訊號; 一第一加法器,具有一第一輸入、一第二輸入及一輸 出,該第一加法器之該第一輸入連接至該數位HPFC模組之該 L) 只邛汛號輸入,且該第一加法器之該輸出連接至該第一乘法哭 之該第二輸入; 一第二加法器,具有一第一輸入、一第二輸入及一輸 出,该第二加法器之該第一輸入連接至該第一乘法器之該輸出; 一第一取樣延遲單元,具有一輸入及一輸出,該第一 取樣延遲單元之該輸入連接至該第二加法器之該輸出; 弟一乘法裔,具有一第一輸入、一第二輸入及一輸 出’該第二乘法器之該第一輸入用於接收具有一第二預定值(κ2) 25 200818728 之一第二補償訊號,該第二乘法器之該第二輸入連接至該第一 取樣延遲單元之該輸出、該第二加法器之該第二輸入、以及該 第一加法器之該第二輸入; 一苐二加法器,具有一第一輸入、一第二輸入以及一 輸出,该弟二加法器之該第一輸入連接至該第一加法器之該第 一輸入,該第三加法器之該第二輸入連接至該第二乘法器之該
    輸出,且該第三加法器之該輸出連接至該數位HPFC模組之該 實部補償訊號輸出; 一虛部訊號輸入,用於接收該虛部訊號成份; 一虛部補償訊號輸出,用於輸出一虛部補償輪出訊號; -第三乘法器,具有一第—輸人、—第二輸入以及一 輸出’該第三乘法ϋ之該第—輸人用以接收鄕—補償訊號. 一第四加法器,具有-第-輸人、—第二輸入以及二 輸出’該細邮之該第-輸人連接至植模組之 該虛部訊號輸人,第四加法器之該輪出連接至二 器之該第二輸入; μ二乘法 一弟五加法器,具有一第一輸入、一第二輸入及一 1 出,該第五加法器之該第—輸人連接 ^, ^^^去态之該於 -第二取樣延遲單元,具有—輸人及— 」 取樣延遲單元找輸人連接第二加法ϋ之雜出;〜弟, —第四乘法器,具有—第—輸人、’ 弟一輪入及一! 26 200818728 出―’該第四乘法器之該第—輸人用於接收該第二補償訊號,該 第四乘法器之該第二輪入連接至該第二取樣延遲單元之該輸 出、該第五加法器之料二輸人、以及該第四加㈣之該第二 輸入;以及 一第六加法器,具有一第一輸入、一第二輸入及一輪 出,邊第六加法|§之該第一輸入連接至該第四加法器之該第一 輸入,該第六加法器之該第二輸入連接至該第四乘法器之該輸 出,且該第六加法器之該輸出連接至該數位HPFC模組之該虛 部訊號輸出; (c) 至少一類比實部訊號路徑高通濾波器(HpF),與該解調器 之該實部訊號輸出及該數位HPFC模組之該實部訊號路徑進行 通訊;以及 (d) 至少一類比虛部訊號路徑hpf,與該解調器之該虛部訊 號輸出及該數位HPFC模組之該虛部訊號路徑進行通訊,其中 該數位HPFC模組抑制由至少一類比實部及虛部HPFs所造成之 群組延遲變異失真。 U·如申請專利範圍第11項之WTRU,其中由該類比實部訊號路 徑HPF為了該實部訊號成份頻率域響應所建立之一截止頻率因 應該第一補償訊號的該第一預定值(KD之調整而被降低。 U·如申請專利範圍第11項之WTRU,其中該實部訊號成份頻率 域的高通響應之增益係藉由調整該第二補償訊號的該第二預 27 200818728 定值(κ2)而被控制。 14·如申請專利範圍第11項之WTRU,其中該第二乘法器之該輸 出係經由該第三加法器從該實部訊號成份被減除。 15·如申請專利範圍第11項之WTRU,其中該第一取樣延遲單元 之该輸出係經由該第一加法器從該實部訊號成份被減除。 16·如申請專利範圍第11項之WTRU,其中由該類比虛部訊號路 牷HPF為了該虛部訊號成份頻率域響應所建立之一截止頻率因 應該第一補償訊號的該第一預定值(Κι)之調整而被降低。 π·如申請專利範圍第η項之WTRU,其中該虛部訊號成份頻率 域的高通響應之增益係藉由調整該第二補償訊號的該第二預 定值(K2)而被控制。 1 δ·如申請專利範圍第11項之WTRU,其中該第四乘法器之該輸 出係級由該第六加法器從該虛部訊號成份被減除。 19·如申請專利範圍第11項之WTRU,其中該第二取樣延遲單元 之該輸出係經由該第四加法器從該虛部訊號成份被減除。 20·如申請專利範圍第η項之WTRU,其中該數位HPFC模組有 選擇性地被致能或禁能。 21·—種積體電路(IC),用於調整一無線通訊訊號的實部與虛部 訊號成份中至少一成份的一頻率域響應,該1C包括: (a)—解調器,具有實部與虛部訊號輸出,該解調器用於接 收該通訊訊號,並於該實部與虛部訊號輸出上輸出該通訊訊號 28 200818728 的實部與虛部訊號成份; ⑼一數位高通濾波器補償(HPFC)模組,具有_每立^ 只部訊號路 徑與一虛部訊號路徑,該數位HPFC模組包括: 一實部訊號輸入,用於接收該實部訊號成份· 一實部補償訊號輸出,用以輸出一實部補償輪出 第一乘法為,具有一第一輸入、一第二輪入以及— 輸出,該第一乘法器之該第一輸入用以接收具有一第一預定值 (K〇之一第一補償訊號; 、 —第-加法器’具有-第-輸入、—第二輪入及一輸 出,該第一加法器之該第一輸入連接至該數位HPFC模組之該 只部峨輸入’且該第一加法器之該輸出連接至該第—乘法哭 之該第二輸入; 外-第二加法器,具有—第—輸人、—第二輸入及一輸 出,該第二加法器之該第一輸入連接至該第一乘法器之該輸出; —第一取樣延遲單元,具有一輸入及一輸出,該第一 取樣延遲單元之賴人賴㈣»二力咕n之該輸出; ――第二乘法器,具有—第—輸人、—第二輸入及一輸 出—為弟—乘法器之該第一輸入用於接收具有一第二預定值而) 之-第二補償訊號,該第二乘法器之該第二輸人連接至該第一 顿延遲單元之該輸出、該第二加的之料二輸人、以及該 昂—加法器之該第二輪入; 29 200818728 一第二加法器,具有—第—輸人、-第二輸人以及一 輸出’5亥第二加法裔之該第一輸入連接至該第一加法器之該第 一輸入,該第三加法器之該第二輸入^接至該第二乘法器之該 輸出,且該第三加法器之該輸出連接至該數位HPFC模二該Λ 實部補償訊號輸出; 虛4 sfL號輸入,用於接收該虛部訊號成份; -虛部補償訊號輸出,縣輸出—虛部補償輸㈣號; _ -第二乘法器,具有—第—輸人、_第二輸入以及一 輸出’销三乘法器之鶴—輸人用以接_第—補償訊號; -第四加法器,具有—第—輸人、—第二輸入以及一 輸出’该第四加法器之該第一輸人連接至該數位HPFC模組之 該虛部訊號輸人,且該第四加法器之該輸出連接至該第三乘法 器之該第二輸入; …-第五加法器,具有一第一輸入、一第二輸入及一輸 出知五加法器之該第一輸入連接至該第三乘法器之該輸出; 、一第二取樣延遲單it,具有-輸人及-輸出,該第二 取樣延遲單元之該輸人連接至該第二加法ϋ之該輸出; 上一昂四乘法器,具有一第一輸入、一第二輸入及一輸 出々’销四乘法器之該第一輸入用於接收該第二補償訊號,該 第四乘法H之該第二輸人連接至該第二取樣延遲單元之該輸 Z第五加法為之該第二輸入、以及該第四加法器之該第二 30 200818728 輸入;以及 - 一第六加法器,具有一第一輸入、一第二輸入及一輸 • 出’該第六加法器之該第一輸入連接至該第四加法器之該第一 輸入,該第/、加去态之該第二輸入連接至該第四乘法器之該輸 出,且該第六加法器之該輸出連接至該數位册^^模組之該虛 部訊號輸出; (: 至少一類比實部訊號路徑高通濾波器(HPF),與該解調器 之該貝部吼號輸出及該數位HPFC模組之該實部訊號路徑進行 通訊;以及 (d)至少一類比虛部訊號路徑HpF,與該解調器之該虛部訊 號輸出及該數位HPFC模組之該虛部訊號路徑進行通訊,其中 該數位HPFC模組抑制由至少一類比實部及虛部hpf 5所造成之 群組延遲變異失真。 U 22·如申請專利範圍第21項之1C,其中由該類比實部訊號路徑 HPF為了該實部訊號成份頻率域響應所建立之一截止頻率因應 該第一補償訊號的該第一預定值(Kl)之調整而被降低。 23·如申請專利範圍第21項之IC,其中該實部訊號成份頻率域的 南通备應之增盈係藉由調整該第二補償訊號的該第二預定值 (¾)而被控制。 24.如申請專利範圍第21項之IC,其中該第二乘法器之該輪出係 經由該第三加法器從該實部訊號成份被減除。 31 200818728 25·如申請專利範圍第21項之ic,其中該第一取樣延遲單元之該 輸出係經由該第一加法器從該實部訊號成份被減除。 26·如申請專利範圍第21項之IC,其中由該類比虛部訊號路徑 HPF為了該虛部訊號成份頻率域響應所建立之一截止頻率因應 5亥第一補償訊號的該第一預定值(Kq)之調整而被降低。 27·如申請專利範圍第21項之1C,其中該虛部訊號成份頻率域的 咼通響應之增益係藉由調整該第二補償訊號的該第二預定值 (κ2)而被控制。 28·如申請專利範圍第以項之IC,其中該第四絲器之該輸出係 經由該第六加法器從該虛部訊號成份被減除。 29·如申請專利範圍第21項之IC,其中該第二取樣延遲單元之該 輸出係經由該第四加法器從該虛部訊號成份被減除。 30·如申請專利範圍第21項之ic,其中該數位HpFC模組有選擇 性地被致能或禁能。 31·—種數位高通濾波器補償(HPFC)模組,具有一實部訊號路徑 與一虛部訊號路徑,該數.HPFC模組包括: ⑻-貫部峨輸人,驗触—無線軌祕的—實部訊 號成份; (b) —貝部補償訊號輸出,用以輸出一實部補償輸出訊號; (c) 第乘法恭,具有一第一輸入、一第二輸入以及一輪 出,該第-乘法H之該第_輸人肋接收具有—第—預定值(D 32 200818728 之一第一補償訊號; 第-加法器,具有一第一輪入、一第二輸入及一輸 =4第加法為之該第一輸入連接至該數位hpfc模組之該 灵4為虎輸入’且該第一加法器之該輸出連接至該第一乘法器 之該第二輸入; ⑻;'第二加法器,具有一第一輸入、-第二輸入及-輸 出’知二加法器之該第一輸入連接至該第一乘法器之該輸出; (f)第-取樣延遲單元,具有一輸入及一輸出,該第一取 樣延遲單元找輸人連接㈣第二加綠之該輸出; -第二乘法器,具有一第一輸入、一第二輸入及一輸 出η亥弟一乘法器之該第一輸入用於接收具有一第二預定值(D 之-弟二補償訊號,該第二乘法器之該第二輸人連接至該第一 ,延遲單7〇之該輸出、該第二加法器之該第二輸人、以及該 第—加法器之該第二輸入; Λ W-第三加法器,具有一第一輸入、一第二輸入以及一輪 出’該第三加法器之該第一輸入連接至該第一加法器之該第— 輪入’該第三加法器之該第二輸人連接至該第二乘法器之該輪 出且5玄第二加法器、之該輪出連接至該數位HpFC模組 部補償訊錄⑴ " 。虛部訊號輸人,用於接收該無線通訊系統的—虛部 號成份; 。 33 200818728 虛辦i償訊號輸出’用於輪出—虛部補償輸出訊號; 第乘法為,具有第—輸入、—第二輸入以及一輸 4二乘法器之該第-輪人用以接收該第—補償訊號; (1)-第四加法器,具有—第—輸入、—第二輸入以及一輸 出’該第四加法器之該第-輸入連接至魏搬_組之該
    虛部訊號輪人,且該細加法器之該輸出連接至該第三乘法器 之該第二輸入; ㈣-第五加法器,具有—第—輸人、—第二輸入及一輸 出,該第五加法器之該第-輸入連接至該第三乘法器之該輸出. 、⑻一第二取樣延遲單元’具有一輸入及一輸出,該第二取 樣延遲單紅雜人賴至娜二加絲之該輸丨; ⑻:第四乘法器,具有一第一輸入、一第二輸入及一輸 出~ ’該細乘法器之該第—輸人用於接收該第二補償訊號,該 乐四乘法益之該第二輸入連接至該第二取樣延遲單元之該輸 出、該第五加法器之該第二輸入、以及該第四加法器之該第二 輸入;以及 (P)-第六加法器,具有—第—輸人、—第二輸入及一輪 出’該弟六加法器之該第一輸人紐至該第四加法器之該第一 輸入’該第六加法11之卿二輸人連接第四乘法ϋ之該輪 出且該第六加法器之該輸出連接至該數位HPFC模組之該虛 部訊號輸出。
    34
TW096118080A 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies TWI347756B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US48283403P 2003-06-25 2003-06-25
US10/747,644 US7280618B2 (en) 2003-06-25 2003-12-29 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies

Publications (2)

Publication Number Publication Date
TW200818728A true TW200818728A (en) 2008-04-16
TWI347756B TWI347756B (en) 2011-08-21

Family

ID=33544593

Family Applications (3)

Application Number Title Priority Date Filing Date
TW096118080A TWI347756B (en) 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies
TW093136644A TWI355149B (en) 2003-06-25 2004-05-21 Digital high pass filter compensation (hpfc) modul
TW093114571A TWI240497B (en) 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW093136644A TWI355149B (en) 2003-06-25 2004-05-21 Digital high pass filter compensation (hpfc) modul
TW093114571A TWI240497B (en) 2003-06-25 2004-05-21 Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies

Country Status (8)

Country Link
US (1) US7280618B2 (zh)
EP (1) EP1642392B9 (zh)
AR (1) AR044873A1 (zh)
AT (1) ATE376280T1 (zh)
DE (1) DE602004009579T2 (zh)
ES (1) ES2294517T3 (zh)
TW (3) TWI347756B (zh)
WO (1) WO2005006567A2 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7660841B2 (en) * 2004-02-20 2010-02-09 Altera Corporation Flexible accumulator in digital signal processing circuitry
US8204466B2 (en) 2004-05-21 2012-06-19 Realtek Semiconductor Corp. Dynamic AC-coupled DC offset correction
KR101085775B1 (ko) * 2004-12-07 2011-11-21 삼성전자주식회사 이동 단말 수신기 다이버시티 구조에서 잡음 제거 장치
US7551694B2 (en) 2005-01-20 2009-06-23 Marvell World Trade Ltd. Limiter based analog demodulator
KR20060091970A (ko) * 2005-02-16 2006-08-22 엘지전자 주식회사 이동통신단말기에서의 신호 대 잡음비 개선 방법 및 그 이동통신단말기
KR100726785B1 (ko) * 2005-08-17 2007-06-11 인티그런트 테크놀로지즈(주) 지상파 디지털 멀티미디어/디지털 오디오 방송용Low-IF 수신기.
US7697614B2 (en) * 2005-09-30 2010-04-13 Freescale Semiconductor, Inc. System and method for calibrating an analog signal path during operation in an ultra wideband receiver
EP1989784B1 (en) 2006-03-01 2010-09-01 Nokia Corporation Controlling a receiver to reduce influence by interference
US7831648B2 (en) * 2006-03-30 2010-11-09 L3 Communications Integrated Systems, L.P. Method and computer program for group delay and magnitude equalization with relaxed phase slope constraint
FR2907543B1 (fr) * 2006-10-18 2008-12-26 Siemens Vdo Automotive Sas Dispositif de determination d'une erreur induite par un filtre passe-haut eet methode de correction d'erreur associee
US7693237B2 (en) * 2007-02-14 2010-04-06 Wilinx Corporation Systems and methods for synchronizing wireless communication systems
US8279955B1 (en) * 2008-01-15 2012-10-02 Marvell International Ltd. Systems and methods for calibrating digital baseband DC offset in an OFDM receiver
CN102176938A (zh) 2008-10-22 2011-09-07 托马斯·J·肖 具有可回缩针的通用注射器
US20110007845A1 (en) * 2009-07-07 2011-01-13 Yen-Horng Chen Communication receiver having three filters connected in series
TWI448132B (zh) * 2012-06-22 2014-08-01 Univ Nat Taiwan Science Tech 分時雙工控制與保護裝置及其方法
GB201518240D0 (en) * 2015-10-15 2015-12-02 Rolls Royce Plc A method of performing real time decomposition of a signal into components
EP3244584B1 (en) * 2016-05-11 2019-07-03 Stichting IMEC Nederland Receiver for frequency offset correction

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5937341A (en) * 1996-09-13 1999-08-10 University Of Washington Simplified high frequency tuner and tuning method
JP4066446B2 (ja) * 1999-05-11 2008-03-26 ソニー株式会社 受信装置および方法
DE60001960T2 (de) 1999-05-24 2003-11-13 Level One Communications, Inc. Automatische verstärkungsregelung und offsetkorrektur
GB2366460A (en) * 2000-08-24 2002-03-06 Nokia Mobile Phones Ltd DC compensation for a direct conversion radio receiver
DE10060425A1 (de) 2000-12-05 2002-06-13 Infineon Technologies Ag Empfängerschaltung
DE10131676A1 (de) * 2001-06-29 2003-01-16 Infineon Technologies Ag Empfängeranordnung mit Wechselstrom-Kopplung
US7139542B2 (en) * 2003-03-03 2006-11-21 Nokia Corporation Method and apparatus for compensating DC level in an adaptive radio receiver

Also Published As

Publication number Publication date
DE602004009579D1 (de) 2007-11-29
TWI347756B (en) 2011-08-21
DE602004009579T2 (de) 2008-07-24
ATE376280T1 (de) 2007-11-15
US20040264601A1 (en) 2004-12-30
TW200531457A (en) 2005-09-16
ES2294517T3 (es) 2008-04-01
WO2005006567A3 (en) 2006-03-30
AR044873A1 (es) 2005-10-05
TWI240497B (en) 2005-09-21
EP1642392B9 (en) 2008-10-01
TW200501604A (en) 2005-01-01
WO2005006567A2 (en) 2005-01-20
TWI355149B (en) 2011-12-21
EP1642392A2 (en) 2006-04-05
EP1642392B1 (en) 2007-10-17
US7280618B2 (en) 2007-10-09
EP1642392A4 (en) 2006-08-02

Similar Documents

Publication Publication Date Title
TW200818728A (en) Digital baseband receiver including a high pass filter compensation module for suppressing group delay variation distortion incurred due to analog high pass filter deficiencies
US7133657B2 (en) Channel calibrator for use with a quadrature mixing receiver and a method of operation thereof
US6993311B2 (en) Radio receiver having an adaptive equalizer and method therefor
TWI313543B (en) Dc offset cancellation in a zero if receiver
TW466840B (en) Automatic frequency control loop multipath combiner for a rake receiver
US8509298B2 (en) Apparatus and method for adaptive I/Q imbalance compensation
Vavelidis et al. A dual-band 5.15-5.35-GHz, 2.4-2.5-GHz 0.18-/spl mu/m CMOS transceiver for 802.11 a/b/g wireless LAN
US8358994B2 (en) Mitigating radio receiver multipath noise
KR20040033042A (ko) Cdma 통신 시스템에서 다이버시티 전송 파일럿에기초하여 주파수 트래킹을 수행하는 방법 및 장치
US7903772B2 (en) Digital demodulator with improved hardware and power efficiency
TW200531458A (en) Digital baseband receiver with DC discharge and gain control circuits
CN111711457A (zh) 一种通过多通道并行分段解调方式提高解调宽带的方法
CN101103538A (zh) 通信设备、多频带接收机及接收机
CA2227869A1 (en) Universal rf receiver
CN100481742C (zh) 无线通信系统和在其中使用的无线数字接收器
Keehr et al. Successive regeneration and adaptive cancellation of higher order intermodulation products in RF receivers
CN100505516C (zh) 包括高通滤波器补偿模块以抑制因模拟高通滤器不足所生群组延迟变异失真的数字基带接收器
TWI271947B (en) Receiving method and receiving apparatus
TW201134155A (en) Frequency-selective circuit, signal processing apparatus and method of setting a frequency selectivity characteristic
US7248649B2 (en) Digital baseband receiver including a time domain compensation module for suppressing group delay variation distortion incurred due to analog low pass filter deficiencies
Darabi et al. Integration of passive RF front end components in SoCs
Inti Time-varying frequency selective IQ imbalance estimation and compensation
US20040264560A1 (en) Digital baseband receiver including a cross-talk compensation module for suppressing interference between real and imaginary signal component paths
WO2012094087A1 (en) Apparatus and method for adaptive i/q imbalance compensation
CN103647563A (zh) 抗镜像干扰接收机

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees