[go: up one dir, main page]

TW200529434A - Semiconductor device having a triple gate transistor and method for manufacturing the same - Google Patents

Semiconductor device having a triple gate transistor and method for manufacturing the same Download PDF

Info

Publication number
TW200529434A
TW200529434A TW094103563A TW94103563A TW200529434A TW 200529434 A TW200529434 A TW 200529434A TW 094103563 A TW094103563 A TW 094103563A TW 94103563 A TW94103563 A TW 94103563A TW 200529434 A TW200529434 A TW 200529434A
Authority
TW
Taiwan
Prior art keywords
layer
silicon
active region
forming
item
Prior art date
Application number
TW094103563A
Other languages
English (en)
Other versions
TWI301325B (en
Inventor
Shigenobu Maeda
Jeong-Hwan Yang
Jung-A Choi
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200529434A publication Critical patent/TW200529434A/zh
Application granted granted Critical
Publication of TWI301325B publication Critical patent/TWI301325B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6212Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections
    • H10D30/6213Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections having rounded corners
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B07SEPARATING SOLIDS FROM SOLIDS; SORTING
    • B07CPOSTAL SORTING; SORTING INDIVIDUAL ARTICLES, OR BULK MATERIAL FIT TO BE SORTED PIECE-MEAL, e.g. BY PICKING
    • B07C5/00Sorting according to a characteristic or feature of the articles or material being sorted, e.g. by control effected by devices which detect or measure such characteristic or feature; Sorting by manually actuated devices, e.g. switches
    • B07C5/16Sorting according to weight
    • B07C5/24Sorting according to weight using moving weighing mechanisms, e.g. moving along a circular path
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B07SEPARATING SOLIDS FROM SOLIDS; SORTING
    • B07CPOSTAL SORTING; SORTING INDIVIDUAL ARTICLES, OR BULK MATERIAL FIT TO BE SORTED PIECE-MEAL, e.g. BY PICKING
    • B07C5/00Sorting according to a characteristic or feature of the articles or material being sorted, e.g. by control effected by devices which detect or measure such characteristic or feature; Sorting by manually actuated devices, e.g. switches
    • B07C5/36Sorting apparatus characterised by the means used for distribution
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6215Fin field-effect transistors [FinFET] having multiple independently-addressable gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/40Crystalline structures
    • H10D62/405Orientations of crystalline planes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B07SEPARATING SOLIDS FROM SOLIDS; SORTING
    • B07CPOSTAL SORTING; SORTING INDIVIDUAL ARTICLES, OR BULK MATERIAL FIT TO BE SORTED PIECE-MEAL, e.g. BY PICKING
    • B07C2501/00Sorting according to a characteristic or feature of the articles or material to be sorted
    • B07C2501/009Sorting of fruit

Landscapes

  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

200529434 九、發明說明: 【發明所屬之技術領域】 本申請案主張於2004年2月20號向韓國智慧財產局 提出申請之韓國專利申請案第2004-0011328號的優先 權’該專利申請案所揭露之内容系完整結合於本說明書中。 本發明是關於一種具有三閘式電晶體的半導體元件及 其製造方法,特別是是關於一種在三閘式電晶體中由於負 偏壓溫度不穩定性(negative bias temperature instability, NBTI)造成的使三閘式電晶體降低減少的半導體元件及其 製造方法。 【先前技術】 多閘式電晶體,包括三閘和鰭式場效電晶體(Fin Field
Effect Transistor,FinFET),是 10nm 級閘長度 MOSFET 的 最具希望的候選之一。這些電晶體以全損耗絕緣層上覆石夕 (Silicon On Insulator,SOI) MOSFET 為基礎,這種損耗絕 緣層上覆石夕MOSFET改善了短通道特性,並利用提供一種 理想的次閾值擺幅(subthreshold swing)來改善次闊值 (subthreshold)行為,確保了增強速度和減少功耗的氧化優 一種關於MOSFET可靠性因素是負偏壓溫度不穩定
性(negative bias temperature instability,NBTI)。MOSFET 在固定電壓時會發生NBTI,固定電壓下的偏壓溫度應力 造成在閘氡化層和矽基底之間產生凹陷N1T介面,使得一 閾值電壓Vt變化,並且以一時間函數損失驅動電流i〇n。 6 20052S4Mc 通常理解nbti下降是由於氫化矽的不飽和鍵在 Si/Si〇2介面。NBTI應力導致的介面凹陷的產生已被確定 疋由於Si-H鍵的斷開,利用逆溫層孔隙及隨後的以h2種 類形式斷氫鍵擴散造成Si-H鍵的斷開。 由於不同的結晶方向,對於各通道,多閘式電晶體在 介面具有不同的凹陷密度。這也可能是由於多閘式電晶體 中的通道具有不同性質的氧化物。因此,在多閘式電晶體
的側面通道表面的凹陷可能會增加。此外,三閘式電晶體 的周邊閘極結構局部地增強電場,這也可能造成νβή降 低。已熟知PMOS逆溫層與氧化層反應,由於PM〇s逆溫 層中孔隙的存在,NBTI對PMOS FET的影響比對NMOS
FET的影響更嚴重。p_M〇SFET中的NBTI,包括產生介 面和大畺凹陷,並造成元件性能參數下降。p_M〇g fet中 的NBTI對於類比和數位CM〇s電路都是不穩定因素。 NBTI對於高性能或高可靠性元件來說是最大的問題,而 且類比/混合信號元件比數位元件對νβή更敏感。 圖1A包含-闡述一通常三問式電晶體的示意斜視 圖。圖1B包含圖1A中的通常三閘式電晶體沿圖认中的 包括一主動區10,一閘電極3〇,以及一問介電層4〇。主 10具有一上表面12和側表面Μ。主動區的上表面η 方位具有一結晶平面,而且主動區的側表面Μ ii m奠V立具有一結晶平面。通常理解結晶方位{_與 (}遲仙_ Indiees法則,在i金剛石正方點陣結 200529 賴。c 構中確定一系列等平面。在此結構中,因為在{100}表面有 大量的凹陷狀態,因此會發生NBThNBTI在側通道電晶 體中造成大的閾值電壓變化。 此外,介面凹陷可能發生在主動區的角落裏,那裏的 閘氧化層的電場比其他平面閘氧化層區域的電場強,並且 這也是在三閘式電晶體中造成ΝΒΉ的另一個原因。 【發明内容】 為明確上述局限,本發明的第一特徵是提供了一種能 夠使NBTI最小化的具有三閘式電晶體的半導體元件。本 發明的第二特徵是提供了一種能夠使NBTI最小化的具有 二閘式電晶體的半導體元件的形成方法。 根據本發明的第一方面,一種半導體元件包括一半導 體晶片以及一在該半導體晶片上形成的多閘式電晶體。該 多閘式電晶體包括一主動區、一閘介電層、主動區内的通 道和閘電極。多閘式電晶體的主動區具有上表面和側表 面。在第一方向的結晶表面上形成表面和側表面。在第一 方向導向主動區。在主動區的上表面和側表面上形成問介 電層。在主動區的上表面和側表面中形成通道。相應於通 道在閘介電層上形成閘電極,並且閘電極與主動區垂直對 準。由於閘電極與主動區垂直,電流以第一方向流入。 第一方位的結晶平面可以是{100}結晶平面◦第一方向 可以是一 <1〇〇>結晶方向。 半導體晶片可以包括一指示<11〇>方向的方位指示 器,其中多閘式電晶體的主動區與方位指示器成45度方向 8 2005294q^4〇c 對準。 根據本發明的另一個方面,一 SOI元件包括一支撐基 底、一 SOI層、以及一多閘式電晶體。支撐基底在第一方 向上具有一第一方位指示器。SOI層形成於支撐基底的上 方,並在第二方向上具有一第二方位指示器。多閘式電晶 體形成於SOI層上,並包括在多閘式電晶體内的主動區, 形成於主動區内的通道,以及與通道對應的閘電極。在多 閘式電晶體内的主動區具有一上表面和側表面,並相對於 第二方向成45度角對準。通道形成於主動區的上表面和側 表面中。對應於通道的閘電極與主動區成垂直對準。 在一實施例中,第一方向和第二方向是相同的,或第 一方向相對於第二方向成45度角。第二方向可以是<110> 結晶方向,而且主動區可以以<11〇>結晶方向對準。 在另一實施例中,主動區在{100}結晶平面上具有上表 面和側表面。 根據某個實施例,半導體元件及SOI元件可以進一步 包括主動區的上表面和側表面的交叉面,此交叉面是彎曲 的。上表面和側表面的交叉面曲率半徑至少是閘介電層厚 度的4.5倍。 根據本發明的另一個方面,半導體元件包括一半導體 晶片、一淺溝槽隔離區以及一多閘式電晶體。淺溝槽隔離 區在半導體晶片上。多閘式電晶體位於鄰近淺溝槽隔離區 的半導體晶片上面。多閘式電晶體包括一主動區、一閘介 電層以及閘電極。此主動區在一第一方位的結晶平面中具 9 200529434 16120pif.doc 有一上表面和側表面,其中主動區具有一第一方向。閘介 電層形成在主動區的上表面和侧表面上。閘電極形成在閘 介電層上,並且閘電極與主動區垂直對準,因此電流以第 一方向流動。 第一方位的結晶平面可以是{10 0}結晶平面。此第一方 向可以是一 <1〇〇>結晶方向。 此半導體晶片可以具有一定向指示器,指示一<1〇〇> 結晶方向。主動區可以與定向指示器成45度角對準。 主動區的上表面和側表面的交叉面可以是彎曲的。上 表面和側表面的交叉面曲率半徑至少是閘介電層厚度的 4.5 倍。 淺溝槽隔離區的較低部分可以包含一介電材料。 根據本發明的另一方面,提供了一種製造半導體元件 的方法。在此方法中,提供了 一半導體晶片,並且在半導 體晶片上形成一多閘式電晶體。多閘式電晶體的形成包括 形成一主動區,此主動區在一第一方向的結晶層中具有一 上表面和側表面,並確定主動區的方向為一第一方向。閘 介電層形成在主動區的上表面和侧表面上◦通道形成於主 動區的上表面和側表面。在相對於通道的閘介電層上形成 閘電極,並且閘電極與主動區垂直對準。 在{100}結晶平面形成具有上表面和側表面的主動 區。主動區可以在〈100〉結晶方向確定方向。 半導體晶片可以具有一方位指示器,指示<110>結晶 方向,並且主動區可以與方位指示器成45度角對準。 200529434 16120pif.doc 主動區的上表面和側表面的交叉面可以是彎曲的。上 表面和側表面的交叉面曲率半徑至少是閘介電層厚户 4·5倍。 曰又勺 根據本發明的另一個方面,提供了一種形成一 s〇i元 t的ί法。在此方法巾,在―第—方向形成具有第一方位 指不器的支撐基底。一 SOI層形成於支撐基底的上方,並 且在-第二方向具有一第二方位指示器。一多間式電晶體 形成於SOI層上。多閘式電晶體的形成包括形成一具有一 上表面和側面的一主動區,其中主動區與第二方向成乜 度角對準。通道形成於主動區的上表面和側表面。形成對 應於该通道的閘電極,並與主動區垂直對準。 f-實施例中,第-方向和第二方向可叹相同的, 或者弟一方向與第二方向成45度角。 形成SOI層的方法可以包括形成一掩埋氧化層,接著 在掩埋氧化層上形成表面層m層可以定義第二 2。第-方向和第二方向可以是相同的,或者第一方向 與弟二方向成45度角。 ,_}結晶平面形成具有上表面和側表面的主動 q。乐二方向可以是<100>結晶方 向在<100>結晶方向。 /、甲主紅確疋方 主動區的上表面和側表面的交又面可以是彎曲的。上 面曲率半徑可以形成的至少是該問介 是層厚度的4.5倍。 在具有上表面和側表面的f曲交叉面的主動區的形成 200529434 ,’在SOI層形成—緩衝氧化層。在緩 =定義氮r夕層和緩衝氧化層綱爾二 1 了
路 主動區。801層被氧化而形成一氧化S0I 層。利用罩幕對氧化層和 氧化層被清層進仃朗。氮化石夕層和 氧化声產生氧化S01層的步驟可以在 :彎以形成主動區的顺 具有主動圖d 的步驟可以進-步包括對準- 择 回木勺光罩,此光罩與SOI層的第-方 光罩與⑽層的第丄成4=主=案的光罩’此 可以包括氧化暴露的主動區。械閘電極的步驟 另-=發:r:r物形成一半導體元件的 晶片上形成一淺溝竿隔離區1半導體晶片。在半導體 隔離區形成—多閘式電曰二。體晶片上接近淺溝渠 二成具有上表面和側表面的主 閘介電声上幵二if 上形成一閘介電層。在 二形成閘_’並且閘電極與主動區垂直對準。 方&、t位的結晶平面可以如_}結晶平面形成。第-方向可以是<1〇0>結晶方向。 战弟 動區可以卩边著一上表面和側表面的蠻曲六 ;的:=側表面的交又面曲率半徑至少是: 晶 半導體晶片上的一方位指示器可以指示一 <110>社 12 2005概 :向。主動區可以罪將一光罩與方位指 以靠對準-光罩與方位指示= ί,此t罩諸指示11成45度角的綠具有<110>定 向的圖案作用樣式。 用極可以依序形成。淺溝渠隔離區可以 用,丨电材料填充、成溝渠隔離區的較低部分來形成。 根據本發明,—三閘式電晶體的-主動區由定位通道 2有一方向形成,此三閑式電晶體的一主動二 ^-{1_#晶平面上的—上表面和側表面,並且允許電 =沿<>方向大量流動。這種方法可以減少在三問電晶 如區別於在_}結晶平面上形成的電 /ν、口日日十面上形成的電 /、中在{ 10}結晶平面的側表面上不存在 ί面可以被—主動區減輕,此主動區在上表面和側 的=2。由於這些原因,可以實現顯著地降低 易憎ΐίΓΓ之上述和其他目的、特徵和優點能更明顯 明如下。^寺舉較佳貫施例,並配合所附圖式,作詳細說 件σ、1王部的不同視圖中的相同參考符號代表同-部 圖著重間述本發明的原理,而不是比例。在這 二圖中,朕層厚度為了清楚被放大了。 【實施方式] -層ίϋ的詳纟1,中’只要提及—層或結構如“在”另 構^上"尤之上,第一層或結構可以直接在第二層或結 ,或可以有其他插入層或者結構。 13 20052m 圖2A包含一根據本發明一實施例的一三閘式電晶體 /不意斜視圖。電晶體2〇〇包括一主動區21〇,一閘介 =層240,以及一閘電極23〇。三閘式電晶體2〇〇在一半導 = 曰片(未圖示)之上形成。在一實施例中,三閘式電晶 體疋-P型MOSFET。主動區21〇可以利用臺祕刻(mesa etch)對半導體晶片進行蝕刻,以形成一臺地-類型 ㈨eswype)圖案。主動區具有一上表面212和側表面以^ φ 母個上表面和側表面在一結晶平面上形成,這些表面描述 了石夕原子平面相對主結晶軸線的方位。 圖2B包含一圖2A的三閘式電晶體沿圖2A的Π-Π, 軸的一示意橫截面圖。參考圖2Β,進一步描述三閘式電晶 體200。由於主動區是一臺地型形式,主動區包括在其上 表面和側表面的通道。通道220包括形成於主動區21〇中 的一第一通道區222,一第二通道區224,以及一第三通道 區226。第一通道區222形成於主動區的上表面上。第二 和第三通道區224、226形成於主動區210的側表面上。 • 閘電極230包括一對應於第一通道區222的第一閘電 極232,以及分別對應於第二和第三通道區224、226的第 二和第三閘電極234、236。 根據本發明,在圖2Α和圖2Β中的元件200中,藉由 通道220在一<100>溝渠方向定向,主動區上表面212在 一 {100}結晶平面上,主動區側表面214在{1〇〇}結晶平面 上,其中電流沿<1〇〇>通道方向大量流動。如此,形成於 一 {100}結晶平面上的上表面和側平面可以減少ΝΒΤΙ的 14 20052雕 降低,與形成於{110}結晶平面上的側平面不同,因此,位 於一 {100}表面上的三閘式電晶體的側面通道比位於{110} 表面上具有更小的表面凹陷密度。 圖3包含一在其上形成圖2A和圖2B中的三閘式電晶 體的半導體晶片的一示意頂視圖。參考圖3,三閘式電晶 體200形成在半導體晶片400的一結晶平面{100}上。半導 體晶片400具有一定向凹槽402,作為指示一<110>結晶方 向的標記。如已熟知,定向凹槽402也可以是一形成在晶 II 片400邊緣的平面。當主動區210是在其上表面和側表面 具有{100}結晶平面的臺地-類型圖案時,因為多閘式電晶 體的主動區210的結晶方向是<110>結晶方向,因此通道 區自動具有{100}結晶平面。主動區210可以相對於定向凹 槽402旋轉45度角,如圖3中所示,因此主動區210沿 <100>結晶方向定位。閘電極保持垂直於主動區對準,因 此電流可以在閘式電晶體(未圖示)的源極/汲極之間沿 <100>結晶方向大量流動。 • 藉由相對定向凹槽402使主動區旋轉45度,在主動區 210和定向凹槽402之間存在相對關係。這可以藉由形成 一罩幕來達成(未圖示),此罩幕具有一相對於半導體晶片 400的定向凹槽402旋轉45度的主動區圖案,並且通常在 微影製程中此罩幕和晶片對準形成主動區。作為選擇,一 通常具有一<11〇>方向的主動區圖案的罩幕,對準得能夠 相對於晶片上的定向凹槽旋轉45度,在微影製程中,可以 在一般罩幕和半導體晶片之間建立一 45度旋轉關係。在任 15 200529434 隋况下,在最後的主動區和半導體晶片之間建立了一 45 度旋轉關係。 圖4包含一根據本發明另一實施例的包括一三閘式電 晶體的SOI元件的_示意頂視圖。在圖4中,一第一晶片, 如石夕支撑基底510。接著,一第二晶片,如s〇I層520, 在矽支撐基底510的定向凹槽512相同的<11〇>方向上形 成有一定向凹槽522。矽支撐基底510和s〇I層520可以 彼此相互連接。一主動區21〇和一閘電極23〇形成在s〇i 層520上。當SOI層520上的<ι10>定向凹槽522在同石夕 支撐基底510的<1104向凹槽512 一樣的方向對準時, 主動區210能夠相對於<11〇>定向凹槽旋轉45度,從而電 流在<100>方向流動,如圖4所示。這可靠形成一罩幕來 貫現,例如一光罩(未圖示),此罩幕具有一相對於s〇I 層520的定向凹槽522可旋轉45度的主動區圖案。作為選 擇’可以在用於形成主動區52()的微影製程中,通過將一 般的罩幕(未圖示)從<110>定向凹槽522旋轉45度對準 鲁到S01層520來實現,而此罩幕具有一<;11〇>定向主動區。 在任一情況下,作為結果的主動區21〇將被製造得相對矽 支撐基底510的<11〇>定向凹槽512可以旋轉衫度。 圖5包含一根據本發明另一實施例的包括_三閘式電 晶體的SOI元件的一示意頂視圖。在此實施例中,一矽支 撐基底610在<110>方向上具有一定向凹槽,並且在 SOI層的<110〉方向形成一具有一定向凹槽622的s〇I層 620。SOI層620與矽支撐基底61〇連接,從而定向凹槽 16 20052943,4 612和622相互之間具有 和閘電極2 3 0的三閘\ ♦度旋轉方向。包括—主動區21 〇 形成,從而此三閘式^晶體在S〇1層㈣的<〉方向 <110>方向對準。 aa體/σ與石夕支樓基底620相同的 因為晶片的可裂特々 沿<110>方向。因此,卷—所以使用這種結構,裂縫通常 時,使電晶體沿通道方:二問式電晶體在<100>方向形成 件橫截面的分裂分报困難。這使得檢查SOI元 展和製造中很重要。由^^難’這在—半導體元件發 片能夠㈣支樓基底的=支撐基底明顯比S〇I層厚,晶 分裂,因此可以在樺截面方向和S01層的<100>方向 形成的電晶體。 分析沿S01層620的·〉方向 圖6A和圖6B闡述了 —勿 - ^ ^ + 體元件的根據本發明的另―::二 電晶體的示意斜視圖,圖6Β VI1。二6Α包含一三問式 沿祕的m-m,軸的—亍土岡6Α的三間式電晶體 上述的圖2Α和圖2Β類:去 圖6Α和圖紐與 -主動區2·,一閘介電=6?晶體2_包括 一命 卞蜍體日日片(未圖不)上形成。在 二歹’ 一閘式電晶體是-種Ρ-類型M0SFET。主動 二二可以如用臺地_半導體晶片的方法形成-臺地-二:木。主動區具有-上表面和側表面214〇。每 ㈣ί面和側表面在—結晶平面上形成,這些表面描述了 '、平面相對主結晶軸線的方位。參考圖6Β,進一步描 17 200529434 16120pif.doc 述此三閘式電晶體2000。由於主動區是一臺地類型圖案, 主動區包含在上表面和側表面的通道。通道區2200包括在 主動區2100上形成的一第一通道區222〇,一第二通道區 2240,以及一第三通道區2260。第一通道區2220形成於 主動區的上表面。第二和第三通道區2240、2260形成於主 動區2100的側表面。 閘電極2300包括一對應於第一通道區2220的第一電 極2320,以及分別對應於第二和第三通道區2240、2260 的第二和第三電極2340、2360。 根據本發明,在圖6A和圖6B中,藉由使通道區2200 在一<100>通道方向定向,其中電流沿<1〇〇>通道方向大量 流動,主動區2100的上表面2120在一 {100}結晶面上,並 且主動區2100的側表面2140在{100}結晶面上。如此,在 一 {100}結晶面形成的上表面和側表面能夠減少NBTI的 降低’如區別於在{110}結晶平面上形成的電晶體,因為在 一 {100}表面上的三閘式電晶體的側面通道比一 {110}表面 上的具有更小的表面凹陷密度。 如圖6A和圖6B所示,在此實施例中,三閘式電晶體 包括主動區2100,主動區2100具有一圓角3160,用以防 止電場集中到主動區2100的角上的閘介電層2400。 圖7包含一圖6A和圖6B中的元件的電場相對角半徑 關係的圖表。參考圖7中圖表,計算主動區的角部分的電 場ER ’並與主動區的平面部分的電場Ep相對照。例如在 一假設下計算在平面部分的電場,假設一平行板金屬-絕緣 20052祖 體-金屬(MIM)電容器,假設曲率半徑變大。由於曲率“ 徑的變大,在角部分的電場Er接近在平面部分的電場这半 由此說明了曲率半徑至少比閘介電層2400厚度大4 $ P ° 例如,當閘介電層2400的氧化物厚度是L3nm,主動區^ ° 曲率半徑必須至少是6nm,以減少電場集中效應。如^的 在角上電%集中效應被降低大約10〇/〇,並且完全達至 部分的電場Ep。 ”面 圖8A和圖8B顯示了根據本發明另一實施例,在一大 石夕基底亡形成的-三閘式電晶體。圖8A包含—根據本發 明另一實施例的三閘式電晶體的示意斜視圖,而圖8b包 含一圖8A的三閘式電晶體沿圖8A的IV-IV,軸的一示意橫 截面圖。參考圖8A和圖8B,形成一大矽晶片7〇〇。^ = 矽晶片700上形成一淺溝渠隔離(STI)區75〇。一三閘式 電晶體包括-主動區710和閉電極73〇,而且,此三問式 電晶體形成在STI區750上。在主動區谓的上表:712 和側表面714上形成一閘介電層74〇。在閘介電層74〇上 的閘電極730被對準成垂直於主動區71〇。 在此實施例巾,主動區71〇和STI區75〇透過餘刻大 矽晶片700而被定義出來。大石夕晶片700的主表面且有-{1〇曰〇}結晶面。主動區710具有一<100>結晶方向。由於大 f晶片具有-{100}結晶平面’而且主動區具有一〈⑽〉結 :方向,因而主動區的上表φ 712和側表面 結晶平面。 \ / 最好在主動區的上表面712和側表面714的交叉面上 20052^43,4 形成-圓角716 ’從而在主動區71〇上形成一曲率抑。 在一實施例中,m區的較低部分被如二氧化石 夕^ 電材料填充。在-實施例中,依序形成閘介電層和間電極。 圖9包含-根據本發明實施例的用於形成一半導體元 件的步驟的流程圖。首先,如步驟810中所示,準備一 基底層。接著,如步驟820中所*,在上表面和側表面上 具有{_結晶面的S0I基底上形成—主動區。接著,如 步驟謂中所示,在主動區的上表面和下表面上形成一間 •介電層。接著,如步驟840中所示,對應於主動區的上表 面和側表面形成一閘電極。 圖到圖10G包含闡述根據本發明實施例的形成一 具有-二閘式電晶體的半導體元件的順序步驟的示意橫截 面圖。如圖10A所示,形成包括一石夕支樓基底9〇2,一掩 埋氧化層904,以及一矽表面層9〇6的結構_。在結構 900上形成一厚度大約5_1〇nm的緩衝氧化層Μ〕。接著, 在緩衝氧化層912上形成—厚度大約丨⑻議的氮化石夕層 • 914。結構900的主表面是一{100}結晶平面方向。在一實 施例中,結構900的矽表面層906與矽支撐基底9〇2連接、, 以致於石夕表面層906的<110>方向以與石夕支撐基底9〇2同 樣的方向對準,其中石夕表面層906和砂支撐基底9〇2在 <11〇>方向。作為選擇,矽表面層906的<110>方向自矽支 撐基底902的<110>方向旋轉45度對準。 如圖10B所不,氮化矽層914和緩衝氧化層912被蝕 刻仗而形成一罩幕,此罩幕包括定義主動區的一氮化矽圖 20 200529434 16120pif.doc 案914a和一緩衝氧化圖案912a。此罩幕定義出 從而在石夕表面層906上主動區具有—結晶方向<1〇〇>。°° 如圖1〇C所示,結構刪被氧化,產生-具有大約 l〇nm氧化物厚度的氧化層,在氧化過程中,氧化㈣ 微進入從氮化矽圖案的邊緣,在氮化矽罩幕91如下的緩衝 =匕層祀a,以形成一鳥嘴形狀922。鳥嘴形狀似確定 在後績步驟中形成的由上表面和側表面的彎曲交又面。
^圖H)D所示,氧化層·和石夕表面層9〇6利用氮化 夕罩幕9Ha進行蝕刻,從而形成一主動矽93〇區。杏形成 具有-<_>方向_表面層9G6時,主㈣%^後 形成具有一 <1〇〇>方向。 、 如圖所示,氮切罩幕914a和鳥嘴形狀922被 β除。由於在氧化階段形成“鳥嘴,,時,活性矽930在其上 表面和側表面的交叉面具有圓活角936。此外,活性矽〃930 的上表面和側表面具有一 {100}定向。 如圖10F所示,活性石夕93〇的表面被氧化,從而形成 一閘介電層940。閘氧化物的厚度大約i 3nm。由一 或ald方法形成閘介電層94G。SiN,高_κ介電材料 它們的合成物可以用於氧化矽的地方。 ^ 如圖10G所示,形成一閘電極950。閘電極mo美有 一大約80nm的厚度。源極/汲極的植入、矽化物、連接形 式以及金屬形成能夠在常規後續步驟中執行, y 閘式電晶體。 战二 如此,藉由選擇電晶體的溝通道方向如<1〇〇>通道方 21 200529434 16120pif.doc 向,達到減少三閘式電晶體内ΝΒΉ的降低。 圖11包含一描述由於ΝΒΤΙ應力造成的電壓閾值變化 與時間進展的關係的對照圖表,ΝΒΉ應力在(1) 一般的具 有一<110>溝渠方向的Ρ-通道三閘式電晶體,以及(2)平 面電晶體。在一<11〇>方向,通常的三閘式電晶體比平面 電晶體具有一顯著大的閾值電壓變化。如上所述,較高的 變化是來自於於三閘式電晶體的{110}側表面。閾值電壓變 化的顯著的不同能夠造成元件壽命的顯著提高。 圖12包含一由具有一<110>通道方向的Ρ通道三閘式 電晶體與平面電晶體由於ΝΒΤΙ應力造成的電壓閾值變化 與應力閘式電壓關係的對照圖表。 圖13包含一由具有一<110>通道方向的Ρ通道三閘式 電晶體與平面電晶體由於ΝΒΤΙ應力造成的閾值電壓變化 與應力溫度關係的對照圖表。 圖12和圖13包含顯示通常三閘式電晶體的ΝΒΉ造 成的閾值電壓變化的側表面成分的圖表。由於一般的具有 {110}結晶方向的三閘式電晶體的側表面,一般具有<11〇> 通道方向的三閘式電晶體比平面電晶體具有一較高的閾值 變化。 圖14包含一顯示本發明帶來的改善的ΝΒΤΙ的圖表。 藉由改變三閘式電晶體的主動區的通道方向從<11〇>到 <100>,側通道表面從{110}表面改變到{100}表面,與主動 區邊緣半徑控制一起,造成與一般的<11〇>三閘式電晶體 及平面電晶體相比一較小的閾值電壓變化,並且改善ΝΒΤΙ 22 200529434 16120pif.doc 的降低。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 和範圍内,當可作些許之更動與潤飾,因此本發明之保護 範圍當視後附之申請專利範圍所界定者為準。 【圖式簡早說明】 圖1A包含一通常三閘式電晶體的一示意斜視圖。 圖1B包含圖1A的通常三閘式電晶體沿圖1A中的M’ 軸的示意橫截面圖。 圖2A包含一根據本發明一實施例的一三閘式電晶體 的一示意斜視圖。 圖2B包含一圖2A的三閘式電晶體沿圖2A的ΙΙ-ΙΓ 轴的一示意橫截面圖。 圖3包含一在其上形成三閘式電晶體的半導體晶片的 一示意頂視圖。 圖4包含一根據本發明另一實施例的包括一三閘式電 晶體的SOI元件的一示意頂視圖。 圖5包含一根據本發明另一實施例的包括一三閘式電 晶體的SOI元件的一示意頂視圖。 圖6A包含一根據本發明另一實施例的三閘式電晶體 的示意斜視圖。 圖6B包含一圖6A的二閘式電晶體沿圖6A的III-III’ 軸的一示意橫截面圖。 圖7包含一圖6A和圖6B中的元件的電場相對角半徑 23 200529434 16120pif.doc 關係的圖表。 圖8A包含一根據本發明另一實施例的三閘式電晶體 的示意斜視圖。 圖8B包含一圖8A的三閘式電晶體沿圖8A的iV-IV, 輛的一示意橫截面圖。 圖9包含根據本發明實施例的用於形成一半導體元件 的步驟的一流程圖。 鲁 圖10A到圖1〇G包含闡述根據本發明實施例的形成一 具有一二閘式電晶體的半導體元件的順序步驟的示意橫截 面圖。 卞圖11包含一由具有一<110>通道方向的p通道三閘式 電晶體與平面電晶體由於NBTI應力造成的電壓閾值變化 輿時間進展關係的對照圖表。 。圖12包含一由具有一<11〇〉通道方向的P通道三閘式 電晶體與平面電晶體由於NBTI應力造成的電壓閣值變化 ^ 與應力閘式電壓關係的對照圖表。 圖13包含一由具有一<110>通道方向的p通道 ,晶體與平面電晶體由於NBTI應力造成的閾值電; 與應力溫度關係的對照圖表。 又儿 圖14包含一闡述本發明NBTI結果的圖表。 【主要元件符號說明】 10、210、2100、710 :主動區 12、212、2120、712 :上表面 14、214、2140、714 :側表面 24 200529434 16120pif.doc 30、230、2300、730、950 :閘電極 40、240、2400、740、940 :閘介電層 200、2000 :電晶體 220、2200 :通道 222、2220 :第一通道區 224、2240 :第二通道區 226、2260 :第三通道區 232、2320 :第一閘電極 234、2340 :第二閘電極 236、2360 :第三閘電極 400 :半導體晶片 402、512、522、612、622 :定向凹槽 510 :支撐基底 520 :絕緣層上覆矽元件 610 :矽支撐基底 620 :絕緣層上覆矽層層 700 :大矽晶片 750 :淺溝渠隔離區 900 :結構 902 :矽支撐基底 904 :掩埋氧化層 906 :石夕表面層 912 :緩衝氧化層 912a :緩衝氧化圖案 25 200529434 16120pif.doc 914 :氮化矽層 914a :氮化矽罩幕 920 :氧化層 922 :鳥嘴形狀 930 :主動矽 936 :圓活角3160 :圓角
26

Claims (1)

  1. 200529434 16120pif.doc 十、申清專利範圍: L種半導體元件,包括: 一半導體晶片;以及 電晶體^式電晶體’形成在該半導體晶片上,該多問式 動區,具有一上表面和一側表面,其中該上 ^ 側表面形成在一第-方位咖orientation)的結 曰曰平面上二並2動區位於-第-方向(first direction)上; 間介電層’位在主動區的該上表面和該側表面 上, 中;以及夕數個通逼’位在主動區的該上表面和該側表面 對庳,並:婁:::甲:電極’位在該閘介電層上與該些通道相 該第-方向流動。垂直鮮,而使電流在 2.如申請專利範圊镇 弟項所述之半導體元件,其中該 弟方位的結晶平面係{100}結晶平面。 第-方所述之半導體元件,其中該 半導之半導體元件,其中該 並且其中該_㈣於該_====向。 5.如申請專利笳囹筮】 μ成度用对平 主動巴的$上>—/項所述之半導體元件,其中該 主能的社表面和該側表面的蚊面係彎曲的。 27 200529434 16120pif.doc 6·如申請專利範圍第5項所述之半導體元件,其中今 上表面和該側表面的交叉面曲率半徑係該閘介電屛二 的至少4·5倍。 θ予度 勹才 種、巴、、彖層上覆石夕(Silicon On Insulator,SOI)元件, 一支樓基底,在i —方向上具有 1緣層1_層,在該支撐基 == • -多:式ΐ::向上具有一第二方位指示器;以及 間式電晶體ϋ曰體’形成在該絕緣層上覆石夕層上,該多 卜主動區,在該多閘式電晶體内,該主動巴且古 二表面和-側表面,其中該主動區相對”;動;;有 45度角對準; /;L*邳對於该弟二方向成 表面中形成於該主動區之該上表面和該側 鲁區垂直對極’與該些通道相對應,且與該主動 8.如申請專利笳囹 On Insulator,剛元 項所述—之絕緣層上覆石夕(Silic〇n 同。 ’其中该第一方向和該第二方向相 9·^請專利範固第7項所述之 On Insulator, SOI)亓从 曰上復發(Silicon 向成45度。凡件,其中該第一方向相對於該第二方 ίο.如申請專利範圍第 弟項所述之絕緣層上覆矽 28 200529431 (Silicon On Insulator,SOI)元件,其中該主動區在{100}結晶 平面中具有該上表面和該侧表面。 11. 如申請專利範圍第7項所述之絕緣層上覆矽 (Silicon On Insulator,SOI)元件,其中該第二方向係一 <110>結晶方向,並且其中該主動區對準在該<100>結晶方 向。 12. 如申請專利範圍第7項所述之絕緣層上覆矽 (Silicon On Insulator,SOI)元件,其中該主動區的該上表面 和該側表面的交叉面係彎曲的。 13. 如申請專利範圍第12項所述之絕緣層上覆矽 (Silicon On Insulator, SOI)元件,其中該上表面和該側表面 的交叉面曲率半徑至少係該閘介電層之厚度的至少4.5 倍。 14. 一種半導體元件,包括: 一半導體晶片; 一淺溝渠隔離區,在該半導體晶片上;以及 一多閘式電晶體,在該半導體晶片上靠近該淺溝渠隔 離區,該多閘式電晶體包括: 一主動區,具有一上表面和一側表面,其中該上 表面和該側表面形成在一第一方位的結晶平面上,並且其 中該主動區具有一第一方向; 一閘介電層,形成於該主動區的該上表面和該側 表面上;以及 多數個閘電極,形成於該閘介電層上,並且該些 29 200529434 16120pif.doc 閘電極與該主動區垂直對準,而使電流在該第一方向流動。 15. 如申請專利範圍第14項所述之半導體元件,其中 該第一方位的結晶平面係{100}結晶平面。 16. 如申請專利範圍第14項所述之半導體元件,其中 該第一方向係一 <1〇〇>結晶方向。 17. 如申請專利範圍第14項所述之半導體元件,其中 該半導體晶片包括一^定向指不裔’指不該< 11 〇〉結晶方 向,並且其中該主動區相對於該定向指示器成45度角對 準。 1K如申請專利範圍第14項所述之半導體元件,其中 該主動區的該上表面和該側表面的交叉面係彎曲的。 19. 如申請專利範圍第18項所述之半導體元件,其中 該上表面和該侧表面的交叉面曲率半徑係該閘介電層之厚 度的至少4.5倍。 20. 如申請專利範圍第14項所述之半導體元件,其中 該淺溝渠隔離區的一較低部分包含有介電材料。 21. —種製造絕緣層上覆矽元件的方法,包括: 在一第一方向形成一支樓基底’該支樓基底具有一第 一方位指示器; 在該支撐基底的上方形成一絕緣層上覆矽層,該絕緣 層上覆矽層在一第二方向具有一第二方位指示器;以及 在該絕緣層上覆矽層上形成一多閘式電晶體,該多閘 式電晶體的形成方法包括: 形成一主動區,該主動區具有一上表面和一側表 30 200529434 16120pif.doc 面,並且該主動區與該第二方向成45度角對準; 在該主動區的該上表面和該侧表面中形成多數個 通道;以及 形成對應於該些通道的多數個閘電極,且該些閘 電極與該主動區垂直對準。 22. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中形成該絕緣層上覆矽層的方法包括: 形成一掩埋氧化層;以及 在該掩埋氧化層上形成一石夕表面層。 23. 如申請專利範圍第22項所述之製造絕緣層上覆矽 元件的方法,其中該矽表面層定義該第二方向。 24. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中該第一方向和該第二方向相同。 25. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中該第一方向相對於該第二方向成45度。 26. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中該主動區在{100}結晶平面上形成有該上 表面和該側表面。 27. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中該第二方向係<11〇>結晶方向,並且該 主動區定位在該<1〇〇>結晶方向上。 28. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中該主動區的該上表面和該側表面的一交 叉面係彎曲的。 31 200529434 16120pif.doc 29. 如申請專利範圍第28項所述之製造絕緣層上覆矽 元件的方法,其中該上表面和該側表面的交叉面曲率半徑 係該閘介電層之厚度的至少4.5倍。 30. 如申請專利範圍第28項所述之製造絕緣層上覆矽 元件的方法,其中形成具有該上表面和該側表面的彎曲的 該交叉面的該主動區的方法包括: 在該絕緣層上覆矽層上形成一緩衝氧化層; 在該緩衝氧化層上形成一氮化砍層; 触刻該氣化石夕層和該緩衝氧化層以形成一罩幕; 用該罩幕定義該主動區; 氧化該絕緣層上覆碎層而形成一氧化層; 使用該罩幕對該氧化層和該石夕表面層進行#刻;以及 移除該氮化矽層和該氧化層並暴露出該主動區。 31. 如申請專利範圍第30項所述之製造絕緣層上覆矽 元件的方法,其中氧化該絕緣層上覆矽層將該氧化層形成 一鳥嘴形狀以產生該主動區的該上表面和該側表面的彎曲 的該交叉面。 32. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中形成該主動區的方法更包括與該絕緣層 上覆矽層的該第二方向成45度角對準一光罩。 33. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中形成該主動區的方法更包括在該第二方 向對準一光罩,該光罩在與該第二方向成45度角的方位具 有一 <110>定向的主動圖案。 32 200529434 16120pif.doc 34. 如申請專利範圍第21項所述之製造絕緣層上覆矽 元件的方法,其中形成該閘電極的方法包括氧化暴露的該 主動區。 35. —種形成半導體元件的方法,包括: 形成一半導體晶片; 在該半導體晶片上形成一淺溝渠隔離區;以及 在該半導體晶片上靠近該淺溝渠隔離區形成一多閘式 電晶體,形成該多閘式電晶體的方法包括: 在一第一方位的一結晶平面上形成具有一上表面 和一側表面的一主動區; 在該主動區的該上表面和該側表面上形成一閘介 電層;以及 在該閘介電層上形成多數個閘電極,並且該些閘 電極與該主動區垂直對準。 36. 如申請專利範圍第35項所述之形成半導體元件的 方法,其中該第一方位的該結晶平面的形成方法係與{100} 結晶平面的形成方法相同。 37. 如申請專利範圍第35項所述之形成半導體元件的 方法,其中該第一方向係<1〇〇>結晶方向。 38. 如申請專利範圍第35項所述之形成半導體元件的 方法,其中該主動區的該上表面和該側表面的交叉面係彎 曲的。 39. 如申請專利範圍第38項所述之形成半導體元件的 方法,其中該上表面和該側表面的交叉面曲率半徑至少係 33 200529434 16120pif.doc 該閘介電層之厚度的至少4.5倍。 40. 如申請專利範圍第35項所述之形成半導體元件的 方法,其中該半導體晶片包括一方位指示器,該方位指示 器指示一<11〇>結晶方向,以及其中形成該主動區的方法 包括將一光罩與該方位指示器成45度角對準。 41. 如申請專利範圍第35項所述之形成半導體元件的 方法,其中該半導體晶片包括一方位指示器,該方位指示 器指示該<11〇>結晶方向,以及其中形成該主動區的方法 包括對準一光罩與該方位指示器,該光罩在與該方位指示 器成45度角的方位具有一<110>定向的主動圖案。 42. 如申請專利範圍第35項所述之形成半導體元件的 方法,其中該閘介電層和該些閘電極係依序形成。 43. 如申請專利範圍第35項所述之形成半導體元件的 方法,其中形成該淺溝渠隔離區的方法包括以介電材料填 充該淺溝渠隔離區的較低部分。 34
TW094103563A 2004-02-20 2005-02-04 Semiconductor device having a triple gate transistor and method for manufacturing the same TWI301325B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020040011328A KR100585131B1 (ko) 2004-02-20 2004-02-20 반도체 소자 및 그 제조 방법
US11/024,616 US7339213B2 (en) 2004-02-20 2004-12-29 Semiconductor device having a triple gate transistor and method for manufacturing the same

Publications (2)

Publication Number Publication Date
TW200529434A true TW200529434A (en) 2005-09-01
TWI301325B TWI301325B (en) 2008-09-21

Family

ID=34858768

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094103563A TWI301325B (en) 2004-02-20 2005-02-04 Semiconductor device having a triple gate transistor and method for manufacturing the same

Country Status (3)

Country Link
US (5) US7339213B2 (zh)
KR (1) KR100585131B1 (zh)
TW (1) TWI301325B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104051539A (zh) * 2013-03-15 2014-09-17 格罗方德半导体公司 形成FinFET半导体设备的低缺陷取代鳍部的方法及其所产生的设备

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100585131B1 (ko) 2004-02-20 2006-06-01 삼성전자주식회사 반도체 소자 및 그 제조 방법
US20060226453A1 (en) * 2005-04-12 2006-10-12 Wang Everett X Methods of forming stress enhanced PMOS structures
US7253043B2 (en) * 2005-06-14 2007-08-07 Texas Instruments Incorporated Short channel semiconductor device fabrication
KR100720510B1 (ko) * 2005-11-18 2007-05-22 동부일렉트로닉스 주식회사 반도체 소자의 트랜지스터 및 그 형성방법
KR100792384B1 (ko) 2005-12-27 2008-01-09 주식회사 하이닉스반도체 5 채널 핀 트랜지스터 및 그 제조 방법
US7566949B2 (en) * 2006-04-28 2009-07-28 International Business Machines Corporation High performance 3D FET structures, and methods for forming the same using preferential crystallographic etching
JP2007329295A (ja) * 2006-06-08 2007-12-20 Hitachi Ltd 半導体及びその製造方法
US7569857B2 (en) * 2006-09-29 2009-08-04 Intel Corporation Dual crystal orientation circuit devices on the same substrate
JP5010310B2 (ja) * 2007-02-28 2012-08-29 株式会社東芝 半導体装置の製造方法および半導体装置
US7939862B2 (en) * 2007-05-30 2011-05-10 Synopsys, Inc. Stress-enhanced performance of a FinFet using surface/channel orientations and strained capping layers
KR101511933B1 (ko) * 2008-10-31 2015-04-16 삼성전자주식회사 핀 전계 효과 트랜지스터의 제조방법
US8853762B2 (en) * 2008-11-25 2014-10-07 Taiwan Semiconductor Manufacturing Co., Ltd. Structure for protecting metal-insulator-metal capacitor in memory device from charge damage
JP2010199161A (ja) * 2009-02-23 2010-09-09 Renesas Electronics Corp 半導体集積回路装置及びその製造方法
US20110101442A1 (en) 2009-11-02 2011-05-05 Applied Materials, Inc. Multi-Layer Charge Trap Silicon Nitride/Oxynitride Layer Engineering with Interface Region Control
US20120286402A1 (en) * 2011-05-12 2012-11-15 Chin-Te Kuo Protuberant structure and method for making the same
US8975107B2 (en) * 2011-06-16 2015-03-10 Infineon Techologies Ag Method of manufacturing a semiconductor device comprising a membrane over a substrate by forming a plurality of features using local oxidation regions
US8629038B2 (en) * 2012-01-05 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with vertical fins and methods for forming the same
US9287179B2 (en) * 2012-01-19 2016-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Composite dummy gate with conformal polysilicon layer for FinFET device
US20130320453A1 (en) * 2012-06-01 2013-12-05 Abhijit Jayant Pethe Area scaling on trigate transistors
US9263586B2 (en) 2014-06-06 2016-02-16 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum well fin-like field effect transistor (QWFinFET) having a two-section combo QW structure
KR102280266B1 (ko) 2014-08-29 2021-07-22 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판 및 이를 채용한 유기 발광 표시 장치
JP6547702B2 (ja) 2016-07-26 2019-07-24 信越半導体株式会社 半導体装置の製造方法及び半導体装置の評価方法
US10680102B2 (en) * 2018-09-27 2020-06-09 International Business Machines Corporation Reduction of top source/drain external resistance and parasitic capacitance in vertical transistors
CN111697048A (zh) * 2019-03-13 2020-09-22 北京大学 一种提高FinFET器件抗总剂量辐照性能的方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02130852A (ja) 1988-11-11 1990-05-18 Hitachi Ltd 半導体装置
US20020011612A1 (en) * 2000-07-31 2002-01-31 Kabushiki Kaisha Toshiba Semiconductor device and method for manufacturing the same
JP2002118255A (ja) 2000-07-31 2002-04-19 Toshiba Corp 半導体装置およびその製造方法
DE10131276B4 (de) 2001-06-28 2007-08-02 Infineon Technologies Ag Feldeffekttransistor und Verfahren zu seiner Herstellung
KR100431489B1 (ko) * 2001-09-04 2004-05-12 한국과학기술원 플래쉬 메모리 소자 및 제조방법
US6967351B2 (en) * 2001-12-04 2005-11-22 International Business Machines Corporation Finfet SRAM cell using low mobility plane for cell stability and method for forming
US6657259B2 (en) * 2001-12-04 2003-12-02 International Business Machines Corporation Multiple-plane FinFET CMOS
KR100458288B1 (ko) 2002-01-30 2004-11-26 한국과학기술원 이중-게이트 FinFET 소자 및 그 제조방법
JP3782021B2 (ja) 2002-02-22 2006-06-07 株式会社東芝 半導体装置、半導体装置の製造方法、半導体基板の製造方法
US6642090B1 (en) * 2002-06-03 2003-11-04 International Business Machines Corporation Fin FET devices from bulk semiconductor and method for forming
US6770516B2 (en) * 2002-09-05 2004-08-03 Taiwan Semiconductor Manufacturing Company Method of forming an N channel and P channel FINFET device on the same semiconductor substrate
US6794718B2 (en) * 2002-12-19 2004-09-21 International Business Machines Corporation High mobility crystalline planes in double-gate CMOS technology
US6885055B2 (en) * 2003-02-04 2005-04-26 Lee Jong-Ho Double-gate FinFET device and fabricating method thereof
US6867433B2 (en) * 2003-04-30 2005-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor-on-insulator chip incorporating strained-channel partially-depleted, fully-depleted, and multiple-gate transistors
KR100585131B1 (ko) 2004-02-20 2006-06-01 삼성전자주식회사 반도체 소자 및 그 제조 방법
US7291886B2 (en) * 2004-06-21 2007-11-06 International Business Machines Corporation Hybrid substrate technology for high-mobility planar and multiple-gate MOSFETs
US7042009B2 (en) * 2004-06-30 2006-05-09 Intel Corporation High mobility tri-gate devices and methods of fabrication
US7230287B2 (en) * 2005-08-10 2007-06-12 International Business Machines Corporation Chevron CMOS trigate structure
US20070063306A1 (en) * 2005-09-22 2007-03-22 Intel Corporation Multiple crystal orientations on the same substrate

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104051539A (zh) * 2013-03-15 2014-09-17 格罗方德半导体公司 形成FinFET半导体设备的低缺陷取代鳍部的方法及其所产生的设备
US9614058B2 (en) 2013-03-15 2017-04-04 Globalfoundries Inc. Methods of forming low defect replacement fins for a FinFET semiconductor device and the resulting devices
TWI675484B (zh) * 2013-03-15 2019-10-21 格羅方德半導體公司 形成鰭式場效電晶體半導體設備之低缺陷取代鰭部的方法及其所產生之設備

Also Published As

Publication number Publication date
US8710555B2 (en) 2014-04-29
US20080211022A1 (en) 2008-09-04
US9123811B2 (en) 2015-09-01
TWI301325B (en) 2008-09-21
US20120168827A1 (en) 2012-07-05
US8159006B2 (en) 2012-04-17
US20140117414A1 (en) 2014-05-01
US7339213B2 (en) 2008-03-04
US20050184283A1 (en) 2005-08-25
US20120168828A1 (en) 2012-07-05
KR100585131B1 (ko) 2006-06-01
KR20050082763A (ko) 2005-08-24

Similar Documents

Publication Publication Date Title
TW200529434A (en) Semiconductor device having a triple gate transistor and method for manufacturing the same
TWI222711B (en) Chip incorporating partially-depleted, fully-depleted and multiple-gate transistors and method of fabricating the multiple-gate transistor
TWI246168B (en) Multi-structured Si-fin and method of manufacture
CN2704927Y (zh) 可同时具有部分空乏晶体管与完全空乏晶体管的芯片
KR100911743B1 (ko) 반도체 디바이스 및 이의 제조 방법
JP5009611B2 (ja) Finfetデバイス中の構造を形成する方法
CN103348481B (zh) 具有完全硅化的鳍片的鳍片fet结构
US20070187682A1 (en) Semiconductor device having fin-type effect transistor
CN104124174B (zh) 半导体结构及其形成方法
JP2005236305A (ja) トリプルゲートトランジスタを有する半導体素子及びその製造方法
WO2011066730A1 (zh) 混合晶向反型模式全包围栅cmos场效应晶体管
CN1095860A (zh) 制造绝缘体上的硅结构的半导体器件的方法
JP2005251873A (ja) 半導体集積回路およびその製造方法
CN103956338B (zh) 一种集成u形沟道器件和鳍形沟道器件的集成电路及其制备方法
WO2011066729A1 (zh) 混合材料反型模式圆柱体全包围栅cmos场效应晶体管
WO2011066728A1 (zh) 混合材料积累型全包围栅cmos场效应晶体管
WO2005020325A1 (ja) 半導体装置及びその製造方法
CN109817721B (zh) 半导体器件及其制造方法及包括该器件的电子设备
CN104347508B (zh) 半导体结构及其形成方法
JP5444176B2 (ja) 半導体装置
US20130292779A1 (en) Semiconductor device and semiconductor device production process
JP2007165780A (ja) 半導体装置
JP4377749B2 (ja) 半導体装置
RU2312422C2 (ru) Способ изготовления самосовмещенного планарного двухзатворного моп-транзистора на кни подложке
WO2014036676A1 (zh) 多次可编程半导体器件及其制造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees