玖、發明說明: 【發明所屬之技術領域】 本發明係關於使用液晶、有機EL材料、無機EL材料等之 顯示媒體之主動矩陣基板,及具備主動矩陣基板之顯示裝 置。進一步詳細而言,本發明係關於具備數個顯示面板之 顯示裝置上使用之主動矩陣基板及具備數個顯示面板之顯 示裝置。 【先前技術】 近年來,於行動電話等之顯示裝置中如具備兩片顯示面 板之雙面板式者開始晋及。圖2 5中顯示其一種範例。如圖2 5 所示,雙面板式之顯示裝置181包含:主面板182及子面板 183 〇 主面板182包含·在基板上設有薄膜電晶體(TFT:
TranSistor)192之TFT基板184 ;與該TFT基板184相對之相對 基板185,及作為夾在基板ι84與相對基板185之間之顯 不士木體之液晶層(LC)194。 TFT基板1 84LL設有數條閘極匯流線1 88與數條源極匯流線 1 8 9。於該閘極匯流線1 μ與源極匯流線1 $ 9之交叉部近旁配 置有丁卩丁192。該丁?丁192之閘極連接於閘極匯流線188,源 極連接於源極匯流線1 89,並且汲極連接於像素電極。並在 该像素電極與設於相對基板185之相對電極(c〇M)丨93之 間’在作為像素之LC194上施加電壓。藉由在各τρτΐ92中 施加電壓來顯示圖像。 此外,主面板182上進一步具備:閘極驅動器19〇與源極 88832 驅動器191。閘極驅動器19〇之引線連接於閘極匯流線188, 源極驅動器191之引線連接於源極匯流線189。而後,自閘 極驅動器190及源極驅動器191施加閘極信號電壓及源極信 號電壓至各個匯流線上。 另外,子面板1 83包含:於基板上設有薄膜電晶體} 92之TFT 基板186 ;與該TFT基板186相對之相對基板187 ;及作為夾 在TFT基板186與相對基板187之間之顯示媒體之液晶層 (LC)194。 該子面板183係經由圖上未顯示之FPC(柔性印刷電路)等 而與主面板182連接。藉此,自主面板182之閘極驅動器190 及源極驅動器191,經由主面板1 82内之配線與fpc(柔性印 刷電路)等,在子面板1 83之各匯流線上施加閘極信號電壓 或源極信號電壓。 於TFT基板186上設有數條閘極匯流線1 88與數條源極匯流 線189。於該閘極匯流線188與源極匯流線ι89之交叉部近旁 配置有TFT192。該TFT192之閘極連接於閘極匯流線188, 源極連接於源輕匯流線1 8 9,並且汲極連接於像素電極。,並 在该像素電極與設於相對基板187之相對電極(c〇m)1 93之 間’在作為像素之LC194上施加電壓。藉由在各tfti92中 施加電壓來顯示圖像。 藉此’可於主面板1 82或子面板1 83中顯示圖像。另外, 主面板182與子面板183共用之匯流線’並不限定於圖25所 示之源極匯流線1 89,亦可為閘極匯流線。 先前之主動矩陣方式液晶顯示體,如特開平7-1682〇8號 88832 200417803 A報(公開日期·· 1995年7月4日)中揭示有:經由結合電容供 、、、-動^號時’係構成使各個結合電容之值大致相同。藉 此可進行均一之顯示。 但疋’上述雙面板式之顯示裝置181之構造中,於主面板 1 82上進行顯示時,因在一部分源極匯流線上引起源極信號 《延遲,而產生區塊分離等顯示不良之問題。 亦即’如圖25所示,顯示裝置181之主面板182與子面板183 上’各個源極匯流線189數量不同。此時,主面板182之源 極匯流線189分成與子面板183共用之第一配線群195,及不 與子面板183共用之第二配線群196。 上述第一配線群195中,於驅動主面板182時,由於子面 板183之黾各亦成為負載,因此,如主面板is〕之電容為 2〇pF,子面板之電容為1〇奸時,第一配線群195之源極匯流 線之電容成為3 OpF。另外,第二配線群丨96中,由於子面板 183之電容不形成負載,因此成為2〇pF之源極匯流線電容。 基於此種電容差,於進行主面板182之顯示時,源極信號 之延遲差在弟·一配線群195與第二配線群196之邊界特別顯 著’因而產生區塊分離等之顯示不良。另外,此時所謂「區 塊分離」,係指顯示面板内,因通過配置成格柵狀之配線 之信號的延遲差,而在顯示面板上產生區塊狀之顯示不均 — 〇 【發明内容】 有鑑於上述問題,本發明之目的在提供一種具有共用匯 流線之數個顯示面板之顯示裝置上使用之主動矩陣基板, 88832 200417803 且各顯示面板上不產生區機分離等之顚示不良,及 種主動矩陣基板之顯示裝置。 /、有匕 為求解決上述問題,本發 ^ 動矩陣基板之特徵為·· τ'才——、係數條弟-匯流線與數條第二匯流 線配置成格柵狀,在上述數侔 ^ 仏弟—匯流線與上述數條第二 匯机.、泉惑各又叉部近旁配置數個切換元 線及上述第二匯流線經由上述 柢弟一隹流 义切扠几件而分別電性連接, 且=述數料一匯流線之至少—條附加有第一電容,除附 :#上广—電容之上述第-匯流線之其他第-匯流線與 其他王動矩陣基板之第一匯流線連接。 上述主動矩陣基板如設於顯示裝置等上,並相對配置且 備相對電極之相對基板與設有像素電極之面,用作在該^ 動矩陣基板與相對基板之間夾著顯示媒體之顯示面板。而 後’如驅動第-匿流線之源極驅動器及驅動第二匯流線之 閘極驅動器分別連接^第—匯流線或第二輯線。而後, 自閘極驅動器及源極驅動器,在各個匯流線上施加閑極户 號電壓及源板信號電壓。藉此,自像素電極施加所需電^ 於顯示媒體上來進行顯示。 兒土 該主動矩陣基板上’於至少一條第一匯流線上附加有第 一電容。除上述附加有第一電容之第一匯流線之其他第一 匯流線與其他主動矩陣基板之第一匯流線連接。 亦即,上述主動矩陣基板可與其他主動矩陣基板連接, 而共用第一匯流線。如此,上述主動矩陣基板與其他主動 矩陣基板共用第一 1流線時,纟使用上述主動料基板血 88832 200417803 其他王動矩陣基板 < 顯示裝置中,可縮小稱為顯示區域周 邊 < 邊緣部分 < 寬度。此外,可減少驅動第一匯流線之驅 動器數量及輸出端子數量,可以低成本實現具有緊密之顯 示模組之顯示裝置。 再者,上述主動矩陣基板在未與其他主動矩陣基板共用 之第-匯流線上附加有第—電容。藉此,&用該主動矩睁 $板:行顯示時,可縮小或是不致產生各第一匯流線之電 合差兴。因而,不致產生因輸入於第一匯流線之信號之延 遲差造成區塊分離等之顯示不良,可在上述主動矩陣基板 及其他主動矩陣基板兩者上良好地進行顯示。 、,卜本毛明之頭不裝置之特徵為具備數個顯示面板, I·’員不面板具有王動矩陣基板,該主動矩陣基板具備數個 像素私極其係數條第一匯流線與數條第二匯流線配置成 格栅狀:在上述數條第—匯流線與上述數條第二匯流線之 各父又部近旁配置數個切換元件’上述第—匯流線及上述 第二匯流線經由上述切換元件而分別電性連接,且上述數 :条第:匯嫩至少一條附加有第一電容,除附加有上述 弟%奋《上述罘一匯流線之上述第—匯流線係由數個上 述顯示面板内之各主動矩陣基板共用。 上述顯示裝置具備數個顯示面板,該顯示面板具有可使 用液晶、有機EL材料、無機輯料等之顯示媒體進行 顯示之主動矩陣基板。該顯示裝置如可用於雙 動電話等。 τ 、上k”、’員4置〈顯示面板上之主動矩陣基板,其數 88832 200417803 條弟-匯流線與數條第二匯流線配置成格拇狀。而後,如 驅動第-匯流線之源極驅動器及驅動第二匯流線之閉極驅口 動器,分別連接於第一匯流、線或第:匯流線。而後,自閘 極驅動器及源極驅動器’在各個匯流線上施加閘極"虎兩 壓及源極信號電壓。藉此,自像素電極施加所需電壓:: 不媒體上來進行顯示。另外’上述顯示裝置中,驅動第一 匯流線之驅動器亦可為閉極驅動器,驅動第二匯流線之驅 動咨亦可為源極驅動器。 上述顯示裝置中,於上述數條第一匯流線之至少一條上 附加有第-電容,除上述附加有第一電容之第一匯料之 其他第-匯流線係由數個顯示面板内之各主動矩陣基板共 用。 亦即’由於上述顯示裝置在分別供給至數個顯示面板之 主動矩陣基板間,共用第一匯流線,因此可縮小稱為顯示 區域周邊之邊緣部分之寬度。此外,可減少驅動第一匯流 線之驅動器數量及輸出端子數量,可以低成本實現具有緊 密之顯示模組乏顯示裝置。 再者’上述顯示裝置中’未由數個顯示面板共用之第一 匯流線,亦即僅配置於-個顯示面板之主動矩阵基板上之 弟'一匯流線上附加有第一雷交 ιέ I.U 、λ ,罘私备。猎此,於具有像素數不同 之數個顯示面板之顯示裝置中進行圖像顯示時,可縮小或 是不致產生各第—匯流線之電容差異。因%,不致產生因 輸入於m線之信號之延遲差造成區塊分離等之顯示 不良’可在全$之數個顯示面板±良好地進行顯示。 88832 -10- 200417803 此外,本發明之顯示裝置之特徵為具備數個顯示面板, 該顯示面板具有主動矩陣基板,該主動矩陣基板具備數個 像素電極,其係數條第一匯流線與數條第二匯流線配置成 格柵狀,在_L述數條第一匯流線與上述數條第=匯流線之 各交叉部近旁配置數個切換元件,上述第_匯流線及上述 第二匯流線經由上述切換元件而分別電性連接,且上述數 條第-匯流線由上述數個顯示面板共用,上述顯示面板之 至少-個’其上述數條第一匯流線之至少一條不與上述主 動矩陣基板内之上述像素f極連接,不與上述像素電極連 接之上述第一匯流> 線上附加有第一電容。 上述顯示裝置具備數個顯示面板,該顯示面板具有可使 用液晶、有機EL材料、無機EL材料等之顯示媒體進行圖像 顯示之主動矩陣基板。該顯示裝置如可用於雙面板式之行 動電話等。 設於上述顯示裝置之顯示面板上之主動矩陣基板,立數 條第-匯流線與數條第二匯流線配置成格栅狀。而後,如 驅:第-匯流.線之源極驅動器及驅動第二匯流線之閘極驅 動器’分別連接於第_匿流線或第二匯流線。而後,自閘 極驅動器及源極驅動哭 I助态在各個匯流線上施加閘極信號電 [及源極k號電壓。藉此,自像素電極施加所需電壓於顯 不媒體上來進行顯示。另外,上述顯示裝置中,驅動第 匯,線(驅動器亦可為閘極驅動器’驅動第二匯流線之驅 動咨亦可為源極驅動器。 上述頭不裝置中,上述第一匯流線由數個顯示面板共用。 88832 200417803 藉由該構造,由於在分別供給至數個顯示面板之主動短_ 基板間,共用第-匯流線,因此可縮小稱為顯示區域周邊 之邊緣部分之寬度。此外,可減少驅動第一匯流線之驅動 器數量及輸出端子數量,可以低成本實現具有緊密之顯示 模組之顯示裝置。 … 中,不 亦即, 即使更 由於其. 匯流線 再者,上述顯示裝置之數個顯示面板之至少一 與像素電極連接之第一匯流線上附加有第一電容 如具備像素數不同之數個顯示面板之顯示面板中 小之顯示面板之第一匯流線不與像素電極連接時 第-匯流線上附加有電容,0此可縮小或消除第一腹流綠 間之電容差。藉此’不致產生因輸入於第一匯流線之=號 ^延遲差造成區塊分離等之顯示不氣,可在全部之數個顯 示面板上良好地進行顯示。 本發明之另外目的、特徵及優點’從以下内容即八 瞭解。此外’本發明之利益,經參照附圖之以下說明即;
明瞭。 | J 【實施方式】 以下說明本發明各種實施形態,不過本發 其中揭示者。 ^丨艮疋於 本發明之各種實施形態係說明料折#式行動電 面面板(主面板)或昔而双 二 板(子面板)之以主動型[Tm薄膜 :=)了 二極體)等]之切換元件所構成之主動矩 陣基板’作為本發明' s 巨 又一種王動矩陣基板。此外,本备4 开> 怨係以折疊式行動♦ 4荽、 Λ ^ 丁動包店寺又顯示裝置為例來說明本發明 88832 -12. 200417803 一種顯示裝置,詨折疊式行動電 .7 兒忐具有·表面面板(主面板), 其係具備上述主動矩陣基板; 月面面板(子面板),其係且 備經由源極匯流線與上述主動矩 ’、 矩陣基板。 勁 〔第一種實施形態〕 首先,以下說明本發明之第—種實施形態。 圖1顯示第—㈣施形態之顯示裝置m造之電路圖。本 f施形態之顯示裝置1具備大小不同之兩個顯示面板,亦即 顯不裝置1之主要顯示畫面之主面板;及顯示像素數比主面 板少之子面板。具體而言,如圖i所示,顯示裝置i係由主 面板2(顯示面板)與子面板3(顯示面板)構成。主面板2係包 。以下元件而形成.於基板上設有薄膜電晶體⑽了)之丁Η 基板7(主動麵睁基板);與該TFT基板7相對之相對基板7,; 及夾在TFT基板7與相對基板7,之間之作為顯示媒體之液晶 層(LC)。 此外,於TFT基板7上,數條源極匯流線4, 5(第一匯流線) 與數條閘極匯拢線9(第二匯流線)配置成格柵狀。在該源極 匯流線4, 5與閘極匯流線9之交叉部近旁配置有tft(切換元 件)。該TFT之閘極連接於閘極匯流線9,源極連接於源極匯 流線4, 5,並且汲極連接於圖上未顯示之像素電極。而後, 在該像素電極與設於相對基板7,之相對電極(c〇M)之間,在 作為像素之液晶層(LC)上施加電壓。藉由於各TFT中施加電 壓,可顯示圖像。 再者’主面板2上具備:源極驅動器2 0 1與閘極驅動器2 〇 2。 88832 -13- 200417803 源極驅動器201之數條引線連接於各源極匯流線4,5,閘極 動咨2 0 2之數條引線連接於各閘極匯流線9。而後,自源 極驅動器201及閘極驅動器202對各個匯流線施加閘極信號 電壓及源極信號電壓。 另外,子面板3係包含以下元件而形成:於基板上設有薄 膜電晶體之TFT基板8(主動矩陣基板);與該TFT基板8相對 之相對基板8’ ;及夾在TFT基板8與相對基板8,之間之作為 顯示媒體之液晶層(LC)。 該子面板3详經由圖上未顯示之Fpc(柔性印刷電路)等而 與主面板連接。藉此,自主面板2之源極驅動器2〇 1及閘極 驅動器202,經由主面板2内之配線與上述FPC等,在子面板 3之各匯流線上施加源極信號電壓或閘極信號電壓。 於子面板3之TFT基板8上,與主面板2同樣地,數條源極 匯W、、泉5與數條閘極匯流線9配置成格柵狀。在該源極匯流 線5與閘極匯流線9之交叉部近旁配置有^丁。該打丁之閘極 連接於閘極匯流線9,源極連接於源極匯流線5,並且汲極 連接於圖上未·顯示之像素電極。而後,在該像素電極與設 於相對基板8,之相對電極(C0M)之間,在作為像素之液晶層 (LC)上施加電壓。藉由於各TFT中施加電壓可顯示圖像。 如以上所述,可在主面板2或子面板3中顯示圖像。再者, 王面板2與子面板3上之源極匯流線數量不同。亦即,源極 匯流線5在主面板2與子面板3上共用,不過源極匯流線々僅 配置於王面板2。因此,於源極匯流線5中驅動主面板2時, 子面板3之電容亦成為負載。另外,源極匯流線*中驅動主 88832 -14- 200417803 面板2時,僅主面板2之電容成為負載。 為求縮小或消除該電容之差至不影響顯示,在僅配置於 主面板2之TFT基板7上之各源極匯流線4上附加電容6a, 6b(第一電么)。本貫施形態之顯示裝置1中,該電容之附加, 如圖1所示’係藉由夾著絕緣膜等而交叉源極匯流線4與相 對信號線9’而形成。電容6a,6b之大小宜為縮小源極匯流線 4與源極匯流線5之電容之差,或是可消除電容之差之大小。 藉此,不產生源極匯流線4之信號延遲與源極匯流線5之信 號延遲之差’ ·可防止因信號延遲差而產生顯示不良等。另 外,電容6a,6b之大小亦可彼此相同,亦可具有不影響顯示 程度之差。 繼績’說明電容之附加方法。附加電容之形成大致上有 兩種方法。第一種方法係擴大現有配線之交叉部面積,另 一種方法係設置附加電容用配線作為新的配線。上述第一 種方法更具體而言,如加粗匯流線之配線,加粗與匯流線 交叉之配線之方法。 以下,使用—圖2及圖24(a)〜圖24(c)具體說明一種電容之附 加方法。另外,該附加方法係併用上述兩種方法。 圖2係_示本實施形態之顯示裝置1上之主面板2之附加電 各用配線9之配置狀態之模式圖。如圖2所示,於主面板2 中’形成Cs信號線與相對信號線作為共同之配線(Cs ·相對 信號線9 ’)。 此時所謂Cs,係因僅像素電容則保持動作不穩定,且容 易受到寄生電容之影響,為求提高顯示品質而另行設置之 88832 -15- 200417803 電容(存儲電容)。因而,所謂Cs信號線,係“Cs on c〇m,,(Cs on Com arrangement)時於Cs匯流線203上輸入信號之配線, 相對信號線係經由共同轉移部204,於相對電極上輸入信號 之配線。該Cs ·相對信號線9’係自主面板2外部傳送各信號 之配線。 此外,上述所謂“Cs on Com”,係在Cs專用配線(Cs匯流 線)上形成Cs之形態,並經由絕緣膜等交又。匯流線與沒極 而形成電容。上述Cs專用配線有時亦與相對信號線等連接。 而所謂 “Cs on Gate”(Cs on Gate arrangement),係在閘極匯 流線上形成Cs之形態,並經由絕緣膜等交叉閘極匯流線與 沒極而形成電容。另外,於“Cs on Gate”時,不存在cs信號 線。 此外,如上所述,在主面板2上設有源極驅動器2(n,自 邊源極驅動态2 01 ’於主面板2内之顯示區域(圖2中以虛線 包圍之部分)配置源極匯流線4, 5。該源極匯流線中,經由Fpc 等而與子面板3連接者’係源極匯流線5,不與子面板連接 者係源極匯流線4。而上述主面板2中,附加電容以,讣用之 附加電容用配線9 ’連接於相對信號線9,,並僅與源極匯流線 4交又。 其/人’使用圖24(a)〜圖24(c)說明上述主面板2之電容6a,6b 之進一步詳細構造。圖24(a)係進一步具體顯示主面板2中, 夾著顯示區域與設有閘極驅動器之端部相對之端部(亦即經 由FPC等而與子面板3連接側之端部)構造之模式圖。此外, 圖24(b)係圖24(a)中以B顯示部分之放大圖。圖24(c)係圖24(a) 88832 -16- 200417803 中以C頭示部分之放大圖。 、圖24(b)所示之源極匯流線5與子面板3(此處無圖式)連 矣圖24(b)、圖24(c)所示之源極匯流線4不與子面板3(此 $圖式)連接。在連接子面板3之狀態下,源極匯流線$之 大於源極匯流線4之電容,因此在源極匯流線4上附加 私谷圖24(b)、圖24(e)中,以d顯示之部分係包含閘極配 線材料之Cs ·相對信號線9,。 /、有此種構造之主面板2上,如圖24(勾中之f所示,係藉 由在現有之Cs·相對信號線9,與源極匯流線4之交又部中, 加粗源極匯流線4來附加電容6a,讣。並且如圖24(c)中之g 所示,係藉由使自Cs •相對信號線9,分支之新的附加電容 用配線(圖24⑷中以η顯示之部分)與源極匯流線4交叉來形 成電容6a,6b。圖24⑷中以Ε顯示之部分係&相對信號線 9 (圖24(c)中以D顯示之部分)與附加冑容用配㈣之連接部 分0 孩王面板2中,係以閘極配線材料來配置Cs ·相對信號線 9’’而自Cs·相對信號線9,分支之附加電容用配線9,貝"二奐 成源極配線材料。藉此,調整附加電容之大小時,不變更 閘極配線之圖案即可處理。此外,亦可藉由源極配線材料 來配置源極匯流線4,與以•相對信號線9,相同之閘極配線 材料來配置附加電容用配線9,之方法進行電容之附加。 再者’圖1及圖2中,為求方便而省略源極匯流線4, 5及閘 極匯流線之數量,而實際之顯示裝置中,如圖24(勾所示, 具備多條源極匯流線及閘極匯流線。 88832 -17- 200417803 另外,設置附加電容配線之方法,除圖2所示之設置連接 於Cs ·相對信號線9’之附加電容用配線之方法外,還可舉 出如下之方法。 第一個方法如圖3所示,係設置連接於Cs信號線丨〇之附加 電容用配線A。第二個方法如圖4所示,係設置連接於相對 信號線9’之附加電容用配線A。第三個方法如圖5所示,係 切斷Cs·相對信號線9’之一部分,來形成附加電容用配線A。 第四個方法如圖6所示,係切斷Cs信號線1〇之一部分,來形 成附加電容用·配線A。第五個方法如圖7所示,係切斷h · 相對信號線9’之一部分來形成附加電容用配線A。第六個$ 法如圖8所示,係另外設置附加電容用配線專用之信號線a。 此外’圖上未顯示之其他方法,如亦可使虛擬像素(顯示眉 域以外之像素)之信號線及檢查配線等。信號線以及相對爲 號線以二卜之信號線與源極匯流線交叉,來形成附加電容。 、上述第三個方法係於以信號線與相對信號線共同時採用 =二上述第―、二、四、五個方法係於〇信號線與相 虎線獨立...時採用之方法。上述第六個方法係於Cs信號 、0=目對信號線共同時或獨立時採用之方法。此外,為求 ::靜電及信號延遲,Cs信號線及相對 其—部分 過㈣如上述第三、四、五個方法般切斷 ’由於可縮小或消除 板及子面板兩者均可 使用如上所述之各方法附加電容時 各源極匯流線之電容差異,因此主面 違行良好之顯示。 88832 -18- 200417803 〔第二種實施形態〕 、、握、’貝況明本發明之第二種實施形態。圖9顯示第二種實 施形態之顯示裝置11構造之電路圖。 如圖9所不’第二種實施形態之顯示裝置1 1與第一種實施 形也、〈頒π衣置1同樣地係雙面板式者,且由主面板12(顯 示面板)與子面板13(顯示面板)構成。主面板12及子面板13 中,源極匯流線14, 15(第一匯流線)與閘極匯流線20(第二匯 流線)配置成格柵狀。主面板12之數條源極匯流線15(第一匯 流線)經由圖上未顯示之FPC等,而與子面板13之源極匯流 線15連接。此外,另一種源極匯流線14(第一匯流線)僅配置 於主面板12。各源極匯流線14上,在與相對信號線2〇,之交 叉部近旁分別附加有電容16a,16b(第一電容),各源極匯流 線15上,在與相對信號線2〇,之交叉部近旁分別附加有電容 17a,17b,17c(第二電容)。另外,第二種實施形態之顯示裝 置11有關上述電容附加方法以外之内容,則與第一種實施 形悲之顯不裝置1相同。 顯不裝置11·中,與顯示裝置1同樣地,僅配置於主面板J 2 之源極匯流線14,與主面板12及子面板13共用之源極匯流 線15之電容不同。因此,為求縮小或消除該電容差異至不 影響顯示之大小,源極匯流線14之電容16a,16b之電容大於 源極匯流線15之電容17a,17b,17c。換言之,電容i6a,i6b 與電容17a,17b, 17c之大小宜設定成可縮小或消除源極匯流 線14與源極匯流線15之電容差之大小。藉此,不致產生源 極匯流線14之信號延遲與源極匯流線1 5之信號延遲差,可 88832 -19- 200417803 防止因信號延遲差異而產生顯示不良等。 另外,電容16a,16b之大小亦可彼此完全相同,此外,亦 可具有不影響顯示程度之差異,電容17a,17b,17c之大小亦 可彼此%全相同,亦可具有不影響顯示程度之差異。附加 電容時,如可使用夾著絕緣膜等交又源極匯流線14, 15與相 對信號線19,而形成之方法。但是,電容之附加方法並不限 定於此,亦可採用第一種實施形態中說明之各方法。 〔第三種實施形態〕 繼續,說明本發明之第三種實施形態。圖1〇顯示第三種 實施形態之顯示裝置21構造之電路圖。 如圖10所示,第三種實施形態之顯示裝置2丨與第一種實 施形態之顯示裝置1同樣地係雙面板式者,且由主面板22(顯 π面板)與子面板23(顯示面板)構成。主面板22及子面板23 中’閘極匯流線24, 25(第一匯流線)與源極匯流線29(第二匯 流線)配置成格柵狀。主面板22之數條閘極匯流線25(第一匯 流線)經由圖上未顯示之FPC等,而與子面板23之閘極匯流 線25連接。此外,另一種閘極匯流線24(第一匯流線)僅配置 於主面板22。各閘極匯流線24上,在與相對信號線29,之交 叉邵近旁分別附加有電容26a,26b(第一電容)。另外,第三 種貫施形態之顯示裝置2丨之閘極驅動器22丨與源極驅動器 222之配置與第一種實施形態之顯示裝置1相反,因而閘極 匯流線24, 25及源極匯流線29亦與顯示裝置1相反地配置。 顯不裝置2 1中,僅配置於主面板22之閘極匯流線24,與 主面板22及子面板23共用之閘極匯流線25之電容不同。亦 88832 -20- 200417803 即,閘極匯流線25中,於驅動主面板22時,子面板^之電 容亦成為負載。另外,閘極匯流線24中,於驅動主面板U 時,僅主面板22之電容成為負載。 為求縮小或消除該電容差異至不影響顯示之大小,僅配 置於王面板22之TFT基板27上之各閘極匯流線24上附加有電 容26a,26b。藉此,不致產生閘極匯流線24之信號延遲與閘 極匯流線25之信號延遲差,可防止因信號延遲差異而產生 顯不不良等。 另外,電容26a,26b之大小亦可彼此完全相同,此外,亦 可具有不影響顯示程度之差異。該電容附加時,如可使用 夾著絕緣膜等交叉閘極匯流線24, 25與相對信號線29,而形 成之方法。但是,電容之附加方法並不限定於此,亦可採 用第一種實施形態中說明之各方法。 〔第四種實施形態〕 繼續,說明本發明之第四種實施形態。圖丨丨顯示第四種 實施形態之顯示裝置31構造之電路圖。 如圖11所示」,第四種實施形態之顯示裝置3丨與第一種實 施形態之顯示裝置1同樣地係雙面板式者,且由主面板32(顯 示面板)與子面板33(顯示面板)構成。主面板及子面板 中,閘極匯流線34,35(第一匯流線)與源極匯流線4〇(第二匯 流線)配置成格柵狀。主面板32之數條閘極匯流線35(第一匯 流線)經由圖上未顯示之FPC等,而與子面板33之閘極匯流 線3 5連接。此外,另一種閘極匯流線34(第一匯流線)僅配置 於主面板j 2。各閘極匯流線3 4上,在與相對信號線4 〇,之交 88832 -21 - 200417803 叉部近旁分別附加有電容36a,36b(第一電容),各閘極匯流 線35上’在與相對信號線4〇,之交叉部近旁分別附加有電容 37a,37b,37c(第二電容)。另外,第四種實施形態之顯示裝 置3 1有關上述電容附加方法以外之内容,則與第三種實施 形態之顯示裝置21相同。 顯示裝置3 1中,與上述實施形態同樣地,僅配置於主面 板3 2之閘極匯流線3 4,與主面板3 2及子面板3 3共用之閘極 匯流線3 5之電容不同。因此,為求縮小或消除該電容差星 至不影響顯示之大小,閘極匯流線34之電容36a,36b之電容 大於閘極匯流線35之電容37a,37b,37c。換言之,電容36a 36b與電容37a,37b,37c之大小宜設定成可縮小或消除閘極 匯流線34與閘極匯流線35之電容差之大小。藉此,不致產 生閘極匯流線34之信號延遲與閘極匯流線35之信號延遲 差’可防止因信號延遲差異而產生顯示不良等。 另外’電容36a,36b之大小亦可彼此完全相同,此外,亦 可具有不影響顯示程度之差異,電容37a,37b,37c之大小亦 可彼此完全相」同,亦可具有不影響顯示程度之差異。附加 電容時’如可使用夾著絕緣膜等交叉閘極匯流線34, 35與相 對#號線40’而形成之方法。但是,電容之附加方法並不限 定於此,亦可採用第一種實施形態中說明之各方法。 〔弟五種貫施形態〕 繼續’說明本發明之第五種實施形態。圖12顯示第五種 貫施形態之顯示裝置41構造之電路圖。 本實施形態之顯示裝置41具備三個顯示面板,亦即具備: 88832 -22- 200417803 主要顯示畫面之一個主面板,及與主面板比較,顯示像素 數少之兩個子面板。具體而言如圖12所示,第五種實施形 悲之頭示裝置41係由主面板42(顯示面板)與兩個子面板43, 44(顯示面板)構成。主面板42及子面板43,44中,源極匯流 線45,46(第一匯流線)與閘極匯流線5〇(第二匯流線)配置成 格栅狀。主面板42之數條源極匯流線46(第一匯流線)係經由 圖上未顯示之FPC等而與子面板43,44之源極匯流線46連 接。此外,另一種源極匯流線45(第一匯流線)僅配置於主面 板42。各源極匯流線45上,在與相對信號線5〇,之交叉部近 旁,分別附加有電容47a,47b(第一電容)。另外第五種實施 形悲之顯示裝置41除子面板數量為兩個之外,其餘構造與 第一種實施形態之顯示裝置1相同。 顯示裝置41中,與上述實施形態同樣地,僅配置於主面 板42之源極匯流線45,與主面板42及子面板43,44共用之源 極匯流線46之電容不同。亦即,於源極匯流線46中,驅動 主面板42時,子面板43,44之電容亦成為負載。另外,於源 極匯流線45中·,驅動主面板42時,僅主面板42之電容成為 負載。 為求縮小或消除該電容差異至不影響顯示之大小,僅配 置於主面板42之TFT基板48上之各源極匯流線45上附加有電 容47a,47b。藉此,不致產生源極匯流線45之信號延遲與源 極匯流線464信號延遲差,可防止因信號延遲差異而產生 顯示不良等。 另外,電容47a,47b之大小亦可彼此完全相同,此外,亦 88832 -23- 200417803 可具有不影響顯示程度之差異。該電容附加時,如可使用 夾耆絕緣膜等叉又源極M流線45與相對信號線%,而形成之 方法。但是,電容之附加方法並不限 、 又々、此,吓可採用第 一種實施形態中說明之各方法。 〔第六種實施形態〕 圖13顯示第六種 繼續,說明本發明之第六種實施形態。 實施形態之顯示裝置51構造之電路圖。 如圖13所示’第六種實施形態之顯示裝置51與第五種會 施形態之顯示裝置41同樣地,係由主面板52(顯示面板)與兩 個子面板53, 54(顯示面板)構成。主面板52及子面板兄,54 中,源極匯流線55, 56(第一匯流線)與閘極匯流線253(第二 匯流線)配置成格柵狀。主面板52之數條源極匯流線%(第一 匯流線)係經由圖上未顯示之Fpc等而與子面板53, 54之源極 匯流線56連接。此外,另一種源極匯流線55(第一匯流線)僅 配置於主面板52。各源極匯流線55上,在與相對信號線253, 之交叉部近旁,分別附加有電容57a,57b(第一電容),各源 極匯流線56上_:,在與相對信號線253,之交又部近旁,分別 附加有電容58a,58b,58c(第二電容)。另外,第六種實施形 態之顯示裝置5 1 ’除上述電容之附加方法,其餘構造與第 五種實施形態之顯示裝置41相同。 顯示裝置5 1中,與上述實施形態同樣地,僅配置於主面 板52之源極匯流線55,與主面板52及子面板53,54共用之源 極匯流線56之電容不同。因此,為求縮小或消除該電容差 異至不影響顯示之大小,源極匯流線55之電容57a,57b之電 88832 -24- 200417803 容大於源極極匯流線56之電容58a,58b,58c。換言之,電容 57a,57b與電容58a,58b,58(:之大小宜設定成可縮小或消除 源極匯流線55與源極匯流線56之電容差之大小。藉此,不 致產生源極匯流線55之信號延遲與源極匯流線56之信號延 遲差,可防止因信號延遲差異而產生顯示不良等。 另外’電容57a,57b之大小亦可彼此完全相同,此外,亦 可具有不影響顯示程度之差異,電容58a,58b,58c之大小亦 可彼此完全相同,亦可具有不影響顯示程度之差異。附加 電谷時’如可·使用夾著絕緣膜等交叉源極匯流線55,56與相 對仏號線253 ’而形成之方法。但是,電容之附加方法並不 限定於此’亦可採用第一種實施形態中說明之各方法。 〔第七種實施形態〕 繼續,說明本發明之第七種實施形態。圖14顯示第七種 實施形態之顯示裝置61構造之電路圖。 如圖14所不’第七種實施形態之顯示裝置61與第五種實 施形態之顯示裝置41同樣地,係由主面板62(顯示面板)與兩 個子面板635 6;4(顯示面板)構成。主面板62及子面板63,飞4 中,閘極匯流線65,66(第一匯流線)與源極匯流線70(第二匯 流線)配置成格柵狀。主面板62之數條閘極匯流線66(第一匯 流線)係經由圖上未顯示之FPC等而與子面板63, 64之閘極匯 流線66連接。此外,另一種閘極匯流線65(第一匯流線)僅配 置於主面板62。各閘極匯流線65上,在與相對信號線7〇,之 父叉部近旁,分別附加有電容67a,67b(第一電容)。另外第 七種貝訑开y悲之頭不裝置6丨,其閘極驅動器丨與源極驅動 88832 -25- 200417803 器262之配置與第五種實施形態之顯示裝置4丨相反,因而間 極匯流線65, 66及源極匯流線70亦與顯示裝置41相反配置。 顯示裝置61中,與上述實施形態同樣地,僅配置於主面 板62之閘極匯流線65,與主面板62及子面板63,64共用之間 極匯流線66之電容不同。亦即,於閘極匯流線66中,驅動 主面板62時,子面板63, 64之電容亦成為負載。另外,於閘 極匯流線65中,驅動主面板62時,僅主面板62之電容成為 負載。 為求縮小或消除該電容差異至不影響顯示之大小,僅配 置於主面板62之TFT基板68上之各閘極匯流線65上附加有電 容67a,67b。藉此,不致產生閘極匯流線65之信號延遲與閘 極匯流線66之信號延遲差,可防止因信號延遲差異而產生 顯示不良等。 另外’電容67a,67b之大小亦可彼此完全相同,此外,亦 可具有不影響顯示程度之差異。該電容附加時,如可使用 夾著絕緣膜等X又閘極匯流線65與相對信號線7〇,而形成之 方法。但是,·奄容之附加方法並不限定於此,亦可採用第 一種實施形態中說明之各方法。 〔第八種實施形態〕 繼續,說明本發明之第八種實施形態。圖15顯示第八種 實施形態之顯示裝置71構造之電路圖。 如圖I5所示,第八種實施形態之顯示裝置與第五種實 施形態之顯示裝置41同樣地,係由主面板72(顯示面板)與兩 個子面板73,74(顯示面板)構成。主面板72及子面板”,74 88832 -26- 200417803 中,閘極匯流線75, 76(第一匯流線)與源極匯流線273(第二 匯流線)配置成格柵狀。主面板72之數條閘極匯流線76(第一 匯流線)係經由圖上未顯示之FPC等而與子面板73, 74之閘極 匯流線76連接。此外,另一種閘極匯流線75(第一匯流線)僅 配置於主面板72。各閘極匯流線75上,在與相對信號線273’ 之交叉部近旁,分別附加有電容77a,77b(第一電容),各閘 極匯流線76上,在與相對信號線273’之交叉部近旁,分別 附加有電容78a,78b,78c(第二電容)。另外,第八種實施形 態之顯示裝置71,除上述電容之附加方法,其餘構造與第 七種實施形態之顯示裝置61相同。 顯示裝置71中,與上述實施形態同樣地,僅配置於主面 板72之閘極匯流線75,與主面板72及子面板73,74共用之閘 極匯流線76之電容不同。因此,為求縮小或消除該電容差 異至不影響顯示之大小,閘極匯流線75之電容77a,77b之電 容大於源極極匯流線76之電容78a,78b,78c。換言之,電容 77a,77b與電容78a,78b,78c之大小宜設定成可縮小或消除 閘極匯流線75 :與閘極匯流線76之電容差之大小。藉此,不 致產生閘極匯流線75之信號延遲與閘極匯流線76之信號延 遲差,可防止因信號延遲差異而產生顯示不良等。 另外,電容77a,77b之大小亦可彼此完全相同,此外,亦 可具有不影響顯示程度之差異,電容78a,78b,78c之大小亦 可彼此完全相同,亦可具有不影響顯示程度之差異。附加 電容時,如可使用夾著絕緣膜等交叉閘極匯流線75,76與相 對信號線273 ’而形成之方法。但是,電容之附加方法並不 88832 -27- 200417803 限定於此,亦可採用第一種實施形態中說明之各方法。 〔第九種實施形態〕 繼續,以下說明本發明之第九種實施形態。 圖16顯示第九種實施形態之顯示裝置81構造之電路圖。 如圖16所示,顯示裝置81係由主面板82(顯示面板)與子面板 83(顯示面板)構成之雙面板式者。主面板82係包含以下元件 而形成:在基板上設有薄膜電晶體(TFT)之TFT基板87(主動 矩陣基板);與該TFT基板87相對之相對基板87’ ;及夾在TFT 基板87與相對基板87’之間之作為顯示媒體之液晶層(LC)。. 此外,於TFT基板87上,數條源極匯流線84, 85(第一匯流 線)與數條閘極匯流線89(第二匯流線)配置成格柵狀。在該 源極匯流線84,85與閘極匯流線89之交叉部近旁配置有 TFT(切換元件)。該TFT之閘極連接於閘極匯流線89,源極 連接於源極匯流線84,85,並且汲極連接於圖上未顯示之像 素電極。而後,在該像素電極與設於相對基板87’之相對電 極(COM)之間,在作為像素之液晶層(LC)上施加電壓。藉 由於各TFT中施加電壓,可顯示圖像。 該主面板82經由圖上未顯示之FPC等而與子面板83連接。 藉此構成自子面板83之源極驅動器281及閘極驅動器282, 經由子面板83内之配線與上述FPC等,於主面板82之各匯流 線上施加源極信號電壓或閘極信號電壓。 另外,子面板83係包含以下元件而形成:於基板上設有 薄膜電晶體之TFT基板88(主動矩陣基板);與該TFT基板88 相對之相對基板88’ ;及夾在TFT基板88與相對基板88’之間 88832 -28- 200417803 之作為顯示媒體之液晶層(LC)。 於子面板83之TFT基板88上,與主面板82同樣地,數條源 極匯流線8 5與數條閘極匯流線§ 9配置成格柵狀。在該源極 匯泥線85與閘極匯流線89之交又部近旁配置有TFT。該TFT 之閘極連接於閘極匯流線89,源極連接於源極匯流線85, 並且汲極連接於圖上未顯示之像素電極。而後,在該像素 電極與設於相對基板88,之相對電極(COM)之間,在作為像 素之液晶層(LC)上施加電壓。藉由於各τρτ中施加電壓可顯 示圖像。 再者,子面板83上具備:源極驅動器28 1與閘極驅動器 282。源極驅動器281之數條引線連接於各源極匯流線84, 85 ’閘極驅動器282之數條引線連接於各閘極匯流線89。而 後’自源極匯流線281及閘極匯流線282,在各個匯流線上 施加閘極信號電壓及源極信號電壓。 如以上所述,第九種實施形態之顯示裝置81中,在子面 板83側設有源極驅動器281及閘極驅動器282。而後,源極 匯泥線85在主·面板82與子面板83兩者上與像素電極連接, 而源極匯流線84則僅於主面板82中與像素電極連接。亦即, 各源極匯流線84僅在主面板82之TFT基板87上與像素電極連 接,在子面板83之TFT基板88上,則發揮連接源極驅動器281 之引線與主面板82之源極匯流線84之配線功能。因此,於 源極匯流線85中,驅動主面板82時,子面板83之電容亦成 為負載。另外’於源極匯流線84中,驅動主面板82時,僅 主面板82之電容成為負載。 88832 -29- 200417803 為求縮小或消除該電容差異至不影響顯示之大小,各源 極匯流線84上附加有電容_(第—電容)電容_,編 之大小宜為可縮小源極匯流線84與源極匯流線85之電容 差5或是可消除電宏4· Ϊ Li 、、 各產惑大小。精此,不致產生源極匯流 線84之信號延遲與源極匯流線85之信號延遲差,可防止因 信號延遲差異而產生顯示不良等。 另外,電容86a,86b之大小亦可彼此相同,亦可具有不影 .頜不私度《差異。該電容附加時,如可使用夾著絕緣膜 等父叉源極匯流線84與相對信號線89,而形成之方法。但 疋,電谷惑附加方法並不限定於此,亦可採用第一種實施 形態中說明之各方法。 〔第十種實施形態〕 繼續,說明本發明之第十種實施形態。圖n顯示第十種 實施形態之顯示裝置91構造之電路圖。 如圖17所示,第十種實施形態之顯示裝置91係雙面板式 者,且由:主面板92(顯示面板)與子面板93(顯示面板)構成。 主面板92及子扁板93中,源極匯流線94,95(第一匯流線,)與 閘極匯流線100(第二匯流線)配置成格柵狀。另外,本眘施 形態之顯示裝置91與上述第九種實施形態中說明之顯示裝 置同樣地,在子面板93侧設有源極驅動器291及閘極驅動器 292,主面板92係經由圖上未顯示之FPC等而與子面板93連 接0 而後,源極匯流線95在主面板92與子面板93兩者與像素 電極連接,而源極匯流線94則僅在主面板92與像素電極連 88832 -30- 200417803 接。亦即各源極匯流線94僅在主面板92之TFT基板98上與像 素電極連接,在子面板93之TFT基板99上,則發揮連接源極 驅動器291之引線與主面板92之源極匯流線94之配線功能。 各源極匯流線94上,在與相對信號線1 00’交叉部近旁, 分別附加有電容96a,96b(第一電容),各源極匯流線95上, 在與相對信號線100’之交叉部近旁分別附加有電容97a,97b, 97c(第二電容)。 顯示裝置9 1中,與顯示裝置8 1時同樣地,僅在主面板92 與像素電極連接之源極匯流線94,與在主面板92及子面板93 兩者與像素電極連接之源極匯流線95之電容不同。因此, 為求縮小或消除該電容差異至不影響顯示之大小,源極匯 流線94之電容96a,96b之電容大於源極極匯流線95之電容 97a,97b,97c。換言之,電容96a,96b與電容97a,97b,97c 之大小宜設定成可縮小或消除源極匯流線94與源極匯流線 95之電容差之大小。藉此,不致產生源極匯流線94之信號 延遲與源極匯流線95之信號延遲差,可防止因信號延遲差 異而產生顯示尔良等。 另夕卜,電容96a,96b之大小亦可彼此完全相同,此外,亦 可具有不影響顯示程度之差異,電容97a,97b,97c之大小亦 可彼此完全相同,亦可具有不影響顯示程度之差異。附加 電容時,如可使用夾著絕緣膜等交叉源極匯流線94,95與相 對信號線100’而形成之方法。但是,電容之附加方法並不 限定於此,亦可採用第一種實施形態中說明之各方法。 〔第十一種實施形態〕 88832 -31 - 200417803 繼續,說明本發明之第十一種實施形態。圖丨8顯示第十 一種實施形態之顯示裝置1〇1構造之電路圖。 如圖18所示,第十一種實施形態之顯示裝置1〇1係雙面板 式者’且由:主面板1〇2(顯示面板)與子面板1〇3(顯示面板) 構成。主面板1〇2及子面板103中,閘極匯流線1〇4,1〇5(第 一匯流線)與源極匯流線丨〇9(第二匯流線)配置成格柵狀。另 外’本實施形態之顯示裝置1 〇 1與上述第九種實施形態中說 明之顯示裝置同樣地,在子面板1 〇3侧設有閘極驅動器3 〇 ! 及源極驅動器302,主面板102係經由圖上未顯示之fpc等而 與子面板1 03連接。 而後,閘極匯流線105在主面板1〇2與子面板1〇3兩者與像 素電極連接’而閘極匯流線1 〇4則僅在主面板1 〇2與像素電 極連接。亦即各閘極匯流線1〇4僅在主面板1〇2之TFT基板1 〇7 上與像素電極連接,在子面板1〇3之tft基板108上,則發揮 連接閘極驅動器301之引線與主面板1〇2之閘極匯流線ι〇4之 配線功能。 各閘極匯流| 104上,在與相對信號線109,交叉部近旁, 分別附加有電容l〇6a,106b(第一電容)。另外,第十一種實 施形態之顯示裝置101,其閘極驅動器3〇1與源極驅動器3〇2 之配置與第九種實施形態之顯示裝置8丨相反,因而閘極匯 流線104, 105及源極匯流線1〇9亦與顯示裝置101相反配置。 顯示裝置101中,僅在主面板1〇2與像素電極連接之閘極 匯流線104 ’與在主面板1〇2及子面板1〇3兩者與像素電極連 接之閘極匯流線1 〇 5之電容不同。亦即,閘極匯流線1 〇 $中, 88832 -32- 200417803 驅動主面板102時,子面板103之電容亦成為負載。另外, 於閘極匯流線1 〇 4中’驅動主面板10 2時,則僅主面板1 〇 2之 電容成為負載。 為求縮小或消除該電容差異至不影響顯示之大小,僅配 置於主面板102之TFT基板107上之各閘極,匯流線1〇4上附加 有電容106a,106b。藉此,不致產生閘極匯流線1〇4之信號 延遲與閘極匯流線105之信號延遲差,可防止因信號延遲差 異而產生顯示不良等。 另外,電容106a,106b之大小亦可彼此完全相同,此外, 亦可具有不影響顯示程度之差異。附加電容時,如可使用 夾著絕緣膜等交叉閘極匯流線104,1〇5與相對信號線1〇9,而 形成之方法。但是,電容之附加方法並不限定於此,亦可 採用第一種實施形態中說明之各方法。 〔第十二種實施形態〕 繼續,說明本發明之第十二種實施形態。圖19顯示第十 二種實施形態之顯示裝置1 1 1構造之電路圖。 如圖1 9所示·,第十二種實施形態之顯示裝置1丨丨係雙面板 式者,且由:主面板112(顯示面板)與子面板113(顯示面板) 構成。主面板1 12及子面板113中,閘極匯流線114,丨15(第 一匯流線)與源極匯流線12〇(第二匯流線)配置成格栅狀。另 外,本實施形態之顯示裝置111與上述第九種實施形態中說 月之卜員不裝置同樣地’在子面板1 1 3側設有閘極驅動哭3 1 1 及源極驅動器312,主面板112係經由圖上未顯示之Fpc等而 與子面板113連接。 88832 -33- 200417803 而後’間極匯流線115在主面板112與子面板113兩者與像 素私極連接’而閘極匯流線11 4則僅在主面板1 1 2與像素電 極連接。亦即各閘極匯流線114僅在主面板1 12之TFT基板1 18 上與像素電極連接,在子面板113之TFT基板119上,則發揮 連接閘極驅動器311之引線與主面板112之閘極匯流線1 14之 配線功能。 各閘極匾流線114上,在與相對信號線120,交叉部近旁, 分別附加有電容116a,U6b(第一電容),各閘極匯流線U5 上’在與相對彳言號線12〇,之交叉部近旁分別附加有電容U7a, 11 7b,117c(第二電容)。另外,第十二種實施形態之顯示裝 置Π 1 ’除上述電容之附加方法,其餘構造與第十一種實施 形態之顯示裝置1 〇丨相同。 頭示裝置11 1中,與顯示裝置1 〇丨時同樣地,僅在主面板丨j 2 與像素電極連接之閘極匯流線114,與在主面板n2及子面 板113兩者與像素電極連接之閘極匯流線n5之電容不同。 因此’為求縮小或消除該電容差異至不影響顯示之大小, 閘極匯流線1 “之電容116a,116b之電容大於閘極極匯流線 115之電容117a,117b,117c。換言之,電容ii6a,116b與電 容U7a,117b,117c之大小宜設定成可縮小或消除閘極匯流 線114與閘極匯流線11 5之電容差之大小。藉此,不致產生 閘極匯流線114之信號延遲與閘極匯流線n 5之信號延遲 差,可防止因信號延遲差異而產生顯示不良等。 另外,電容116a,116b之大小亦可彼此完全相同,此外, 亦可具有不影響顯示程度之差異,電容117a,117b,117c之 88832 -34- 200417803 ’亦可具有不影響顯示程度之差異。
疋於此’亦可採用第一種實施形態中說明之各方 大小亦可彼此完全相同 附加電容時,如可佬只 〔第十三種實施形態〕 、、’藍續,就明本發明之第十三種實施形態。圖2〇顯示第十 二種實施形態之顯示裝置121構造之電路圖。 如圖20所示.,第十三種實施形態之顯示裝置121係由主面 板122(_不面板)與兩個子面板123,124(顯示面板)構成。主 面板122及子面板123,124中,源極匯流線125,126(第一匯 >死線)與閘極匯流線13〇(第二匯流線)配置成格栅狀。另外, 本貫施形態之顯示裝置121與上述第九種實施形態中說明之 頭不裝置同樣地,在子面板123側設有源極驅動器321及閘 極驅動器322,主面板122經由圖上未顯示之FPC等而與子面 板123連接。再者,另一個子面板124係經由圖上未顯示之FPC 等而與主面板·〗22連接。 而後’源極匯流線126在主面板122及兩個子面板123,124 之全邵與像素電極連接,而源極匯流線125僅於主面板122 及子面板124中與像素電極連接。亦即,各源極匯流線ι25 僅在主面板122及子面板124之各TFT基板128,129b上與像 素電極連接,而在子面板123之TFT基板129a上,發揮連接 源極驅動器321之引線與主面板122之源極匯流線125之配線 功能。 88832 -35- 200417803 各源極匯流線12 5上,在與相對信號線13 0,之交叉部近 旁,分別附加有電容127a,127b(第一電容)。另外第十三種 實施形態之顯示裝置12 1除子面板數量為兩個之外,其餘構 造與第九種實施形態之顯示裝置81相同。 於員示裝置121中’僅在主面板122及子面板124與像素電極 連接之源極匯流線125,與在全部之面板與像素電極連接之 源極匯流線126之電容不同。亦即,於源極匯流線126中, 驅動主面板122時,子面板123,124之電容亦成為負載。另 外,於源極匯流線125中,驅動主面板122時,因子面板123 之電容不成為負載,因此電容上不產生差異。 為求縮小或消除該電容差異至不影響顯示之大小,僅配 置於主面板122之TFT基板128上之各源極匯流線125上附加 有黾客127a,127b。藉此,不致產生源極匯流線125之信號 延遲與源極匯流線126之信號延遲差,可防止因信號延遲^ 兴而產生顯示不良等。 另外,電容127a,127b之大小亦可彼此完全相同,此外, 亦可具有不影’響顯示程度之差異。該電容附加時,如可使 用夾著絕緣膜等交叉源極匯流線125與相對信號線130,而形 成 < 万法。但是,電容之附加方法並不限定於此,亦可採 用第一種實施形態中說明之各方法。 〔第十四種實施形態〕 、、說明本發明之第十四種實施形態。圖2 1顯示第十 四種實施形態之顯示裝置131構造之電路圖。 如圖21所示,第十四種實施形態之顯示裝置131係由主面 88832 -36- 200417803 板132(顯示面板)與兩個子面板丨33,134(顯示面板)構成。主 面板132及子面板133,134中,源極匯流線135,136(第一匯 流線)與閘極匯流線333(第二匯流線)配置成格柵狀。另外, 本實施形態之顯示裝置13 1與上述第九種實施形態中說明之 顯示裝置同樣地,在子面板133側設有源極驅動器331及閘 極驅動器332,主面板132係經由圖上未顯示之FPC等而與子 面板133連接。再者,另一個子面板134係經由圖上未顯示 之FPC等而與主面板132連接。 而後’源極匯流線136在主面板132及兩個子面板133,134 《全邵與像素電極連接,不過源極匯流線135則僅於主面板 132及子面板134中與像素電極連接。亦即,各源極匯流線ι35 僅在主面板132及子面板134之各TFT基板139,140b上與像 素電極連接,而在子面板133《TFT基板14(^上,則發揮連 接源極驅動器331之引線與主面板132之源極匯流線135之配 線功能。 各源極匯流線I35上,在與相對信號線333,交叉部近旁, 刀别附加有電·客137a,137b(第一電容),各源極匯流線,I% 在入相對仏號線3 3 3 ’之交叉部近旁分別附加有電容^ 3 8 a, 13 8b,138c(第二電客)。另外,第十四種實施形態之顯示裝 置13 1,除上述電容之附加方法,其餘構造與第十三種實施 元悲之頭示裝置121相同。 /、二衣置13 1中,與上述實施形態同樣地,僅在主面板1 3 2 子面板13 4與像素電極連接之源極匯流線1 3 5,與在全部 板」、像素包極連接之源極匯流線i36之電容不同。因此, 88832 -37- 200417803 為求縮小或消除該電容差異至不影響顯示之大小,源極匯 流線135之電容137a,137b之電容大於源極極匯流線136之電 谷 13 8a,13 8b,13 8c。換言之,電容 137a,137b與電容 n8a, 138b,138c之大小宜設足成可縮小或消除源極匯流線135與 源極匯流線136之電容差之大小。藉此,不致產生源極匯流 線135之信號延遲與源極匯流線136之信號延遲差,可防止 因k號延遲差異而產生顯示不良等。 另外’電容137a,137b之大小亦可彼此完全相同,此外, 亦可具有不影響顯示程度之差異,電容138a,138b,13計之 大小亦可彼此完全相同,亦可具有不影響顯示程度之差異。 附加電容時,如可使用夾著絕緣膜等交叉源極匯流線135, 136與相對信號線333’而形成之方法。但是,電容之附加方 法並不限定於此,亦可採用第一種實施形態中說明之各方 法。 〔第十五種實施形態〕 繼~ ’說明本發明之第十五種實施形態。圖22顯示第十 五種實施形態‘顯示裝置141構造之電路圖。 如圖22所示’第十五種貫施形態之顯示裝置141係由主面 板142(顯示面板)與兩個子面板143,144(顯示面板)構成。主 面板142及子面板143,144中,閘極匯流線145,146(第一匯 泥線)與源極匯流線150(第二匯流線)配置成格柵狀。另外, 本實施形態之顯示裝置141與上述第九種實施形態中說明之 顯示裝置同樣地,在子面板143側設有閘極驅動器341及源 極驅動器342,主面板142經由圖上未顯示之FPC等而與子面 88832 -38- 200417803 板143連接。再者’另一個子面板ι44係經由圖上未顯示iFpc 等而與主面板142連接。 而後’閘極匯流線146在主面板142及兩個子面板143,144 <全邵與像素電極連接,而閘極匯流線145僅於主面板142 及子面板144中與像素電極連接。亦即,各閘極匯流線ι45 僅在主面板142及子面板144之各TFT基板148,149b上與像 素電極連接,而在子面板143之TFT基板149a上,發揮連接 閘極驅動咨341之引線與主面板142之閘極匯流線145之配線 功能。 各閘極匯流線14 5上’在與相對信號線1 5 〇,之交叉部近 旁,分別附加有電容147a,147b(第一電容)。另外第十五種 實施形態之顯示裝置141,其閘極驅動器341與源極驅動器 342之配置與第十三種實施形態之顯示裝置m相反,因而 閘極匯流線145,146及源極匯流線150亦與顯示裝置121相反 配置。 顯示裝置141中,與上述實施形態同樣地,僅在主面板142 及子面板144與像素電極連接之閘極匯流線145,與在全部 之面板與像素電極連接之閘極匯流線1 46之電容不同。亦 即,於閘極匯流線146中,驅動主面板丨42時,子面板143, 144 之笔各亦成為負載。另外’於閘極匯流線14 5中,驅動主面 板142時,因子面板143之電容不成為負載,因此電容上不 產生差異。 為求縮小或消除該電容差異至不影響顯示之大小,僅配 置於主面板142之TFT基板148上之各閘極匯流線145上附加 88832 -39· 200417803 有電容147a,147b。藉此,不致產生閘極匯流線145之信號 延遲與閘極匯流線14 6之#號延遲差,可防止因信號延遲声 異而產生顯示不良等。 另外,電容147a,147b之大小亦可彼此完全相同,此外, 亦可具有不影響顯示程度之差異。該電容附加時,如可使 用夾著絕緣膜等交叉閘極匯流線145與相對信號線丨5〇,而形 成之方法。但是,電容之附加方法並不限定於此,亦可採 用第一種實施形態中說明之各方法。 〔第十六種實施形態〕 繼續,說明本發明之第十六種實施形態。圖23顯示第十 六種實施形態之顯示裝置151構造之電路圖。 如圖23所示,第十六種實施形態之顯示裝置151係由主面 板152(顯不面板)與兩個子面板153,154(顯示面板)構成。主 面板152及子面板153,154中,閘極匯流線155,156(第一匯 流線)與源極匯流線353(第二匯流線)配置成格柵狀。另外, 本實施形態之顯示裝置151與上述第九種實施形態中說明之 顯示裝置同樣?地,在子面板153側設有閘極驅動器351及閘 極驅動器352,主面板152係經由圖上未顯示iFp(:等而與子 面板153連接。再者,另一個子面板154係經由圖上未顯示 之FPC等而與主面板152連接。 而後,閘極匯流線156在主面板152及兩個子面板153, 154 之王邛與像素電極連接,不過閘極匯流線丨5 5則僅於主面板 152及子面板154中與像素電極連接。亦即,各閘極匯流線155 僅在王面板152及子面板154之各丁FT基板159,16〇b上與像 88832 -40- 200417803 素電極連接,而在子面板153之117丁基板16〇&上,則發揮連 接閑極驅動器351之引線與主面板152之閘極匯流線I”之配 線功能。 各閘極匯流線155上,在與相對信號線353,交叉部近旁, 分別附加有電容157a,157b(第一電容),各閘極匯流線156 上,在與相對信號線353,之交叉部近旁分別附加有電容i58a, l58b,158c(第二電容)。另外,第十六種實施形態之顯示裝 置1 5 1,除上述電容之附加方法,其餘構造與第十五種實施 形態之顯示裝置14 1相同。 頭不裝置1 5 1中,與上述實施形態同樣地,僅在主面板i 52 及子面板154與像素電極連接之閘極匯流線155,與在全部 面板與像素電極連接之閘極匯流線i 5 6之電容不同。因此, 為求縮小或消除該電容差異至不影響顯示之大小,閘極匯 /瓜線155芡電容i57a,157b之電容大於閘極極匯流線I%之電 合 158a,15 8b,158c。換言之,電容 157a,157b與電容 158a, 158b,158c<大小宜設定成可縮小或消除閘極匯流線i55與 閘極匯流線15名之電容差之大小。藉此,不致產生閘極匯流 線155<信號延遲與閘極匯流線156之信號延遲差,可防止 因仏號延遲差異而產生顯示不良等。 另外,電客157a,157b之大小亦可彼此完全相同,此外, 亦可具有不影響顯不程度之差異,電容i58a,l58b, 15計之 大小亦可彼此%全相同,亦可具有不影響顯示程度之差異。 附加電容時,如可使用夾著絕緣膜等交叉閘極匯流線155, 156與相對信號線353,而形成之方法。但是,電容之附加方 88832 -41 -
ZUU41/»UJ 法並不限定於此 法。 亦可採用第一 種貫施形態中 說明之各方 另外,以上各種實施形態中, 為求便於說明 略源極匯流線及閘極匯流線 係通切省 戈里rfrj構成。本發、 匯流線及閘極匯流線數量可配人- 〒夂源極 變更。此外,本發明之顯 纟小來週切 衣罝< _不面板數景、 於上述實施形態中說明之兩個亦不限定 決定。 個,而可按照需要適切 另外,本發明之主動矩陣基板中’附加上述第 上述第一匯流線,亦可盥里 署後丢^ 動矩陣基板内設置之未配 置像素電極之配線連接。 上述構造可在連接有像素電極之第—匯流線數量少之其 他王動矩陣基板側設置驅動第一匯流線之驅動器。’、 斤亦即’上述主動矩陣基板中,與其他主動矩陣基板共用 弟H線之,—匯流線附加電容小之第二電容,不與其 他王,矩陣基板共用第—g流線之第—匯流線則附加電容 大惑第屯谷。藉此,各個第一匯流線中可適切調節電容, 上述之主動矩陣基板中’纟附加上述第一電容之第一匯 流線,叩付加電容小於上述第一電容之第二電容。 Q此可更確貫地縮小各匯流線之電容差。因而可進行更良 好之圖像顯示。 上述花王動矩陣基板中,上述第一匯流線亦可連接於源 松E机、泉,上述第二匯流線亦可連接於閘極匯流線。 由万、上述構造可縮小輸入於第一匯流線之源極信號之延 88832 -42- 200417803 遲差’因此不產生區塊分離等之顯示不良,而可進行良好 之顯示。 上述之主動矩陣基板中’上述第一匯流線亦可連接於閘 極驅動器,上述第二匯流線亦可連接於源極驅動器。 由於上述構造可縮小輸入於第一匯流線之閘極信號之延 遲差’因此不產生區塊分離等之顯示不良,而可進行良好 之顯示。 另外,本發明亦包含具備上述主動矩陣基板之顯示裝置。 由於此種顯示裝置可縮小輸入於第一匯流線之源極信號或 閘扣仏唬之延遲差,因此,可提供一種不產生區塊分離等 之顯示不良,而可進行良好之顯示之顯示裝置。 此外本發明之顯不裝置中,由數個上述顯示面板共用 之上逑第一匯泥線上,亦可附加電容小於上述第一電容之 第二電容。 設於上述顯示裝置之主動矩陣基板中,未由數個顯示面 板共用之第一匯流線上附加有電容較大之第一電容,上述 以外之第一匿铋線上附加有電容較小之第二電容。 由万、上述構造可在各個第—匯流線上適切調節電容,因 此可更確實地縮小各匯流線之電容差。因而可進 之圖像顯示。 对 ^ 員不裝置中’未附加上述第一電容之上述第一匯流 線亡:亦可附加電容小於上述第一電容之第二電容。 之::亡述顯示裝置之主動矩陣基板中,數個顯示面板中 之一-個上’未與像素電極連接之第一匯流線上附加有 88832 -43- 200417803 笔容較大之第一電容,上述以外之第一匯流線上附加有電 容較小之第二電容。 由於上述構造可在各個第一匯流線上適切調節電容,因 此可更確實地縮小各匯流線之電容差。因而可進行更良好 之圖像顯示。 另外’上述各顯示裝置上,進一步具備於上述第一匯流 線及上述第二匯流線上施加信號電壓之源極驅動器及閘極 驅動咨’上述第一匯流線亦可連接於源極驅動器,上述第 二匯流線亦可埤接於閘極驅動器。 或是,上述各顯示裝置上,進一步具備於上述第一匯流 線及上述第二匯流線上施加信號電壓之源極驅動器及閘極 驅動器,上述第一匯流線亦可連接於閘極驅動器,上述第 二匯流線亦可連接於源極驅動器。 此外,上述各顯示裝置中,上述數個顯示面板中之一個 係主面板,上述主面板以外之顯示面板可為顯示像素數少 於該主面板之子面板。 藉此,可提-fe-種不致產生因輸入於第一匯流線之信號 之延遲差造成區塊分離等之顯示不良,顯示像素數不同之 數個顯示面板之全部均可良好地進行顯示之顯示裝置。
構成發明之詳細說明項中之且蝴备A 、τ <具體貫施形態僅在說明本發
明之技術内容,不應狹義解釋成彳I 心偟限疋於此種具體例,凡 符合本發明之精神及在以下申轉4 〃 Γ〒明專利範圍内,可作各種變 更來實施。 【圖式簡單說明】 88832 -44- 200417803 圖1係顯示本發明第一種實施形態之顯示裝置構造之電路 圖。 圖2係糸本發明第一種實施形態之顯示裝置之主面板中顯 不附加電容用配線之配置狀態之模式圖。 圖3係本發明之一種顯示裝置,且係顯示以圖2所示之顯 不裝置不同之方法配置有附加電容用配線之顯示裝置之主 面板之模式圖。 圖4係本發明之一種顯示裝置,且係顯示以圖2所示之顯 示裝置不同之、方法配置有附加電容用配線之顯示裝置之主 面板之模式圖。 圖5係本發明之一種顯示裝置,且係顯示以圖2所示之顯 示裝置不同之方法配置有附加電容用配線之顯示裝置之主 面板之模式圖。 圖6係本發明之一種顯示裝置,且係顯示以圖2所示之顯 示裝置不同之方法配置有附加電容用配線之顯示裝置之主 面板之模式圖。 圖7係本發明之一種顯示裝置,且係顯示以圖2所示之顯 示裝置不同之方法配置有附加電容用配線之顯示裝置之主 面板之模式圖。 圖8係本發明之一種顯示裝置,且係顯示以圖2所示之顯 示裝置不同之方法配置有附加電容用配線之顯示裝置之主 面板之模式圖。 圖9係顯示本發明第二種實施形態之顯示裝置構造之電路 圖0 88832 -45- 200417803 圖10係顯示本發明第三種實施形態之顯示裝置構造之電 路圖。 圖11係顯示本發明第四種實施形態之顯示裝置構造之電 路圖。 圖12係顯示本發明第五種實施形態之顯示裝置構造之電 路。 圖13係顯示本發明第六種實施形態之顯示裝置構造之電 路圖。 圖14係顯示本發明第七種實施形態之顯示裝置構造之電 路圖。 圖1 5係顯示本發明第八種實施形態之顯示裝置構造之電 路圖。 圖16係顯示本發明第九種實施形態之顯示裝置構造之電 路圖。 圖17係顯示本發明第十種實施形態之顯示裝置構造之電 路圖。 圖1 8係顯示:本發明第十一種實施形態之顯示裝置構造之 電路圖。 圖19係顯示本發明第十二種實施形態之顯示裝置構造之 電路圖。 圖20係顯示本發明第十三種實施形態之顯示裝置構造之 電路圖。 圖2 1係顯示本發明第十四種實施形態之顯示裝置構造之 電路圖。 88832 -46- 200417803 圖22係顯示本發明第十五種實施形態之顯示裝置構造之 電路圖。 圖23係顯示本發明第十六種實施形態之顯示纟置構造之 電路圖。 圖24(a)係進一步具體顯示本發明第一種實施形態之顯示 裝置之主面板附加電容配線構造之模式圖。圖24(b)係於圖 24(a)中以B顯tf之邵分之放大圖,圖24(c)係於圖24(勾中以 C顯示之部分之放大圖。 圖2 5係餘員示先箣頭示裝置構造之電路圖。 【圖式代表符號說明】 顯示裝置:1,11,21,31,41,51,61,71,81,91,101,111, 121,131,141,151,181 主面板(顯示面板):2, 12, 22, 32, 42, 52, 62, 72, 82, 92, 102, 112, 122, 132, 142, 152, 182 子面板(顯示面板):3, 13, 23, 33, 43, 44, 53, 54, 63, 64, 73, 74, 83, 93, 103,1 13, 123, 124, 133,134, 143, 144, 153,154, 183 : 源極匯流線(第一匯流線):4, 5, 14, 15, 45, 46, 55, 5 6, 84, 85, 94, 95, 125, 126, 135, 136, 195, 196 閘極匯流線(第一匯流線):24, 25, 34, 3 5, 65, 66, 75, 76, 104, 105, 1 14, 1 15, 145, 146, 155, 156 閘極匯流線(第二匯流線):9, 20, 5 0, 253, 89, 100, 13 0, 33 3, 188 源極匯流線(第二匯流線)·· 29, 40, 70, 273, 109, 120, 150, 88832 -47- 353 353200417803 附加電容(第一附加電容):6a,6b,16a,16b,26a,26b,36a, 36b,47a,47b,57a,57b,67a,67b,77a,77b,86a,86b,96a, 96b,l〇6a,106b,116a,116b,127a,127b,137a,137b,147a, 147b, 157a, 157b 附加電容(第二附加電容):17a,17b,17c,37a,37b,37c, 58a,58b,58c,78a,78b,78c,97a,96b,96c,117a,117b,117c, 138a,138b,138c,158a,158b,158c TFT基板(主動矩陣基板)·· 7, 8, 18, 19, 27, 28, 38, 39, 48, 49a,49b,59, 6Oa,60b,68, 69a,69b,79, 80a,80b,87, 88, 98, 99, 107, 108, 118, 119, 128, 129a,129b,139, 140a,140b,148, 149a,149b,159,160a,160b,184,186 相對基板:7,,8,,18,,19,,27,,28,,38,,39,,48,,49a,, 49b’,59,,60a,,60b,,68,,69a,,69b,,79,,80a,,80b,,87,, 88’,98,,99,,107,,108,,118,,119,,128,,129a,,129b,,139,, 140a’,140b,,148,,149a,,149b,,159,,160a,,160b,,185, 187 相對信號線:9,,20,,29,,40,,50,,253,,70,,273,,89,, 100’,109,,120,,130,,333,,150,,353, 源極驅動器:201,211,222, 23 2, 241,251,262, 272, 281, 291, 302, 312, 321, 331, 342, 352, 191
閘極驅動器:202, 212, 221,231,242, 252, 261,271,282, 292, 301,311,322, 332, 341,351,190 切換元件:TFT 相對電極:COM 液晶層:LC 88832 48-